FR2627027A1 - Detecteur de surcharge thermique dans un circuit integre - Google Patents
Detecteur de surcharge thermique dans un circuit integre Download PDFInfo
- Publication number
- FR2627027A1 FR2627027A1 FR8801552A FR8801552A FR2627027A1 FR 2627027 A1 FR2627027 A1 FR 2627027A1 FR 8801552 A FR8801552 A FR 8801552A FR 8801552 A FR8801552 A FR 8801552A FR 2627027 A1 FR2627027 A1 FR 2627027A1
- Authority
- FR
- France
- Prior art keywords
- transistors
- mos transistors
- mos
- thermal overload
- integrated circuit
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Classifications
-
- G—PHYSICS
- G01—MEASURING; TESTING
- G01K—MEASURING TEMPERATURE; MEASURING QUANTITY OF HEAT; THERMALLY-SENSITIVE ELEMENTS NOT OTHERWISE PROVIDED FOR
- G01K7/00—Measuring temperature based on the use of electric or magnetic elements directly sensitive to heat ; Power supply therefor, e.g. using thermoelectric elements
- G01K7/01—Measuring temperature based on the use of electric or magnetic elements directly sensitive to heat ; Power supply therefor, e.g. using thermoelectric elements using semiconducting elements having PN junctions
-
- H—ELECTRICITY
- H02—GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
- H02H—EMERGENCY PROTECTIVE CIRCUIT ARRANGEMENTS
- H02H5/00—Emergency protective circuit arrangements for automatic disconnection directly responsive to an undesired change from normal non-electric working conditions with or without subsequent reconnection
- H02H5/04—Emergency protective circuit arrangements for automatic disconnection directly responsive to an undesired change from normal non-electric working conditions with or without subsequent reconnection responsive to abnormal temperature
- H02H5/044—Emergency protective circuit arrangements for automatic disconnection directly responsive to an undesired change from normal non-electric working conditions with or without subsequent reconnection responsive to abnormal temperature using a semiconductor device to sense the temperature
Landscapes
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Semiconductor Integrated Circuits (AREA)
- Metal-Oxide And Bipolar Metal-Oxide Semiconductor Integrated Circuits (AREA)
Abstract
La présente invention concerne un détecteur de surcharge thermique dans un circuit intégré, et plus particulièrement un circuit intégré comprenant des transistors de puissance et des composants de type MOS latéraux. Ce détecteur comprend deux transistors MOS M1, M2 connectés en parallèle et dont les courants de drain sont tels qu'ils fonctionnent dans leurs régions de faible inversion, ces transistors MOS ayant des dimensions relatives W/L telles qu'ils laissent passer un même courant de drain pour une température de seuil prédéterminée, et des moyens A de comparaison desdits courants de drain et de détection du moment où ils deviennent égaux.
Description
DÉTECTEUR DE SURCHARGE THERMIQUE DANS UN CIRCUIT INTÉGRÉ
La présente invention concerne un détecteur de surcharge thermique dans un circuit intégré, et plus particulièrement un circuit intégré comprenant des transistors de puissance et des composants de type MOS latéraux.
La présente invention concerne un détecteur de surcharge thermique dans un circuit intégré, et plus particulièrement un circuit intégré comprenant des transistors de puissance et des composants de type MOS latéraux.
La présente invention se base sur une étude du fonctionnement d'un transistor MOS et sur des caractéristiques particulivres du comportement d'un transistor MOS en fonction de la température quand ce transistor se trouve dans sa zone de faible inversion, savoir quand sa tension de grille est voisine de la tension de seuil du transistor MOS ctest-à-dire que la tension de grille Vgs est proche de la tension pour laquelle le. transistor
MOS commence à conduire.
MOS commence à conduire.
Dans ce domaine de tension de grille, le courant de drain d'un transistor MOS s'exprime par la relation suivante et
1D = (W/L)JDO exP!q(Vg5#V0)/nkT1 (1)
Dans cette équation :
ID est le courant de drain,
W/L est le rapport entre la largeur W et la longueur t
de la zone de canal,
JDO est la densité de courant de fuite de canal à l'état
bloque (polarité négative), cette densité de courant
étant indépendante des dimensions du transistor MOS
et variant en fonction de la température de la même
façon pour tous les transistors MOS,
Vgs est la tension grille/source appliquée,
VO est une tension de référence,
T est la température absolue,
q, n et k sont des paramètres classiques.
1D = (W/L)JDO exP!q(Vg5#V0)/nkT1 (1)
Dans cette équation :
ID est le courant de drain,
W/L est le rapport entre la largeur W et la longueur t
de la zone de canal,
JDO est la densité de courant de fuite de canal à l'état
bloque (polarité négative), cette densité de courant
étant indépendante des dimensions du transistor MOS
et variant en fonction de la température de la même
façon pour tous les transistors MOS,
Vgs est la tension grille/source appliquée,
VO est une tension de référence,
T est la température absolue,
q, n et k sont des paramètres classiques.
Ainsi, pour deux transistors MOS de type enrichi ou naturel auxquels sont appliques des tensions grille/source
Vgs1 et Vgs2 et ayant des rapports dimensionnels respectifs
W/L1 et W/L2, on déduit de l'équation (1) que ces deux transistors seront parcourus par le même courant de drain si l'équation (2) ci-dessous est satisfaite
(W/L)1exp[q(vgs1-v0]/nkt)=(W/L)2exp[q(vgs2-V0/nkT] (2)
En posant Vg5# - Vgsl dVgs et A = (W/L)1/(W/L)2, l'équation (2) peut s'écrire
ln(A) = qdVgslnkT (ln : logarithme népérien) (3)
Ainsi, pour un écart dVgs choisi et une relation dimensionnelle A déterminée, on aura un même courant de drain dans les deux transistors si et seulement si la température T est égale a To tel que
To = qdvg5/nkln(A) (4)
En tenant compte de ces considérations, la présente invention prévoit un détecteur de surcharge thermique qui assure sa fonction indépendamment de fluctuations éventuelles de la ten sion d'alimentation du circuit, réalisé à l'aide de transistors
MOS latéraux.
Vgs1 et Vgs2 et ayant des rapports dimensionnels respectifs
W/L1 et W/L2, on déduit de l'équation (1) que ces deux transistors seront parcourus par le même courant de drain si l'équation (2) ci-dessous est satisfaite
(W/L)1exp[q(vgs1-v0]/nkt)=(W/L)2exp[q(vgs2-V0/nkT] (2)
En posant Vg5# - Vgsl dVgs et A = (W/L)1/(W/L)2, l'équation (2) peut s'écrire
ln(A) = qdVgslnkT (ln : logarithme népérien) (3)
Ainsi, pour un écart dVgs choisi et une relation dimensionnelle A déterminée, on aura un même courant de drain dans les deux transistors si et seulement si la température T est égale a To tel que
To = qdvg5/nkln(A) (4)
En tenant compte de ces considérations, la présente invention prévoit un détecteur de surcharge thermique qui assure sa fonction indépendamment de fluctuations éventuelles de la ten sion d'alimentation du circuit, réalisé à l'aide de transistors
MOS latéraux.
Ce détecteur de surcharge thermique, prévu dans un circuit intégré MOS, comprend deux transistors MOS connectés en parallèle et dont les tensions de grille sont telles qu'ils fonctionnent dans leurs régions de faible inversion, ces transistors
MOS ayant des dimensions relatives telles qu'ils laissent passer un même courant de drain pour une température de seuil prédéterminée, et des moyens de comparaison desdits courants de drain et de détection du moment où ils deviennnent égaux.
MOS ayant des dimensions relatives telles qu'ils laissent passer un même courant de drain pour une température de seuil prédéterminée, et des moyens de comparaison desdits courants de drain et de détection du moment où ils deviennnent égaux.
Selon un mode de réalisation de la présente invention, les moyens de comparaison comprennent un amplificateur différentiel dont les entrées sont connectées aux drains desdits transistors MOS dont les sources sont interconnectées.
Selon un mode de réalisation de la présente invention, il est prévu des moyens pour décaler la tension de grille de l'un des transistors MOS quand la tempErature de seuil a été atteinte pour créer ainsi une hystérésis.
Un avantage d'un tel détecteur utilisant des transistors
MOS latéraux est qu'il peut être utilisé dans un circuit intégré comprenant des transistors MOS verticaux et des transistors bipolaires verticaux sans être affecté par les connexions externes des circuits de puissance.
MOS latéraux est qu'il peut être utilisé dans un circuit intégré comprenant des transistors MOS verticaux et des transistors bipolaires verticaux sans être affecté par les connexions externes des circuits de puissance.
Ces objets, caractéristiques et avantages de la présente invention seront exposés plus en détail dans la description suivante d'un mode de réalisation particulier faite en relation avec la figure jointe.
Comme le représente la figure, deux transistors MOS Ml et M2 du type à enrichissement ou du type naturel sont montés en parallèle, leurs sources étant interconnectées et leurs drains étant connectés à l'alimentation par des charges respectives constituées de transistors MOS à appauvrissement M3 et M4 dont les grilles sont reliées aux sources. Les sources reliées ensemble des transistors Mi et M2 sont connectées à la masse par l'interné- diaire d'un transistor MOS à enrichissement M5. La grille du transistor M5 est reliée à la'tension d'alimentation par un miroir de courant comprenant un transistor à appauvrissement M6- dont la grille est connectée à la source et un transistor MOS à enrichissement M7 dont le drain est relié à la grille.
Les transistors MOS M1 et M2 sont polarisés à des tensions de polarisation grille/source légèrement différentes. La source de courant M5, M6, M7 est dimensionnée pour que ces transistors M1 et M2 fonctionnent dans leur zone de faible inversion.
Le transistor MOS M1 est polarisé par un pont diviseur relié entre une tension V,Vzfournie par une diode Zener et la mas- se. Ce pont diviseur comprend des transistors MOS à appauvrissement M8, M9 et M10 dont la grille est connectée au drain ou à la source, la tension de grille étant prise au point de connexion source/drain des transistors M8 et M9.
Le transistor M2 est polarisé par un pont diviseur comprenant des transistors MOS à appauvrissement Mil et M12 dont les grilles sont connectées aux sources, la tension de grille du transistor M2 étant prélevée au point de raccordement des transistors Mil et M12.
Les transistors M8 et M9, d'une part, Mil et M12, d'autre part, sont adaptés de sorte que les tensions de grille ap- pliquées aux transistors M1 et M2 sont relativement insensibles aux variations de la tension de polarisation Vz et aux variations liées aux dérives technologiques. Ainsi, pour des températures de fonctionnement dans la gamme normale, inférieures à la tension de seuil que l'on veut détecter, les tensions de polarisation Vgl et
Vg2 des transistors M1 et M2 diffèrent seulement du fait de la présence du transistor MOS M10 dans le pont diviseur polarisant la grille-du transistor M1.
Vg2 des transistors M1 et M2 diffèrent seulement du fait de la présence du transistor MOS M10 dans le pont diviseur polarisant la grille-du transistor M1.
Les dimensions W/L des transistors M1 et M2 sont choisies pour que la condition d'égalité des courants de drain dans ces deux transistors soit satisfaite pour une température prédéterminée, fixée a priori en utilisant la relation (3) susmentionnée.
Ainsi, la tension de sortie différentielle Vd2 - Vdi entre les drains D1 et D2 est positive tant que l'on est dans la plage normale de bon fonctionnement et décroît quand la température augmente pour devenir nulle quand le seuil prédéterminé est atteint. A ce stade, le signe de la différence de potentiel Vd2 - Vdi s'inverse.
Comme cela est représenté dans la figure, cette inversion de signe peut être détectée par un amplificateur différentiel
A dont la sortie est mise en forme par un trigger de Schmitt T pour fournir une indication du dépassement du seuil de température prédéterminé.
A dont la sortie est mise en forme par un trigger de Schmitt T pour fournir une indication du dépassement du seuil de température prédéterminé.
Pour s'affranchir des effets d'oscillation au voisinage de la température de seuil, on prévoit de préférence une hystérésis créée en diminuant la tension de grille sur le transistor M1 en plaçant en parallèle avec le transistor M10 un transistor
MOS à appauvrissement M13 dont la grille est connectée à la source et un transistor MOS à enrichissement M14 qui est rendu conducteur quand la sortie de l'amplificateur A passe à haut niveau. La valeur modifiée de la tension de grille du transistor M1 entraine que l'égalité des courants de drains entre les transistors M1 et
M2 est maintenant atteinte pour une température plus faible que celle initialement déterminée.On obtient donc ainsi des seuils différents correspondant à une première température lors de la croissance de la température dans le substrat et à une température plus faible lors de la décroissance de cette température.
MOS à appauvrissement M13 dont la grille est connectée à la source et un transistor MOS à enrichissement M14 qui est rendu conducteur quand la sortie de l'amplificateur A passe à haut niveau. La valeur modifiée de la tension de grille du transistor M1 entraine que l'égalité des courants de drains entre les transistors M1 et
M2 est maintenant atteinte pour une température plus faible que celle initialement déterminée.On obtient donc ainsi des seuils différents correspondant à une première température lors de la croissance de la température dans le substrat et à une température plus faible lors de la décroissance de cette température.
Dans la pratique, des résultats satisfaisants ont été obtenus en prévoyant que le rapport WIL pour le transistor M2 est égal à 5,7 fois le rapport W/L pour le transistor Ml et en calculant en conséquence les ponts diviseurs susmentionnés.
Les fluctuations de la tension d'alimentation VDD fait éventuellement varier le courant dans le miroir de courant M5, M6,
M7, mais comme la région de simple inversion s'étend sur environ 5 décades de courant, ceci n'aura pas d'influence sur la température de déclenchement choisie.
M7, mais comme la région de simple inversion s'étend sur environ 5 décades de courant, ceci n'aura pas d'influence sur la température de déclenchement choisie.
Bien entendu, le mode de réalisation décrit en relation avec la figure unique ne constitue qu'un exemple de mise en oeuvre possible de l'invention. L'aspect fondamental de l'invention réside dans le choix de deux transistors Mi et M2 dont les polarisations de grille sont décalées d'une valeur prédéterminée et dont les dimensions sont choisies d'une façon prédéterminée pour permettre qu'un courant de drain identique traverse ces transistors pour une température prédéterminée choisie en fonction des paramè- tres prédédents d'après l'équation (4) susmentionnée. L'homme de l'art pourra imaginer d'autres façons de polariser ces transistors et de détecter le passage par la température critique.
Claims (3)
1. Détecteur de surcharge thermique dans un circuit intégré comprenant des transistors MOS latéraux, caractérisé en ce qu'il comprend
deux transistors MOS (M1, M2) connectés en parallèle et dont les tensions de grille sont telles qu'ils fonctionnent dans leurs régions de faible inversion, ces transistors MOS ayant des dimensions relatives (W/L) telles qu'ils laissent passer un même courant de drain pour une température de seuil prédéterminée, et
des moyens (A) de comparaison desdits courants de drain et de détection du moment où ils deviennnent égaux.
2. Détecteur de surcharge thermique selon la revendication 1, caractérisé en ce que lesdits moyens de comparaison comprennent un amplificateur différentiel (M1, M2, M3, M4) dont les entrées sont connectées aux drains desdits transistors MOS dont les sources sont interconnectées.
3. Détecteur de surcharge thermique selon l'une des revendications 1 ou 2, caractérisé en ce qu'il comprend des moyens (Mi4, M13) pour décaler la tension de grille de l'un des transistors MOS (M1) quand la température de seuil a été atteinte pour créer ainsi une hystérésis.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
FR8801552A FR2627027A1 (fr) | 1988-02-04 | 1988-02-04 | Detecteur de surcharge thermique dans un circuit integre |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
FR8801552A FR2627027A1 (fr) | 1988-02-04 | 1988-02-04 | Detecteur de surcharge thermique dans un circuit integre |
Publications (1)
Publication Number | Publication Date |
---|---|
FR2627027A1 true FR2627027A1 (fr) | 1989-08-11 |
Family
ID=9363123
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
FR8801552A Pending FR2627027A1 (fr) | 1988-02-04 | 1988-02-04 | Detecteur de surcharge thermique dans un circuit integre |
Country Status (1)
Country | Link |
---|---|
FR (1) | FR2627027A1 (fr) |
Cited By (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
DE3936773A1 (de) * | 1989-11-04 | 1991-05-08 | Fraunhofer Ges Forschung | Integrierbare temperatursensorschaltung |
WO1991006839A1 (fr) * | 1989-11-04 | 1991-05-16 | Fraunhofer-Gesellschaft zur Förderung der angewandten Forschung e.V. | Circuit integrable de sonde de temperature |
EP0481105A1 (fr) * | 1990-10-15 | 1992-04-22 | Siemens Aktiengesellschaft | Dispositif de commutation pour détecter une température excessive dans un composant électronique |
FR2724069A1 (fr) * | 1994-08-31 | 1996-03-01 | Sgs Thomson Microelectronics | Detecteur de temperature sur circuit integre |
WO1999012010A1 (fr) * | 1997-09-03 | 1999-03-11 | Maxim Integrated Products, Inc. | Capteur de limite de temperature integre |
Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
FR2450504A1 (fr) * | 1979-02-27 | 1980-09-26 | Ates Componenti Elettron | Dispositif de protection thermique pour un composant electronique a semi-conducteur |
EP0176708A1 (fr) * | 1984-08-10 | 1986-04-09 | Siemens Aktiengesellschaft | Circuit de protection à hystérésis contre les surcharges thermiques |
-
1988
- 1988-02-04 FR FR8801552A patent/FR2627027A1/fr active Pending
Patent Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
FR2450504A1 (fr) * | 1979-02-27 | 1980-09-26 | Ates Componenti Elettron | Dispositif de protection thermique pour un composant electronique a semi-conducteur |
EP0176708A1 (fr) * | 1984-08-10 | 1986-04-09 | Siemens Aktiengesellschaft | Circuit de protection à hystérésis contre les surcharges thermiques |
Non-Patent Citations (1)
Title |
---|
IBM TECHNICAL DISCLOSURE BULLETIN, vol. 22, no. 4, septembre 1979, pages 1346-1347, New York, US; R.C.JAEGER: "Temperature sensor" * |
Cited By (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
DE3936773A1 (de) * | 1989-11-04 | 1991-05-08 | Fraunhofer Ges Forschung | Integrierbare temperatursensorschaltung |
WO1991006839A1 (fr) * | 1989-11-04 | 1991-05-16 | Fraunhofer-Gesellschaft zur Förderung der angewandten Forschung e.V. | Circuit integrable de sonde de temperature |
EP0481105A1 (fr) * | 1990-10-15 | 1992-04-22 | Siemens Aktiengesellschaft | Dispositif de commutation pour détecter une température excessive dans un composant électronique |
FR2724069A1 (fr) * | 1994-08-31 | 1996-03-01 | Sgs Thomson Microelectronics | Detecteur de temperature sur circuit integre |
EP0700141A1 (fr) * | 1994-08-31 | 1996-03-06 | STMicroelectronics S.A. | Détecteur de température sur circuit intégré |
US5686858A (en) * | 1994-08-31 | 1997-11-11 | Sgs-Thomson Microelectronics S.A. | Temperature detector on an integrated circuit |
WO1999012010A1 (fr) * | 1997-09-03 | 1999-03-11 | Maxim Integrated Products, Inc. | Capteur de limite de temperature integre |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US4450367A (en) | Delta VBE bias current reference circuit | |
KR100197821B1 (ko) | 자동 보상되는 홀 센서 | |
JP3516556B2 (ja) | 内部電源回路 | |
US6208187B1 (en) | Comparator circuit with built-in hysteresis offset | |
FR2656932A1 (fr) | Circuit de mesure du courant dans un transistor mos de puissance. | |
FR2524142A1 (fr) | Circuit integre amplificateur de signal de thermocouple avec compensation de la temperature de soudure froide | |
FR2677793A1 (fr) | Circuit pour produire une tension d'alimentation interne. | |
JPH05217370A (ja) | 内部降圧電源回路 | |
KR950006848A (ko) | 기준 전위 발생 회로 | |
FR2628217A1 (fr) | Circuit de mesure d'un courant | |
FR2694463A1 (fr) | Amplificateur différentiel CMOS à contre-réaction de mode commun. | |
FR2694851A1 (fr) | Circuit de tirage vers un état déterminé d'une entrée de circuit intégré. | |
EP0740425A1 (fr) | Convertisseur numérique/analogique de précision | |
EP1124170B1 (fr) | Source de tension de référence avec un circuit initial | |
US5635869A (en) | Current reference circuit | |
EP0085697A1 (fr) | Circuit comparateur cmos a haute vitesse. | |
FR2546687A1 (fr) | Circuit miroir de courant | |
EP0388569B1 (fr) | Circuit de détection de chute de tension d'alimentation et de réarmement d'un circuit d'initialisation | |
FR2627027A1 (fr) | Detecteur de surcharge thermique dans un circuit integre | |
FR2703856A1 (fr) | Architecture d'amplificateur et application à un générateur de tension de bande interdite . | |
KR920022629A (ko) | 스위치 가능한 전류-기준전압 발생기 | |
US5105101A (en) | Trimming code setting circuit having high reliability | |
EP0332548B1 (fr) | Générateur stabilisé de fourniture de tension de seuil de transistor MOS | |
EP0153250B1 (fr) | Amplificateur intégré à étage de sortie réalisé en technologie CMOS | |
JPH0629751A (ja) | 温度補償型増幅器 |