DK161292B - Pcm omskifterenhed - Google Patents

Pcm omskifterenhed Download PDF

Info

Publication number
DK161292B
DK161292B DK115983A DK115983A DK161292B DK 161292 B DK161292 B DK 161292B DK 115983 A DK115983 A DK 115983A DK 115983 A DK115983 A DK 115983A DK 161292 B DK161292 B DK 161292B
Authority
DK
Denmark
Prior art keywords
pcm
channels
control
memory
control unit
Prior art date
Application number
DK115983A
Other languages
English (en)
Other versions
DK161292C (da
DK115983D0 (da
DK115983A (da
Inventor
Piero Belforte
Bruno Bostica
Amilcare Bovo
Luigi Canato
Luciano Pilati
Original Assignee
Cselt Centro Studi Lab Telecom
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Cselt Centro Studi Lab Telecom filed Critical Cselt Centro Studi Lab Telecom
Publication of DK115983D0 publication Critical patent/DK115983D0/da
Publication of DK115983A publication Critical patent/DK115983A/da
Publication of DK161292B publication Critical patent/DK161292B/da
Application granted granted Critical
Publication of DK161292C publication Critical patent/DK161292C/da

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04QSELECTING
    • H04Q11/00Selecting arrangements for multiplex systems
    • H04Q11/04Selecting arrangements for multiplex systems for time-division multiplexing

Landscapes

  • Computer Networks & Wireless Communication (AREA)
  • Engineering & Computer Science (AREA)
  • Use Of Switch Circuits For Exchanges And Methods Of Control Of Multiplex Exchanges (AREA)
  • Selective Calling Equipment (AREA)
  • Time-Division Multiplex Systems (AREA)
  • Transmitters (AREA)
  • Interface Circuits In Exchanges (AREA)
  • Amplifiers (AREA)
  • Data Exchanges In Wide-Area Networks (AREA)
  • Bus Control (AREA)
  • Error Detection And Correction (AREA)
  • Transmission Systems Not Characterized By The Medium Used For Transmission (AREA)
  • Parts Printed On Printed Circuit Boards (AREA)
  • Crystals, And After-Treatments Of Crystals (AREA)
  • Medicines Containing Antibodies Or Antigens For Use As Internal Diagnostic Agents (AREA)

Description

i
DK 161292 B
Den foreliggende opfindelse angår en PCM omskifterenhed til brug i et PCM tidsfordelings-forbindelsesnetværk på en telefoncentral, og til forbindelse til en styreenhed via en tovejs databus for at modtage adresser og ordrer derfra til at udføre 5 tidsinterval (eller tidsslids, eng: time slot) -konverteringer og hvor PCM omskifterenheden omfatter indgangsorganer SP til at modtage bit på indkommende kanaler, en signalehukommelse MS til oplagring af ord bestående af bitene på de indkommende kanaler, 10 udgangsorganer PS til at udsende bitene på de udgående kanaler, en styrehukommelse MC til oplagring af information om forbindelser mellem indkommende og udgående kanaler, et logisk styrekredsløb LC til udveksling af data og ordrer med styreenheden, 15 et taktorgan BT, databussen, hvorigennem det logiske styrekredsløb LC fra styreenheden modtager data med relation til de PCM kanaler og -grupper, som berøres af en af de funktioner, der skal udføres af omskifterenheden, data med relation til denne funktion, og 20 data, som skal indføres i PCM kanalerne, der udgår fra udgangsorganerne PS, og gennem hvilke styreenheden på opfordring forsynes med indholdet af PCM kanalerne og af celler i styrehukommelsen MC, et tovejsinterfacekredsløb Bl placeret ved den ene ende af da-25 tabussen ved indgangen til det logiske styrekredsløb LC, og som modtager og sender meddelelser transmitteret via databussen , et omkoblingsorgan IB indrettet til at omkoble mellem to indgange, hvoraf den ene er forbundet til en læseudgang fra sig-30 nal hukomme 1 sen MS og repræsenterer læseindholdet af adresserede celler i signalhukommelsen MS, og den anden er forbundet til en læseudgang fra styrehukommelsen MC og levere indholdet af dens celler.
35 En sådan PCM omskifterenhed kendes fra International Switching Symposium, 21-25 sept. 1981, session 13B, artikel 3, siderne 1-7, Montreal, CA., F. Melindo et al., "LSI components for digital 1ine stages".
DK 161292 B
2
Som det er kendt, foregår omskiftning mellem PCM kanaler i moderne digitale centraler ved hjælp af forbindelseskredsløb, som er opbygget af i handelen værende komponenter. For at forøge effektiviteten og fleksibiliteten i forhold til omkostnin-5 gerne især med henblik på yderligere udvidelser af kredsløbskapaciteten, er der blevet fremstillet integrerede kredsløb, som kan udføre hovedfunktionerne af de tidsbestemte omskiftninger (time switching).
10 Et kredsløb af denne art er beskrevet i DK patentansøgning nr. 2086/81 indleveret 12. maj 1981.
Den angår en PCM omskifterenhed, hvis indgangsorganer er indrettet til at konvertere bit fra indkommende kanaler fra se-15 rielle bits til parallelle bits, en signal hukommelse, som er indrettet til at oplagre de binære ord fra de indkommende kanaler, udgangsorganer, som er indrettet til at konvertere bit'ene fra parallelle bits til serielle bits på de udgående kanaler, en styrehukommelse, som er indrettet til at oplagre 20 forbindelsen mellem indkommende og udgående kanaler, et logisk styrekredsløb, som er indrettet til at modtage og behandle data og ordrer, som ankommer fra en styreenhed, og tidsorganer, hvor styrehukommelsen er indrettet således, at den for hver udgående kanal oplagrer en ekstra styre-bit, som 25 afgives af styreenheden gennem det logiske styrekredsløb, hvilken styrebit under tidsintervallerne for en eller flere udgående kanaler, hvortil den er associeret med et passende logisk niveau, skal spærre udgangsorganerne (paral 1e1-ti 1 -serie omformerne) for at forbinde udadgående PCM grupper for 30 flere omskifterenheder parallelt, hvilken spærreoperation opnås ved at udskifte de ord, som udgår fra signalhukommelsen med ord ved et konstant logisk niveau.
i
Ud over normale telefonfunktioner, dvs. formidlingen af en 35 forbindelse mellem PCM kanaler og afbrydelsen af en sådan forbindelse, har diagnose og brugbarhedsoperationer, også kaldet testfunktioner, vist sig særdeles nyttige såvel som operatio- 3
DK 161292 B
ner, som letter en dialog mellem processorer. I særdeleshed er egenskaber, som tillader anvendelsen af en omskifterenhed i selv-dirigerende (rutede) kredsløb med fordelt styring, dvs. af den art, der selv vælger en sendevej, af stor vigtighed.
5
En PCM omskifterenhed af den i indledningen nævnte art er ifølge den foreliggende opfindelse ejendommelig ved det, der er angivet i den kendetegnende del af krav 1. Derved opnås en omskifterenhed, der kan styres som ethvert parallelt asynkront 10 interfacekreds1øb af en i handelen værende mikroprocessor, som er tilsluttet enheden for gennem busser at afsende kommandoer og data og sætte den i stand til at udføre følgende funktioner : 15 - formidling af en forbindelse mellem enhver indkommende kanal med enhver udgående kanal efter modtagelsen af en specifik melding fra styreenheden. Denne funktion består i at skrive adressen for den indkommende kanal i den celle, der svarer til adressen for den udgående kanal i styrehukommelsen.
20 - afspærring af enhver udgående kanal ved modtagelsen af en specifik melding fra styreenheden. Denne funktion er væsentlig for den multiple forbindelse af flere omskifterenheder.
25 - igangsættelse af alle hukommelseselementer. Denne operation kan udføres ved hjælp af et logisk niveau, som sendes til en passende indgang.
Kredsløbet ifølge opfindelsen har endvidere følgende mulighe-30 der: - indsættelse af et 8-bit ord (oktet eller byte) på en udgangskanal efter modtagelsen af det specifikke budskab fra styreenheden. Denne operation, som består i at skrive byten i 35 de celler, som har adressen på den udgående kanal i styrehukommelsen, anvendes til at etablere en dialog mellem forskellige styreenheder, der er forbundet til en PCM gruppe eller til diagnostiske formål,
DK 161292 B
4 - overførsel af indholdet for en PCM udgående kanal udtrukket fra signalhukommelsen til styreenheden. Denne funktion kan anvendes til dialogen mellem forskellige styreenheder og til diagnostiske formål.
5 - overførsel af en byte fra styrehukommelsen. På opfordring fra styreenheden overføres indholdet af en celle i styrehukommelsen for at kende tilstanden af de forskellige forbindelser, der i det pågældende øjeblik er etableret af omskifterenheden 10 og endvidere til diagnostiske formål, - udtrækning af indholdet af en PCM kanal, nemlig kanal nr. 0.
På opfordring fra styreenheden kan en eller flere PCM indkommende grupper gøres klar til udtrækning af indholdet på kanal 15 0. Omskifterenheden udtager for hver ramme eller interval ind
holdet af de enkelte aktive O-kanaler under forudsætning af, at der er en gyldig information, og overfører den til styreenheden. Denne funktion i forbindelse med indførelsen af en byte på en udgående kanal tillader dialogen mellem styreenheden for 2o to forskellige omskifterenheder, der er forbundet gennem PCM
grupper.
Endvidere kan denne omskifterenhed opbygges på en enkel chip.
25 Opfindelsen skal i det følgende forklares nærmere under hen visning til tegningen, hvor fig. 1 viser et blokdiagram af en omskifterenhed ifølge opfindelsen, 30 fig. 2 et elektrisk diagram af blokken betegnet med LC i fig.
1 og fig. 3 et elektrisk diagram af blokken betegnet RI i fig. 2.
35 I det følgende eksempel beskrives en omskifterenhed, der er konstrueret til at omskifte 256 kanaler, der tilhører otte
DK 161292 B
s indkommende PCM grupper ved 2Mb/s til 256 kanaler, der tilhører otte udgående PCM grupper ved 2Mb/s.
Det antages, at omskifterenheden styres af en i handelen væ-5 rende 8-bit mikroprocessor.
Omskifterenheden er fundamentalt opbygget af syv hovedblokke, der er vist i fig. 1. Det er følgende: 10 en taktgenerator BT, en serie-ti1-parallel-indgangskonverter SP, en paral 1 el-ti 1-serie-udgangskoverter PS, en signalhukommelse MS, en styrehukommelse MC, 15 en intern bus IB, med en omkobler, et logisk styrekredsløb LC.
Taktgeneratoren BT modtager et taktsignal på 4,096 MHz via en ledning 1 og et rammesynkroni seringssignal på 8 KHz via en 2ø ledning 2. Disse signaler frembringes af en passende generator, dér ikke er vist på tegningen.
Ved hjælp af binære tællere frembringer BT igen bittaktsigna-ler (timing and clock) og sender dem via en 8-1 ederforbindel se 25 3 og en 16-lederforbindelse 4 til konverterne SP og PS. Endvi dere frembringer taktgeneratoren BT taktsignaler til skrivningen i hukommelsen MS ved anvendelse af en ledning 10 til overføring af de tilsvarende signaler.
3ø Endvidere frembringer taktgeneratoren BT styresignaler for multiplekskredsløb, som adresserer hukommelserne MS og MC såvel som - ved hjælp af en binær tæller - adresserne til at skrive indholdet fra indgangskanalen i signalhukommelsen MS og adresserne for sekvenslæsningen af styrehukommelsen LC. I sær-3g deleshed sender taktgeneratoren BT via en leder 5 styresignaler til et multip1ekskreds1øb MX1 og via en leder 105 signalet til andre mult iplekskredsløb indeholdt i det logiske styre-
DK 161292 B
6 kredsløb LC, medens adresserne sendes parallelt gennem forbindelserne 6 og 7. Disse får adgang til hukommelserne MS og MC henholdsvis gennem multiplekskredsløbet MX1 og en forbindelse 8 og gennem det logiske styrekredsløb LC og en forbin-5 delse 9.
Otte PCM indgangsgrupper får adgang til serie-ti1-parallel-konverteren SP gennem en 8-1 ederforbindel se 12.
10 I hvert tidsinterval (tidsvindue) oplagres de bit, som fremkommer på de otte PCM ser ieindgange, og kommer derefter frem på udgangen på parallelform. På denne måde er der på 64-lederforbindelsen 15 64 bit, der svarer til indholdet på de otte indgangsgrupper som funktion af taktsignalerne, der er 15 til stede på forbindelsen 3.
16-lederforbindelsen 110 forsyner blokken LC med bit 1 og 2 fra hver kanal 0 i de otte indgangsgrupper, som anvendes til at udføre udtrækningen af indholdene på kanalerne 0.
20
De otte PCM udgangskanaler forsynes via en parallel-ti1-serie-konverter PS. Denne konverter træder i funktion efter modtagelsen af styresignaler, der er til stede på en forbindelse 4 og konverterer i hvert tidsinterval sekvensen på otte byte, 25 der er til stede på en forbindelse 106, der kommer fra blokken IB.
PCM udgangsgrupperne er dermed til rådighed på udgangsforbindelsen 13.
30
Signalhukommelsen MS har en kapacitet på 2048 bit og arbejder ved 4 Mbit/sek. Indholdet af indkommende grupper overføres af konverteren SP til dataindgangen på MS gennem en forbindelse 15, medens indholdet af de udgående grupper udtrækkes gennem 35 en forbindelse 16, som overføres til blokken IB.
Hvert tidsinterval tildeles 1 skrive- og 8 læsefaser i signalhukommelsen MS.
7
DK 161292 B
Fem bit, der kommer fra taktgeneratoren BT via en ledning 6, anvendes til at adressere MS under skrive-fasen og svarer til serienummeret for indgangskanalen minus 1.
5 Skri veadresserne gentages i sekvens, eftersom de tilføres af tælleren i taktgeneratoren BT, medens læseadresserne gentages tilfældigt som funktion af de ønskede forbindelser og tilføres af styrehukommelsen MC.
10 Multiplekskredsløbet MX1 styres af signalet, der kommer via en ledning 5 fra taktgeneratoren BT, og vælger kanal adressen i skrive- og læsefaserne.
Der er otte læseadressebit, og de tilføres via ledninger 21' 15 og 21" og gennem mu 11ip 1 ekskredsløbene MX1 og MX2 fra hukommelsen MC. Specielt er kanal- og gruppeadresserne, som identificerer byte'n, som fremkommer på 8-lederforbindelsen 16, til stede på ledere henholdsvis 8 og 107.
20 Styrehukommelsen MC er indrettet i form af 256 9-bit-ord og arbejder ved 4 Mbit/s. Datam der har relation til funktionen, som skal udføres, og kommer fra det logiske styrekredsløb LC gennem 8-lederforbindelsen 18 og en ledning 19, fremkommer ved MC1 s dataindgang, medens udgangen er forbundet igennem 8-le-25 derforbindel sen 21 til multiplekserne MX1, MX2 og til blokken IB og via en leder 20 til samme blok IB.
Et tidsinterval er opdelt i otte læse-faser og otte læse/skri-ve-faser, hvor de sidstnævnte faser bestemmes af LC.
30
De 8 bit til adresser ingen af MC ankommer fra LC gennem 8-lederforbindelsen 9 og opdeles i tre gruppebit (de mindst betydende bit) og fem kanalbit (de mest betydende bit). Under læse-fasen er adressen, der svarer til femkanalbit'ene, lig 35 med serienummeret for den udgående kanal plus 1.
På ledning 11 kommer en skriveimpuls fra LC til MC.
DK 161292 B
8
De ni MC bit er organiseret på følgende måde: - bit 0 til 7; læse-adresse for MS (indkommende kanal) eller ord, der er vlagt af styreenheden til at blive indført i en 5 udgående PCM kanal,
- bit 8: "styrebit" skrevet på ordre fra det logiske styrekredsløb og konstrueret til at aktivere en blok IB for hver udgående kanal og under læsefaserne overføringen til blok PS
10 gennem en forbindelse 106 af indholdet, som kommer fra udgangen af MS eller fra MC.
Blokken IB, der består af 8 multipleksere med to indgange, forsyner forbindelsen 106 med de signaler, der er til stede på 15 8-lederforbindelserne 16 eller 21 som funktion af signalerne, der er til stede på lederen 20 og lederen 31, der kommer fra LC.
Multiplekskredsløbet MX2 forsyner MS via en forbindelse 107 20 med de tre læse-adresse-bit, der er til stede på forbindelsen 21", eller til de tre gruppebit, der kommer fra LC på en forbindelse 109 og anvendes til at udføre udtrækningen af indholdet på kanal 0.
25 Det logiske styrekredsløb LC fungerer som et interfacekredsløb mellem styreenheden (i dette tilfælde en mikroprocessor) og de indre kredsløb, som udfører de forskellige funktioner og tillader, at omskifterelementet betragtes som et ordinært perifert kredsløb til en i handelen værende 8-bitmi kroprocessor.
30
Opgaverne for LC er: - overvågning af de tovejs databus 22, af styrebussen bestående af lederne 23, 24, 25, 26 og 30 og af omskifteradres- 35 serne, der er til stede på lederne 27, 28 og 29, - fortolkning af de meldinger, der kommer fra mikroprocessoren, og udførelse af de tilsvarende funktioner på passende 9
DK 161292 B
tidspunkter eller tidsfaser, - klargørelse i de interne registre af den information, som skal oversendes til mikroprocessoren gennem den tovejs bus 22, 5 - udtrækning af indholdet på kanal 0 for de grupper, der er aktiveret til en sådan funktion.
Det logiske styrekredsløb LC tilfærer gennem forbindelsen 9 10 adresserne til styrehukommelsen MC. Disse adresser er udvalgt inden for LC mellem dem, der kommer fra taktgeneratoren BT via forbindelsen 7, og dem, som kommer fra mikroprocessoren.
Samtidig med skrivningen i MC tilfører LC gennem forbindel-15 serne 18 og 19 det indhold, som skal oplagres, og som består henholdsvis af data og styrebit, og gennem en leder 11 tilføres skriveimpulsen.
Signalet på en leder 31 styrer gennem IB overfør i ngen af ind-20 holdet fra hukommelserne MS eller MC til forbindelsen 106 imod LC.
På 3-lederforbindelsen 109 sender LC til MX 2 adresserne for grupperne omfattende kanalerne 0, hvis indhold skal udtrækkes.
25
Signalet på lederen 108 vælger gennem MX2 enten gruppeadresserne, som kommer fra MC gennem læsefasen for MC, eller dem, der er til stede på forbindelsen.
30 Indholdet af den adresserede celle MC sendes til LC via for bindelserne 20 og 21.
Der er også en leder 55, hvortil der kan opnås direkte adgang udefra for igangsætning af omskifterenheden.
35
Fig. 2 viser et blokdiagram af det logiske styrekredsløb LC. Blokken Bl er et interfaceelement mellem den ydre tovejs bus
DK 161292 B
10 22 og de interne 8-lederforbindelser 35 eller 36, som anvendes ved henholdsvis indgangs- og udgangsfunktioner til og fra mikroprocessoren, og som udvalgtes af det signal, der er til stede på lederen 37.
5
Alle adresser og styre-bussignaler, der kommer fra mikroprocessoren, afkodes i blokken B4.
Signalet på en leder 23 afklarer, om det binære ord, der er 10 til stede på bussen 22, repræsenterer en ordre eller data, medens udvælgelsesignalet til omskifterenheden er til stede på en leder 27.
Signaler på lederne 28 og 29 anvendes til at udvælge omskif-15 terenheden, når den er indskudt i en matri xstruktur med en større kapacitet. Specielt udføres udvælgelsen af omskifterenheden, når de signaler, der er til stede på forbindelsen 28 og er sendt fra mikroprocessoren, falder sammen med dem, der er trukket ledning til på forbindelsen 29.
20 Læse-, skrive- og aktiveringssignaler for omskifterenheden er allerede til stede på ledere 24, 25, 26.
Signalet for lederen 38 frembragt af blokken B4 anvendes til 25 skriveprocessen for i et register Ri at indføre databyte fra forbindelsen 35, når de aktive signaler fremkommer på ledere 25, 26 og 27.
Signalet på lederen 39 anvendes under skrivefunktionerne til i 30 et register RK af indføre det binære styreord, som er til stede på forbindelsen 35, når aktive signaler fremkommer på ledere 23, 25, 26, 27.
Signaler på ledere 40 og 41 frembringes af blokken B4, når 35 signaler på ledere 24, 26, 27, 28 og 29 er aktive ved dennes indgang, og anvendes til at læse indholder af registrene RU1 eller RU2 uafhængig af, om signalet på lederen 23 er aktivt eller ikke.
DK 161292 B
π
Blokken RI er et 4-trins skifteregister, som op 1 agrer dataord med relation til en funktionsmåde og forsyner MC gennem forbindelser 42 og 43 med henholdsvis adresse og dataord.
5 Strukturen af RI vil blive nærmere beskrevet senere i forbindelse med f i g. 3.
Det ordreord, som indeholder koden for den funktion, som skal udføres, oplagres i registeret RK. Dette ord sendes gennem en 10 5-1 ederforbi ndel se 44 til en blok DE og er register RU2.
I en afkoder DE afprøves rigtigheden af koden for den funktion, som skal udføres, og et muligt alarmsignal frembringes over en ledning 331, og som følge af afkodningen aktiveres en 15 af de seks ledere i forbindelsen 45.
Et multiplekserkredsløb SI forsyner på en leder 9 hukommelsen MC med adresserne (se også fig. 1) ved, efter ordre fra et signal på en leder 47, der kommer fra en blok LI, at udvælge 20 enten adresserne, der kommer fra taktgeneratoren BT gennem en forbindelse 7 under læsningerne, eller de, som er til stede på en forbindelse 42 under udførelsen af funktionen.
Et mu 11ip1ekserkreds1øb S2 tilfører på en leder 18 byte'n til 25 styrehukommelsen MC ved efter ordre fra et signal på en leder 48, der kommer fra blokken LI, at udvælge enten indholdet af registeret RI, eller en kode, som vil bevirke en afbrydelse af en eksisterende forbindelse, og som består af otte bit på et logisk niveau "1" på lederen 69.
30
Blokken B3 består af registre, additionsenheder og prioritetskodere og styrer udtrækningen af kanal 0.
Den ordre, der er til stede på en leder 49, husker i et 35 8-trins internt register de signaler, der er til stede på forbindelse 42. Indholdet af dette register danner denne maske, som tillader grupperne at undergå udtrækningen af kanal 0,
DK 161292 B
12 hvor hver bit svarer til en indgangsgruppe. Når bit'en er et logisk "1", er gruppen aktiveret.
Ved hvert tidsinterval for kanalen 0 kommer indholdet af bit 1 5 og 2 i hver gruppe gennem forbindelsen 110 på blok B3. Denne blok erkender antallet af aktiverede grupper med aktive kanaler 0 og deres adresser, den afgiver på forbindelsen 50 antallet af aktive grupper for hver ramme til blokken LI og afgiver på en 3-lederforbindelse 109 den binære adresse for den 10 aktive indgangsgruppe med det højeste serienummer.
Registrene RU1 og RU2 forsyner blokken Bl med informationen, som skal overføres efter ordre fra mikroprocessoren på den tovejs databus 22.
15
Udgangene fra disse registre åbnes af signalerne, der er til stede på ledere henholdsvis 41 og 40.
Registeret RU1 anvendes til at overføre indholdet fra blokken 20 IB (fig. 1), der er til stede på forbindelsen 106. Oplagringen styres af signalet fra en leder 52 frembragt af et logisk kredsløb LI for funktionsudførelsen.
Registeret RU2 anvendes til at overføre koden for den udførte 25 funktion, der er til stede på en forbindelse 44, og styrebit-værdien, der er til stede på en leder 20. De resterende tre ledere på forbindelsen 51 bærer data, der angår den udførte funktion.
30 Det logiske kredsløb LI består af logiske porte og flip-flops.
Det udfører den funktion, som det har modtaget gennem forbindelsen 45, og som er afkodet gennem dekoderen DE. Det styres af signalerne på ledere 50, 46, 55, 105, 20 og 21 og frembringer de allerede beskrevne signaler på ledere 11, 19, 31, 108, 35 47, 48, 52, 49.
Endvidere indeholder blokken LI en beslutningslogik, som er indrettet til at løse prioritetskonflikter mellem udøvelsen af
DK 161292 B
13 de computerstyrede funktioner og overføringsfunktionerne af indholdet af de aktive kanaler 0.
Det udvendige signal på lederen 55 starter i blok LI igangsæt-5 teisen af hele interfacelogikken og tilbagestillingen af styrehukommelse MC.
Opbygningen af et logisk kredsløb som f.eks. LI er ikke noget problem for fagfolk, når indgangs- og udgangssignalerne og 10 funktionerne, som skal udføres, er blevet defineret, således som det er gjort i det foregående.
Blokken B2 samler signalerne på ledere 331, 332, 333, der har betydning for erkendelsen af en falsk funktionskode, af aktiv 15 overførsel af MC indhold og af tilstedeværelse af indhold for aktive kanaler 0.
I alle disse tilfælde frembringer B2 passende signaler.
20 Når en funktion skal udføres, sender mikroprocessoren på databus 22 en melding, som består af en sekvens af bytes, som oplagres i to blokke Ri og RK. Data svarende til funktionen, som skal udføres, oplagres i RI, medens funktionskoden oplagres i RK. Data i RI består af 2 eller 4 bytes, der hver omfatter 25 højst fem effektive bit, afhængig af den ønskede funktion.
Fig. 3 viser den indre struktur af blokken RI.
Den består af fire kaskadekoblede registre Ril, RI2, RI3, RI4 30 styret af et fælles taktsignal via en leder 38. De data, som fremkommer på en forbindelse 35, oplagres i Ril efter en mikroprocessorordre, der kommer via lederen 38, medens de øvrige data, der allerede er til stede, overføres til det næste register. Betegnelserne Cu, Ci, Fu, Fi angiver bit med relation 35 til identifikationsnummeret for de udgående og indkommende ka naler og udgående og indkommende grupper. Efter to eller fire mikroprocessorstyrede oplagringer overføres indholdet af regi-
DK 161292 B
14 strene RI4 og RI3 kombineret til en enkelt byte på en forbindelse 43 til styrehukommelsen. Indholdet af registrene Ril og RI2 behandles på tilsvarende måde og sendes videre på forbindelsen 42 til SI (se fig. 2) for at danne adresserne i styre-5 hukommelsen MC og i tilfalde af en udtrækningsfunktion fra kanal 0 for at danne en maske for de aktiverede indgangsgrupper.
Efter disse funktioner i RI huses den sidste byte i meldingen på bus 22, dvs. funktionskoden, i RK (fig. 2). Fire bits i 10 byte'n er tilstrækkelig til at kode alle funktioner, som omskifterenheden skal kunne udføre. De fire bit huskes efter modtagelse af signalet på lederen 39. Syv ud af seksten mulige kombinationer af fire bit anvendes til at angive de forskellige funktioner, medens de sidste ni svarer til falske koder, 15 som kan detekteres og signaleres af kredsløbet DE via lederen 331.
I det følgende beskrives under henvisning til de tidligere beskrevne tegninger funktionen af omskifterenhedskredsløbene, 20 når en indkommende kanal skal forbindes med en udgående kanal.
De data, der har relation til ovennævnte funktion, oplagres i de fire registre i blok RI. Funktionskoden er til stede i RK. Blokken DE sender ordren, der har relation til forbindelsen 25 til det logiske kredsløb LI.
LI, der aktiveres af dette signal, tilfører i et passende tidsrum udvælgelsesordrer til multiplekserkredsløbene SI og S2 via lederne 47 og 48. Disse ordrer tillader dataoverførslen 3q fra lederne 42 og 43 til lederne henholdsvis 9 og 18. Endvi dere tilfører LI over lederen 11 den skriveimpuls, der tillader oplagring af 9-bit indholdet i styrehukommelsen på den adresse, der er til stede på forbindelsen 9.
35 Dette indhold består af de otte bit, der er til stede på forbindelsen 18, og kontrolbit'en, der er til stede på forbindelsen 19. Denne bit, som frembringes af LI, er lig med 0 ved ovennævnte funktion.
DK 161292 B
15 Når der er skrevet i styrehukommelsen, tilfører LI skriveimpuls til registrene RU1 og RU 2. Det indhold, der netop er skrevet i styrehukommelsen og er til stede på forbindelsen 106, indføres i RU1. Funktionskoden, som læses fra RK, og 5 kontrol bit'en skrevet i MC (leder 20), indføres i de første fire celler i RU2. Disse data, som er til stede i Ril og RU2, kan overføres til mikroprocessoren ved to læsninger og kan anvendes til diagnostiske formål, f.eks. til at afprøve udførelsen af funktionen.
10
Ved brydefunktionen forsyner mi kroprocessoren RI med adressen på den udgående kanal, som skal afbrydes, og RK med funktionskoden ved anvendelse af to bytes. Dedt logiske kredsløb LI styrer kun SI for at tilføre adressen til styrehukommelsen, 15 medens det indhold, der tilføres af S2, for alle datas vedkom mende har det logiske niveau "1". Kontrol bit'en på leder 19 sættes til samme logiske værdi. Skriveimpulsen på leder 11 i den rigtige tidsfase opdaterer den adresserede celle, registrene RU1 og RU2 opdateres ifølge en procedure, der er analog 20 med den, der gælder for forbindelsesfunktionen.
Også indføringsoperationen er analog med forbi ndel sesfunkt ionen med følgende undtagelser: 25 - byte'n, som skal indføres på den udgående kanal, er til stede på forbindelsen 43, som kommer fra blokken RI, - kontrolbit'en (leder 19) har det logiske niveau "1", eftersom indholdet på den udgående kanal skal udtrækkes fra styre-30 hukommelsen. RU1 og RU2 opdateres på samme måde som i det foregående.
For at overføre indholdet fra en PCM kanal til mikroprocessoren afsendes to databytes og en styrebyte. De to databytes, 35 som er oplagret i registeret RI, tilfører gennem forbindelsen 42 de otte adressebit til den udgående PCM kanal, hvis indhold skal overføres til mikroprocessoren. Det logiske kredsløb LI,
DK 161292 B
16 der er styret af funktionskode-afkodningskredsløbet DE, starter på det korrekte tidspunkt overføringsfunktionen og forud-indstiller SI til at passere adressebits fra forbindelse 42 til forbindelsen 9. På denne måde tilfører den adresserede 5 styrehukommelsescelle gennem MX1 (fig. 1) adressen på cellen i signal hukommelsen MS, hvor det indhold, der skal overføres til udgangskanalen, er til stede.
Ved hjælp af blokken IB i fig. 1 styret af signalet på leder 10 31 overføres indholdet via leder 106 til registeret RU1. Funk tionskoden og styrebit'en er til stede på registeret RU2. Mikroprocessoren overfører i to læsninger indholdet af de to indre registre gennem bus 22.
15 Overførslen af et ord fra styrehukommelsen MC til mikroprocessoren afviger fra den foregående funktion med hensyn til funktionskoden og med hensyn til det logiske niveau af signalet på lederen 31. Dette signal bevirker, at udgangssignalet fra styrehukommelsen overføres til forbindelsen 106 gennem IB. Endvi-20 dere undersøger det logiske kredsløb LI indholdet, som læses af MC (8 bit på forbindelsen 21 og kontrol bit'en på forbindelsen 20) og sammenligner dem med indholdet på en afbrudt udgående kanal. Hvis der ikke er lighed, sender LI via lederen 332 (fig. 2), blok B2 og leder 30 en impuls, som underretter 25 mikroprocessoren om tilstedeværelsen af gyldige data på bus 22.
Udtrækningen af kanal 0 afviger fra de foregående funktioner ved, at den realiseres i to forskellige faser. Under den før-30 ste fase afsender mikroprocessoren en melding, som består af to databyte og en styrebyte. De to databyte, der er oplagret i registrene Ril, RI2 i blok RI, indeholder angivelsen af de indgangsgrupper, hvis kanaler 0 skal udtrækkes.
35 Disse indhold, som er til stede på 8-lederforbindelsen 42, er oplagret i blok B3 efter ordre fra signalet på lederen 49, der kommer fra det logiske kredsløb LI. Dette kredsløb er igen ak-
DK 161292 B
17 tiveret af afkodningskredsløbet DE ifølge den funktionskode, som er oplagret i registeret RK. Hver leder i forbindelsen 42 svarer til en indgangsgruppe; det er derfor, at en gruppe aktiveres, når det logiske niveau af den tilsvarende leder er 5 lig med "1".
De logiske kredsløb i blok B3 og LI tager sig af den anden fase af funktionen.
10 I blok B3 ved hver ramme undersøges den første og den anden bit på kanalerne 0 for alle indgangsgrupper. Når en sådan bit afviger fra tilstanden "ledig", ved hvilken de har værdien af et logisk "0", identificeres tilstanden som en "aktiveret gruppe med indhold, som skal udtrækkes". Ved afslutningen af 15 denne fase tilfører blok B3 kredsløbet LI gennem forbindelsen 50 følgende signaler.- - tilstedeværelsen af aktiverede grupper med aktive kanaler 0 20 - antallet af aktive grupper med aktive kanaler 0.
På samme tidspunkt er adressen for en indkommende gruppe med en aktiv kanal 0 til stede på 3-lederforbindelsen 109. I tilfælde af, at der er fundet flere aktive kanaler, er det kana-25 len med det højeste serienummer. Det logiske kredsløb LI, der er aktiveret af de foregående signaler, der er til stede på forbindelsen 50, oplagrer i registeret RU2 funktionskoden for udtrækning fra kanal 0 og antallet af de aktive grupper. Den sender signalet for tilstedeværelsen af data på udgangsregist-3q eret RU2 til mikroprocessoren gennem forbindelsen 333, blok B2 og leder 30. Dernæst aktiverer B4 kredsløbene i det logiske kredsløb LI med lederen 40, hvilket bevirker oplåring i registeret RU1 af kanal 0 indholdet hørende til gruppen med det højeste serienummer.
Dette indhold udlæses af signalhukommelsen MS ifølge den gruppe adresse, som er til stede på forbindelsen 109. MS kanaladressen svarer til kanal 0.
35

Claims (5)

1. PCM-omskifterenhed til brug i et PCM-tidsfordel ings- 20 forbindelsesnetværk på en telefoncentral, og til forbindelse til en styreenhed via en tovejsdatabus (22) for at modtage adresser og ordrer derfra til at udføre tidsinterval (eller tidsslids eng: timeslot)-konverteringer, hvor PCM omskifter enheden omfatter 25 indgangsorganer (SP) til at modtage bit på indkommende kanaler, en signalhukommelse (MS) til oplagring af ord bestående af bitene på de indkommende kanaler, 30 udgangsorganer (PS) til at udsende bitene på de udgående kanaler, en styrehukommelse (MC) til oplagring af information om for-35 bindeiser mellem indkommende og udgående kanaler, et logisk styrekredsløb (LC) til udveksling af data og ordrer med styreenheden, DK 161292 B et taktorgan (BT), databussen (22), hvorigennem det logiske styrekredsløb (LC) fra styreenheden modtager data med relation til de PCM kanaler 5 og -grupper, som berøres af en af de funktioner, der skal udføres af omskifterenheden, data med relation til denne funktion og data, som skal indføres i PCM kanalerne, der udgår fra udgangsorganerne (PS) og gennem hvilke styreenheden på opfordring forsynes med indholdet af PCM-kanalerne og af celler i 10 styrehukommelsen (MC), et tovejs interfacekredsløb (Bl) placeret ved den ene ende af databussen (22) ved indgangen til det logiske styrekredsløb (LC), og som modtager og sender meddelelser transmitteret via 15 databussen (22), et omkoblingsorgan (IB) indrettet til at omkoble mellem to indgange, hvoraf den ene er forbundet til en læseudgang fra signal hukommelsen (MS) og repræsenterer læseindholdet af 20 adresserede celler i signalhukommelsen (MS), og den anden er forbundet til en læseudgang (21) fra styrehukommelsen (MC) og leverer indholdet af dens celler, kendetegnet ved, at 25 indholdet af PCM-kanaler og af celler i styrehukommelsen (MC), hvilket indhold skal sendes til styreenheden gennem den tovejs-databus (22) midlertidigt lagres i det logiske styre-kredsløb (LC) af lagerorganer (RU1, RU2), 30 udgangen (106) fra omkoblingsorganerne (IB) er ud over at være forbundet til udgangsorganerne (PS) også forbundet til styreenheden gennem det logiske styrekredsløb (LC), 35 detektororganerne (B2) danner passende signaler, som skal af sendes til styreenheden, når de erkender en falsk anmodning om en funktionsform eller tilstedeværelsen af aktive indhold i DK 161292B styrehukommelsen (MC) eller i en eller flere PCM-kanaler, som skal udtrækkes og overføres til styreenheden, udtrækningsorganer (B3) erkender i tidsintervallerne for PCM-5 kanaler, som skal udtrækkes og overføres til styreenheden, antallet og adressen på aktiverede PCM-grupper omfattende PCM-kanaler med aktive indhold, som skal udtrækkes og forsyner signalhukommelsen (MS) med dem, idet et passende serienummer tilskrives den aktive PCM gruppe. 10
2. PCM-omskifterenhed ifølge krav 1, kendetegnet ved, at kanalerne, som udtrækkes fra én eller flere PCM-grupper, er O-kanaler i PCM-rammerne.
3. PCM-omskifterenhed ifølge krav 1 eller 2, kende tegnet ved, at for at indføre et indhold i en udgående PCM-kanal, oplagres indholdet selv, såvel som adressen for den udgående PCM-kanal i det logiske styrekredsløb (LC) og tilføres i et passende tidsinterval til styrehukommelsen (MC), hvor 20 indholdet lagres på en adresse, der er korreleret med den for den udgående PCM-kanal og gruppe, en funktionskode, som på lignende måde lagres i det logiske styrekredsløb (LC), og som bevirker, st indholdet af styrehukommelsen overføres til udgangen gennem omkoblingsorganerne (IB) og udgangsorganerne 25 (pS)/ for at overføre indholdet af en PCM-kanal til styreenheden oplagres PCM-kanal- og gruppeadresserne i det logiske styrekredsløb (LC) og sendes til styrehukommelsen (MC), som en 3q adresse til en celle i signalhukommelsen (MS), hvor det ønskede indhold er til stede, hvorefter funti onskoden bevirker, at indholdet overføres fra omkoblingsorganet (IB) til lagerorganerne (RU1, RU2) og derefter gennem interfacekredsløbet (Bl) og databussen (22) til styreenheden, for at overføre et indhold fra styrehukommelsen (MC) til styreenheden lagres adressen for cellen i styrehukommelsen (MC) i 35 DK 161292 B det logiske styrekredsløb (LC), og når indholdet er tilgængeligt, aktiveres omkoblingsorganet (IB) til at overføre indholdet til lagerorganerne (RU1, RU2) afhængigt af funktionskoden og derefter gennem interfacekredsløbet (Bl) og databussen (22) 5 til styreenheden, for at udtrække indholdet af en vilkårlig kanal fra en eller flere PCM-grupper lagres adresserne for de aktiverede grupper i det logiske styrekredsløb (LC), som 10 (a) erkender det aktive indhold og kommunikerer størrelsen gennem detektororganet (B2) til styreenheden, som (b) adresserer signalhukommelsen (MS) i overensstemmelse med 15 det område, der indeholder en af de aktiverede grupper, ifølge et prioriteringskriterium i tilfælde af flere grupper, (c) gør indholdet fra kanalerne i de aktiverede grupper tilgængeligt i lagerorganet (RU1, RU2) sammen' med gruppeadressen 2o og funktionskoden, og (d) overfører dem gennem interfacekredsløbet (Bl) og den tovejs databus (22) til styreenheden til udtømning af de aktiverede grupper og ved den næste PCM-ramme gentages processen. 25
4. PCM omskifterenhed ifølge krav 2, kendetegnet ved, at styreenheden, hvortil omskifterenheden kan forbindes gennem den tovejs bus (22), en styrebus (23 , 24, 25 , 26, 30) og et antal adresseledere (27, 28, 29), er en mikroprocessor. 30
5. PCM-omskifterenhed ifølge krav 4, kendetegnet ved, at den er opbygget som et integreret kredsløb. 35
DK115983A 1982-03-24 1983-03-10 Pcm omskifterenhed DK161292C (da)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
IT6737082 1982-03-24
IT67370/82A IT1155660B (it) 1982-03-24 1982-03-24 Perfezionamenti alle matrici elementari di commutazione pcm

Publications (4)

Publication Number Publication Date
DK115983D0 DK115983D0 (da) 1983-03-10
DK115983A DK115983A (da) 1983-09-25
DK161292B true DK161292B (da) 1991-06-17
DK161292C DK161292C (da) 1991-12-09

Family

ID=11301831

Family Applications (1)

Application Number Title Priority Date Filing Date
DK115983A DK161292C (da) 1982-03-24 1983-03-10 Pcm omskifterenhed

Country Status (11)

Country Link
US (1) US4545051A (da)
EP (1) EP0089683B1 (da)
JP (1) JPS58207784A (da)
AT (1) ATE17176T1 (da)
AU (1) AU543672B2 (da)
BR (1) BR8301448A (da)
CA (1) CA1201189A (da)
DE (2) DE89683T1 (da)
DK (1) DK161292C (da)
ES (1) ES520604A0 (da)
IT (1) IT1155660B (da)

Families Citing this family (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
IT1156369B (it) * 1982-06-22 1987-02-04 Cselt Centro Studi Lab Telecom Rete di commutazione pcm modulare e autoinstradante con comando di in stradamento su canale virtuale per autocommutatori telefonici a comando distribuito
IT1156368B (it) * 1982-06-22 1987-02-04 Cselt Centro Studi Lab Telecom Rete di commutazione pcm modulare e autoinstradante per autocommutatori telefonici a comando distribuito
US4641300A (en) * 1984-09-21 1987-02-03 Itt Corporation Digital tie line
US5355372A (en) * 1992-08-19 1994-10-11 Nec Usa, Inc. Threshold-based load balancing in ATM switches with parallel switch planes related applications
AU3412295A (en) * 1994-09-01 1996-03-22 Gary L. Mcalpine A multi-port memory system including read and write buffer interfaces
ES2130956B1 (es) * 1996-08-16 2000-02-16 Telefonica Sa Dispositivo para la conmutacion de paquetes y canales de tramas de modulacion por impulsos codificados
US8238333B2 (en) * 2006-05-29 2012-08-07 Freescale Semiconductor, Inc. Method for transmitting data and a device having data transmission capabilities

Family Cites Families (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
SE427609B (sv) * 1976-02-17 1983-04-18 Thomson Csf Symmetrisk tidsmultiplexmatris och veljarnet innehallande en dylik matris
FR2370393A1 (fr) * 1976-11-09 1978-06-02 Thomson Csf Dispositif concentrateur-deconcentrateur et satellite comprenant un tel dispositif
US4201890A (en) * 1978-03-17 1980-05-06 International Telephone And Telegraph Multiport digital switching element
FR2478415B1 (fr) * 1980-03-11 1986-12-05 Thomson Csf Mat Tel Systeme de commutation de signalisation dans un reseau de commutation temporelle, et reseau de commutation temporelle comportant un tel systeme
IT1128291B (it) * 1980-05-13 1986-05-28 Cselt Centro Studi Lab Telecom Matrice elementare di commutazione pcm
GB2083319B (en) * 1980-06-25 1984-03-28 Plessey Co Ltd Digital switching module
IT1144160B (it) * 1981-03-12 1986-10-29 Cselt Centro Studi Lab Telecom Sistema di accesso multiplo di terminali su una linea telefonica numerica
DE3109808C2 (de) * 1981-03-13 1983-09-29 Siemens AG, 1000 Berlin und 8000 München Zeitmultiplexkoppelfeldeinheit zur Raumvermittlung

Also Published As

Publication number Publication date
CA1201189A (en) 1986-02-25
BR8301448A (pt) 1983-11-29
DK161292C (da) 1991-12-09
DK115983D0 (da) 1983-03-10
ATE17176T1 (de) 1986-01-15
IT8267370A0 (it) 1982-03-24
AU1236283A (en) 1983-09-29
ES8403682A1 (es) 1984-03-16
EP0089683A1 (en) 1983-09-28
JPS58207784A (ja) 1983-12-03
US4545051A (en) 1985-10-01
ES520604A0 (es) 1984-03-16
IT1155660B (it) 1987-01-28
AU543672B2 (en) 1985-04-26
DK115983A (da) 1983-09-25
DE3361608D1 (en) 1986-02-06
JPH0244200B2 (da) 1990-10-03
DE89683T1 (de) 1984-04-26
EP0089683B1 (en) 1985-12-27

Similar Documents

Publication Publication Date Title
NO152820B (no) Fremgangsmaate for sammenkobling av flere dataterminaler, samt fordelt svitsjenettverk for aa gjennomfoere fremgangsmaaten
NO152860B (no) Fremgangsmaate for svitsjing samt svitsje-element
CA1292583C (en) Apparatus for reconstructing and multiplexing frames of various origins made up of a variable number of packets of fixed length
AU622072B2 (en) Integrated telecommunication system with improved digital voice response
US4074072A (en) Multiprocessor control of a partitioned switching network by control communication through the network
US4697262A (en) Digital carrier channel bus interface module for a multiplexer having a cross-connect bus system
NO154290B (no) Fremgangsmùte for oppnùelse av fordelt styring i et kommun ikasjonssystem med et digitalt svitsjenettverk, samt kommu nikasjonssystem for utf!relse av denne fordelte styringsfu nksjon.
US4488290A (en) Distributed digital exchange with improved switching system and input processor
US5014268A (en) Parallel time slot interchanger matrix and switch block module for use therewith
JPS598119B2 (ja) デイジタルスイツチング装置
DK161292B (da) Pcm omskifterenhed
US5088089A (en) Apparatus for programmably accessing and assigning time slots in a time division multiplexed communication system
US4754480A (en) Circuit arrangement for telecommunication switching systems connected to line concentrator sub-exchanges by connecting channels
US4500991A (en) Circuit arrangement for the control of the transmission of digital signals, particularly PCM-signals, between stations of a time division multiplex telecommunication network particularly PCM-time division multiplex telecommunication network
US4300230A (en) Digital switching arrangements for stored program control telecommunications systems
DK155480B (da) Pcm-omskifterelement, og fremgangsmaade til at betjene samme
EP0111406B1 (en) Transmission integrity arrangement and method
US4852157A (en) Multi-task state machine signalling translator
DK164350B (da) Modulaer selv-dirigerende pcm omkoblingsnetvaerk til fordeltstyrede telefoncentraler
CA1220285A (en) Remote data link address sequencer and a memory arrangement for accessing and storing digital data
US4633461A (en) Switching control for multiple stage time division switch
NO157638B (no) Moduloppbygget, fordelt og tidsdelt telekommunikasjonssystem.
DK159709B (da) Distribueret styring for koblingsanlaeg
US5237563A (en) Four-wire line unit interface circuit
SE461432B (sv) Tidsmultiplexkopplingssystem med utrustning foer testning av ledig tidsluckevaeg

Legal Events

Date Code Title Description
PBP Patent lapsed