DE69518064T2 - Verfahren und Anordnung zum dynamischen automatischen Vorspannen von Gebieten in integrierte Schaltungen - Google Patents
Verfahren und Anordnung zum dynamischen automatischen Vorspannen von Gebieten in integrierte SchaltungenInfo
- Publication number
- DE69518064T2 DE69518064T2 DE69518064T DE69518064T DE69518064T2 DE 69518064 T2 DE69518064 T2 DE 69518064T2 DE 69518064 T DE69518064 T DE 69518064T DE 69518064 T DE69518064 T DE 69518064T DE 69518064 T2 DE69518064 T2 DE 69518064T2
- Authority
- DE
- Germany
- Prior art keywords
- areas
- arrangement
- integrated circuits
- automatic biasing
- dynamic automatic
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L27/00—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
- H01L27/02—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
- H01L27/0203—Particular design considerations for integrated circuits
- H01L27/0248—Particular design considerations for integrated circuits for electrical or thermal protection, e.g. electrostatic discharge [ESD] protection
Landscapes
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Bipolar Integrated Circuits (AREA)
- Semiconductor Integrated Circuits (AREA)
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
EP95830109A EP0734070B1 (de) | 1995-03-22 | 1995-03-22 | Verfahren und Anordnung zum dynamischen automatischen Vorspannen von Gebieten in integrierte Schaltungen |
Publications (2)
Publication Number | Publication Date |
---|---|
DE69518064D1 DE69518064D1 (de) | 2000-08-24 |
DE69518064T2 true DE69518064T2 (de) | 2000-12-21 |
Family
ID=8221876
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
DE69518064T Expired - Fee Related DE69518064T2 (de) | 1995-03-22 | 1995-03-22 | Verfahren und Anordnung zum dynamischen automatischen Vorspannen von Gebieten in integrierte Schaltungen |
Country Status (4)
Country | Link |
---|---|
US (1) | US5804866A (de) |
EP (1) | EP0734070B1 (de) |
JP (1) | JPH08306794A (de) |
DE (1) | DE69518064T2 (de) |
Families Citing this family (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH10116917A (ja) * | 1996-10-14 | 1998-05-06 | Sharp Corp | パワートランジスタ |
EP1028468A1 (de) | 1999-02-09 | 2000-08-16 | STMicroelectronics S.r.l. | Vorspannungsschaltung für Isolationsbereich in integriertem Leistungsschaltkreis |
US6573562B2 (en) * | 2001-10-31 | 2003-06-03 | Motorola, Inc. | Semiconductor component and method of operation |
US7081776B2 (en) * | 2003-02-24 | 2006-07-25 | Spansion Llc | Voltage detection circuit, semiconductor device, method for controlling voltage detection circuit |
FR2948828B1 (fr) * | 2009-07-28 | 2011-09-30 | St Microelectronics Rousset | Dispositif electronique de protection contre une inversion de polarite d'une tension d'alimentation continue, et application au domaine de l'automobile |
US9142951B2 (en) | 2009-07-28 | 2015-09-22 | Stmicroelectronics (Rousset) Sas | Electronic device for protecting against a polarity reversal of a DC power supply voltage, and its application to motor vehicles |
FR3083919A1 (fr) * | 2018-07-13 | 2020-01-17 | Stmicroelectronics (Rousset) Sas | Puce electronique protegee |
Family Cites Families (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH01212463A (ja) * | 1988-02-19 | 1989-08-25 | Mitsubishi Electric Corp | 半導体集積回路装置 |
FR2655196B1 (fr) * | 1989-11-29 | 1992-04-10 | Sgs Thomson Microelectronics | Circuit d'isolation dynamique de circuits integres. |
US5065055A (en) * | 1990-12-20 | 1991-11-12 | Sun Microsystems, Inc. | Method and apparatus for high-speed bi-CMOS differential amplifier with controlled output voltage swing |
-
1995
- 1995-03-22 DE DE69518064T patent/DE69518064T2/de not_active Expired - Fee Related
- 1995-03-22 EP EP95830109A patent/EP0734070B1/de not_active Expired - Lifetime
-
1996
- 1996-03-21 US US08/619,421 patent/US5804866A/en not_active Expired - Lifetime
- 1996-03-22 JP JP8093444A patent/JPH08306794A/ja not_active Withdrawn
Also Published As
Publication number | Publication date |
---|---|
JPH08306794A (ja) | 1996-11-22 |
EP0734070B1 (de) | 2000-07-19 |
US5804866A (en) | 1998-09-08 |
EP0734070A1 (de) | 1996-09-25 |
DE69518064D1 (de) | 2000-08-24 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
DE69126599D1 (de) | Verfahren und Anordnung zum Verbinden integrierter Schaltungen in drei Dimensionen | |
DE69634459D1 (de) | Verfahren und Anordnung zum Vergleichen von strukturierten Dokumenten | |
DE69625816D1 (de) | Verfahren und gerät zum orthogonalisieren von cdma-signalen | |
DE69629420D1 (de) | Verfahren und Einrichtung zum Einstellen eines elektronischen Geräts | |
DE69714431T2 (de) | Verfahren zum verbessern von verrauschter sprache und gerät | |
DE19681664T1 (de) | Einrichtung und Verfahren zum Leckprüfen von Fahrzeugrädern | |
DE69718779T2 (de) | Verfahren und vorrichtung zur automatischen regelung von versorgungsspannungen integrierter schaltungen | |
DE69634827D1 (de) | Einrichtung und verfahren zum bohren und komplettieren von mehrfach-bohrungen | |
DE69534688D1 (de) | Verfahren zur Bildung von erhöhten Source- und Drainzonen in integrierten Schaltungen | |
DE69633560D1 (de) | Verfahren und vorrichtung zur bearbeitung von löchern in kurbenwellen | |
DE69704997T2 (de) | Verfahren und Vorrichtung zum Netzen von Getreide | |
DE69533567D1 (de) | Vorrichtung und Verfahren zum Auffinden von False-Timing-Paths in digitalen Schaltkreisen | |
DE69518064D1 (de) | Verfahren und Anordnung zum dynamischen automatischen Vorspannen von Gebieten in integrierte Schaltungen | |
DE69606988T2 (de) | Verfahren und vorrichtung zur parallelen automatischen prüfung von elektronischen schaltungen | |
DE69724737D1 (de) | Verfahren und Vorrichtung zur Prüfung von Speicherschaltungen | |
DE69506585T2 (de) | Verfahren und gerät zur prüfung von halbleiterplatten | |
DE59703674D1 (de) | Verfahren und vorrichtung zum bearbeiten der lagersitze von kurbelwellen | |
DE69512456D1 (de) | Verfahren und Schaltungen zur Löschung eines Speichers | |
DE59911631D1 (de) | Schaltungsanordnung und Verfahren zur automatischen Erkennung und Beseitigung von Wortleitungs-Bitleitungs-Kurzschlüssen | |
DE69513250T2 (de) | Verfahren und Gerät zur Prüfung integrierter Schaltungen | |
DE59606849D1 (de) | Verfahren zum Lesen und Auffrischen eines dynamischen Halbleiterspeichers | |
DE69511471D1 (de) | Verfahren und Gerät zum Zentrieren von Leiterrahmen integrierter Schaltungen | |
DE59610672D1 (de) | Verfahren und Anordnung zum Konvertieren von Speicheradressen in Speicheransteuersignale | |
DE69607102D1 (de) | Verfahren und anordnung zum ermitteln von flugzeugflugkonfigurationen | |
DE69609418T2 (de) | Ein effizientes und ökonomisches verfahren zum planarisieren von mehrschichtmetallstrukturen in integrierten schaltungen unter anwendung chemisch mechanischen polierens |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
8364 | No opposition during term of opposition | ||
8339 | Ceased/non-payment of the annual fee |