DE69427454D1 - Verfahren zur verwaltung von speichern eines rechnersystems sowie rechnersystem und speicher zur durchführung des verfahrens - Google Patents

Verfahren zur verwaltung von speichern eines rechnersystems sowie rechnersystem und speicher zur durchführung des verfahrens

Info

Publication number
DE69427454D1
DE69427454D1 DE69427454T DE69427454T DE69427454D1 DE 69427454 D1 DE69427454 D1 DE 69427454D1 DE 69427454 T DE69427454 T DE 69427454T DE 69427454 T DE69427454 T DE 69427454T DE 69427454 D1 DE69427454 D1 DE 69427454D1
Authority
DE
Germany
Prior art keywords
computer system
implementing
memory
managing memories
memories
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
DE69427454T
Other languages
English (en)
Other versions
DE69427454T2 (de
Inventor
Jacques Abily
Jean-Jacques Pairault
Jean Perraudeau
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Bull SAS
Original Assignee
Bull SAS
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Bull SAS filed Critical Bull SAS
Application granted granted Critical
Publication of DE69427454D1 publication Critical patent/DE69427454D1/de
Publication of DE69427454T2 publication Critical patent/DE69427454T2/de
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F12/00Accessing, addressing or allocating within memory systems or architectures
    • G06F12/02Addressing or allocation; Relocation
    • G06F12/08Addressing or allocation; Relocation in hierarchically structured memory systems, e.g. virtual memory systems
    • G06F12/0802Addressing of a memory level in which the access to the desired data or data block requires associative addressing means, e.g. caches
    • G06F12/0806Multiuser, multiprocessor or multiprocessing cache systems
    • G06F12/0815Cache consistency protocols

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Memory System Of A Hierarchy Structure (AREA)
DE69427454T 1993-07-15 1994-07-11 Verfahren zur verwaltung von speichern eines rechnersystems sowie rechnersystem und speicher zur durchführung des verfahrens Expired - Lifetime DE69427454T2 (de)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
FR9308709A FR2707776B1 (fr) 1993-07-15 1993-07-15 Procédé de gestion de mémoires d'un système informatique, système informatique mémoire et support d'enregistrement mettant en Óoeuvre le procédé.
PCT/FR1994/000868 WO1995002865A1 (fr) 1993-07-15 1994-07-11 Procede de gestion de memoires d'un systeme informatique, systeme informatique et memoire mettant en ×uvre le procede

Publications (2)

Publication Number Publication Date
DE69427454D1 true DE69427454D1 (de) 2001-07-19
DE69427454T2 DE69427454T2 (de) 2002-04-18

Family

ID=9449274

Family Applications (1)

Application Number Title Priority Date Filing Date
DE69427454T Expired - Lifetime DE69427454T2 (de) 1993-07-15 1994-07-11 Verfahren zur verwaltung von speichern eines rechnersystems sowie rechnersystem und speicher zur durchführung des verfahrens

Country Status (6)

Country Link
US (1) US6240491B1 (de)
EP (1) EP0662227B1 (de)
JP (1) JP2934317B2 (de)
DE (1) DE69427454T2 (de)
FR (1) FR2707776B1 (de)
WO (1) WO1995002865A1 (de)

Families Citing this family (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5873117A (en) * 1996-07-01 1999-02-16 Sun Microsystems, Inc. Method and apparatus for a directory-less memory access protocol in a distributed shared memory computer system
JP2002032265A (ja) * 2000-07-14 2002-01-31 Hitachi Ltd キャッシュ・アクセス制御方式およびデータ処理システム
US6785774B2 (en) * 2001-10-16 2004-08-31 International Business Machines Corporation High performance symmetric multiprocessing systems via super-coherent data mechanisms
US6779086B2 (en) * 2001-10-16 2004-08-17 International Business Machines Corporation Symmetric multiprocessor systems with an independent super-coherent cache directory
US6763435B2 (en) * 2001-10-16 2004-07-13 International Buisness Machines Corporation Super-coherent multiprocessor system bus protocols
GB0228110D0 (en) * 2002-12-02 2003-01-08 Goodrich Control Sys Ltd Apparatus for and method of transferring data
US20050120182A1 (en) * 2003-12-02 2005-06-02 Koster Michael J. Method and apparatus for implementing cache coherence with adaptive write updates
WO2016067444A1 (ja) * 2014-10-31 2016-05-06 三菱電機株式会社 データ管理システム、計算機、データ管理方法及びプログラム

Family Cites Families (31)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4445174A (en) 1981-03-31 1984-04-24 International Business Machines Corporation Multiprocessing system including a shared cache
US4644496A (en) 1983-01-11 1987-02-17 Iowa State University Research Foundation, Inc. Apparatus, methods, and systems for computer information transfer
JPS61290550A (ja) 1985-06-19 1986-12-20 Hitachi Ltd 階層記憶制御方式
US4755930A (en) 1985-06-27 1988-07-05 Encore Computer Corporation Hierarchical cache memory system and method
CA1293819C (en) 1986-08-29 1991-12-31 Thinking Machines Corporation Very large scale computer
US5165018A (en) 1987-01-05 1992-11-17 Motorola, Inc. Self-configuration of nodes in a distributed message-based operating system
AU598101B2 (en) 1987-02-27 1990-06-14 Honeywell Bull Inc. Shared memory controller arrangement
US5055999A (en) 1987-12-22 1991-10-08 Kendall Square Research Corporation Multiprocessor digital data processing system
JP2552704B2 (ja) 1988-03-08 1996-11-13 富士通株式会社 データ処理装置
EP0343567A3 (de) 1988-05-25 1991-01-09 Hitachi, Ltd. Mehrprozessoranordnung und Cache-Speichervorrichtung zur Verwendung in dieser Anordnung
JPH0721781B2 (ja) 1989-03-13 1995-03-08 インターナショナル・ビジネス・マシーンズ・コーポレーション マルチプロセツサ・システム
JPH02253356A (ja) 1989-03-28 1990-10-12 Toshiba Corp 階層キャッシュメモリ装置とその制御方式
DE68928980T2 (de) 1989-11-17 1999-08-19 Texas Instruments Inc. Multiprozessor mit Koordinatenschalter zwischen Prozessoren und Speichern
JPH03172943A (ja) 1989-12-01 1991-07-26 Mitsubishi Electric Corp キャッシュメモリ制御方式
US5136700A (en) 1989-12-22 1992-08-04 Digital Equipment Corporation Apparatus and method for reducing interference in two-level cache memories
JPH061463B2 (ja) 1990-01-16 1994-01-05 インターナショナル・ビジネス・マシーンズ・コーポレーション マルチプロセッサ・システムおよびそのプライベート・キャッシュ制御方法
US5161156A (en) 1990-02-02 1992-11-03 International Business Machines Corporation Multiprocessing packet switching connection system having provision for error correction and recovery
JPH03230238A (ja) 1990-02-05 1991-10-14 Nippon Telegr & Teleph Corp <Ntt> キャッシュメモリ制御方式
JPH0625984B2 (ja) * 1990-02-20 1994-04-06 インターナシヨナル・ビジネス・マシーンズ・コーポレーシヨン マルチプロセツサ・システム
CA2047888A1 (en) 1990-07-27 1992-01-28 Hirosada Tone Hierarchical memory control system
US5291442A (en) 1990-10-31 1994-03-01 International Business Machines Corporation Method and apparatus for dynamic cache line sectoring in multiprocessor systems
JPH04191946A (ja) 1990-11-27 1992-07-10 Agency Of Ind Science & Technol スヌープキャッシュメモリ制御方式
CA2051209C (en) * 1990-11-30 1996-05-07 Pradeep S. Sindhu Consistency protocols for shared memory multiprocessors
US5261109A (en) 1990-12-21 1993-11-09 Intel Corporation Distributed arbitration method and apparatus for a computer bus using arbitration groups
US5303362A (en) 1991-03-20 1994-04-12 Digital Equipment Corporation Coupled memory multiprocessor computer system including cache coherency management protocols
US5265232A (en) * 1991-04-03 1993-11-23 International Business Machines Corporation Coherence control by data invalidation in selected processor caches without broadcasting to processor caches not having the data
US5313609A (en) * 1991-05-23 1994-05-17 International Business Machines Corporation Optimum write-back strategy for directory-based cache coherence protocols
US5437045A (en) 1992-12-18 1995-07-25 Xerox Corporation Parallel processing with subsampling/spreading circuitry and data transfer circuitry to and from any processing unit
US5394555A (en) 1992-12-23 1995-02-28 Bull Hn Information Systems Inc. Multi-node cluster computer system incorporating an external coherency unit at each node to insure integrity of information stored in a shared, distributed memory
US5511224A (en) 1993-02-18 1996-04-23 Unisys Corporation Configurable network using dual system busses with common protocol compatible for store-through and non-store-through cache memories
US5483640A (en) 1993-02-26 1996-01-09 3Com Corporation System for managing data flow among devices by storing data and structures needed by the devices and transferring configuration information from processor to the devices

Also Published As

Publication number Publication date
DE69427454T2 (de) 2002-04-18
JP2934317B2 (ja) 1999-08-16
EP0662227B1 (de) 2001-06-13
EP0662227A1 (de) 1995-07-12
FR2707776A1 (fr) 1995-01-20
FR2707776B1 (fr) 1995-08-18
US6240491B1 (en) 2001-05-29
JPH07507174A (ja) 1995-08-03
WO1995002865A1 (fr) 1995-01-26

Similar Documents

Publication Publication Date Title
DE69428412D1 (de) Verfahren und System zur Benutzung von Datenspeicherbogen
DE69417963D1 (de) Gerät und Verfahren zur Verwaltung von Bilderspeichern
DE69327243D1 (de) System und verfahren zur dynamischen laufzeit-bindung von software-modulen in einem rechnersystem.
DE69429901D1 (de) Verfahren und Vorrichtung zur Regelung von unterirdischen Speichern
DE69308293D1 (de) Globales prozesssteuerungsinformationssystem und verfahren
DE69636050D1 (de) Verfahren und system für die verwaltung eines datenobjektes zur verwendung von vorgegebenen zuständen
DE69425366D1 (de) System und Verfahren zur Schreibschutz bestimmter Teile eines Speicherarrays
DE69609381D1 (de) Verfahren zur Carbonylierung von Alkylalkoholen und/oder deren reaktionsfähigen Derivaten
DE69731338D1 (de) Verfahren und System zum sicheren Übertragen und Speichern von geschützter Information
DE69211231D1 (de) Verfahren und Vorrichtung zur Verwaltung eines gemeinsam genutzten Speichers ausserhalb des Bildschirms
DE69332621D1 (de) Verfahren zum Erfassen von Software und Informationssystem zur Anwendung dieses Verfahrens
DE69424744D1 (de) Verfahren und System zur Verwaltung von Komponentenverbindungen
DE69318734D1 (de) System und verfahren zur injektion von zellulose
DE69635347D1 (de) Verfahren und system zum wiedergeben und kombinieren von bildern
DE69627751D1 (de) Verfahren und System zur Zuordnung von Speicherplätzen an Texturabbildungsdaten
DE4319912B4 (de) Echtzeitdaten-Abbildungsnetzwerksystem und Verfahren zum Betreiben desselben
DE59606955D1 (de) Verfahren zur direktreduktion von teilchenförmigem eisenhältigem material sowie anlage zur durchführung des verfahrens
DE69632171D1 (de) Verfahren zur gleichzeitigen Programmierung von programmierbaren integrierten Schaltungen innerhalb eines Systems
DE69421370D1 (de) Verfahren und Vorrichtung zur Datenspeicherung
DE69428948D1 (de) Verfahren und System zur Berechnung von Bestellungsmengen
DE69423251D1 (de) Verfahren und Vorrichtung zur Datensicherung
DE69031782D1 (de) Verfahren zum Ersetzen von Speichermodulen in einem Computersystem und Computersystem zur Durchführung des Verfahrens
DE69430572D1 (de) System und verfahren zur parametrischen geometrischen modellierung
DE69323196D1 (de) Rechnersystem und Verfahren zur Ausführung von mehreren Aufgaben
DE69732089D1 (de) Vorrichtung und verfahren zur zeitlichen und räumlichen integration und verwaltung einer vielzahl von videos sowie speichermedium zur speicherung eines programms dafür

Legal Events

Date Code Title Description
8364 No opposition during term of opposition