DE60211006T2 - Peripherieschnittstellenschaltung für einen e/a-knoten eines computersystems - Google Patents
Peripherieschnittstellenschaltung für einen e/a-knoten eines computersystems Download PDFInfo
- Publication number
- DE60211006T2 DE60211006T2 DE60211006T DE60211006T DE60211006T2 DE 60211006 T2 DE60211006 T2 DE 60211006T2 DE 60211006 T DE60211006 T DE 60211006T DE 60211006 T DE60211006 T DE 60211006T DE 60211006 T2 DE60211006 T2 DE 60211006T2
- Authority
- DE
- Germany
- Prior art keywords
- bus
- packet
- data
- command
- buffer
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Lifetime
Links
Classifications
-
- G—PHYSICS
- G06—COMPUTING OR CALCULATING; COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F13/00—Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
- G06F13/10—Program control for peripheral devices
- G06F13/12—Program control for peripheral devices using hardware independent of the central processor, e.g. channel or peripheral processor
- G06F13/124—Program control for peripheral devices using hardware independent of the central processor, e.g. channel or peripheral processor where hardware is a sequential transfer control unit, e.g. microprocessor, peripheral processor or state-machine
- G06F13/128—Program control for peripheral devices using hardware independent of the central processor, e.g. channel or peripheral processor where hardware is a sequential transfer control unit, e.g. microprocessor, peripheral processor or state-machine for dedicated transfers to a network
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Bus Control (AREA)
- Information Transfer Systems (AREA)
Applications Claiming Priority (5)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| US97853401A | 2001-10-15 | 2001-10-15 | |
| US978534 | 2001-10-15 | ||
| US93146 | 2002-03-07 | ||
| US10/093,146 US6725297B1 (en) | 2001-10-15 | 2002-03-07 | Peripheral interface circuit for an I/O node of a computer system |
| PCT/US2002/026884 WO2003034240A1 (en) | 2001-10-15 | 2002-08-22 | A peripheral interface circuit for an i/o node of a computer system |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| DE60211006D1 DE60211006D1 (de) | 2006-06-01 |
| DE60211006T2 true DE60211006T2 (de) | 2006-11-30 |
Family
ID=26787193
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| DE60211006T Expired - Lifetime DE60211006T2 (de) | 2001-10-15 | 2002-08-22 | Peripherieschnittstellenschaltung für einen e/a-knoten eines computersystems |
Country Status (6)
| Country | Link |
|---|---|
| EP (1) | EP1436709B1 (enExample) |
| JP (1) | JP4391820B2 (enExample) |
| CN (1) | CN100524264C (enExample) |
| DE (1) | DE60211006T2 (enExample) |
| TW (1) | TWI225989B (enExample) |
| WO (1) | WO2003034240A1 (enExample) |
Families Citing this family (5)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US6839784B1 (en) * | 2001-10-15 | 2005-01-04 | Advanced Micro Devices, Inc. | Control unit of an I/O node for a computer system including a plurality of scheduler units each including a plurality of buffers each corresponding to a respective virtual channel |
| WO2004081805A1 (en) * | 2003-03-10 | 2004-09-23 | Uhs Systems Pty Ltd | A dedicated communications system and interface |
| US7881303B2 (en) * | 2006-12-13 | 2011-02-01 | GlobalFoundries, Inc. | Command packet packing to mitigate CRC overhead |
| JP5125885B2 (ja) * | 2008-08-26 | 2013-01-23 | セイコーエプソン株式会社 | データ入出力装置 |
| US11360920B2 (en) * | 2020-08-31 | 2022-06-14 | Micron Technology, Inc. | Mapping high-speed, point-to-point interface channels to packet virtual channels |
Family Cites Families (3)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US5187780A (en) * | 1989-04-07 | 1993-02-16 | Digital Equipment Corporation | Dual-path computer interconnect system with zone manager for packet memory |
| CA2075835C (en) * | 1991-03-04 | 2001-05-08 | Jayesh M. Patel | Data bus interface apparatus |
| US5983291A (en) * | 1996-09-24 | 1999-11-09 | Cirrus Logic, Inc. | System for storing each of streams of data bits corresponding from a separator thereby allowing an input port accommodating plurality of data frame sub-functions concurrently |
-
2002
- 2002-08-22 DE DE60211006T patent/DE60211006T2/de not_active Expired - Lifetime
- 2002-08-22 EP EP02801621A patent/EP1436709B1/en not_active Expired - Lifetime
- 2002-08-22 CN CNB028203895A patent/CN100524264C/zh not_active Expired - Fee Related
- 2002-08-22 JP JP2003536900A patent/JP4391820B2/ja not_active Expired - Fee Related
- 2002-08-22 WO PCT/US2002/026884 patent/WO2003034240A1/en not_active Ceased
- 2002-10-08 TW TW91123176A patent/TWI225989B/zh not_active IP Right Cessation
Also Published As
| Publication number | Publication date |
|---|---|
| CN100524264C (zh) | 2009-08-05 |
| JP2005505856A (ja) | 2005-02-24 |
| EP1436709B1 (en) | 2006-04-26 |
| WO2003034240A1 (en) | 2003-04-24 |
| JP4391820B2 (ja) | 2009-12-24 |
| TWI225989B (en) | 2005-01-01 |
| EP1436709A1 (en) | 2004-07-14 |
| DE60211006D1 (de) | 2006-06-01 |
| CN1639698A (zh) | 2005-07-13 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| DE112020002496B4 (de) | System und verfahren zur erleichterung eines effizienten host-speicherzugriffs von einer netzwerkschnittstellensteuerung (nic) | |
| DE3850881T2 (de) | Verfahren und Vorrichtung zur Nachrichtenübertragung zwischen Quellen- und Zielanwender durch einen anteilig genutzten Speicher. | |
| DE69013886T2 (de) | Mehrfachzugriffssteuerung für ein Kommunikationssystem mit Reservierungsblockübermittlung. | |
| DE69628512T2 (de) | Kompakter, anpassbarer Uberbrückungs-/Leitweglenkungsvermittlungsschalter | |
| EP0179936B1 (de) | Verfahren und Einrichtung zur Steuerung einer Sammelleitung | |
| DE3788319T2 (de) | Multiprozessor-Unterbrechungsumleitungsmechanismus. | |
| DE69233194T2 (de) | Verfahren und vorrichtung für simultane paketbus. | |
| DE60204061T2 (de) | Verfahren und System zur Informationsübertragung über Mobilkommunikationsnetze | |
| DE69328841T2 (de) | Mehrfachprozessorrechnersystem | |
| DE3751091T2 (de) | Übertragungsprotokoll zwischen Prozessoren. | |
| DE3852378T2 (de) | Mechanismus und Verfahren zur entgegengesetzten Flussteuerung. | |
| DE69332532T2 (de) | Verfahren und Einrichtung für Stapelung des Empfanges von Datenpaketen | |
| DE3642324C2 (de) | Multiprozessoranlage mit Prozessor-Zugriffssteuerung | |
| DE69505826T2 (de) | Netzwerkübertragungseinheit mit einer adaptiven wegsucheinheit | |
| DE69030037T2 (de) | Verfahren zur Verkehrsregelung in einem Hochgeschwindigkeitsdatennetz | |
| DE3114816A1 (de) | Schaltungsanordnung fuer eine datenverarbeitende anlage mit mehreren unterschiedlichen einheiten und einer prioritaetssteuerung | |
| DE19531749A1 (de) | Verkehrsgestaltungseinrichtung und Paket-Kommunikationsgerät | |
| DE102014108457B3 (de) | Netzwerkverteiler | |
| DE69032723T2 (de) | FIFO mit variablem Zuweisungszeiger | |
| DE60204794T2 (de) | Mechanismus zur kennzeichnung und arbitrierung in einem eingabe/ausgabe knoten eines rechnersystems | |
| DE3853337T2 (de) | Mechanismus und Verfahren zur Fernverwaltung von Speichern. | |
| DE69534171T2 (de) | Verfahren und Vorrichtung für verbesserten Durchfluss in einem Vielfachknoten-Kommunikationssystem mit einem gemeinsamen Betriebsmittel | |
| DE102011122646B4 (de) | Nachrichtenverlustverhinderung durch Verwendung von Sender- und Empfängerpuffern in durch ein Ereignis ausgelösten verteilten eingebetteten Echtzeitsystemen | |
| DE60211006T2 (de) | Peripherieschnittstellenschaltung für einen e/a-knoten eines computersystems | |
| DE60226167T2 (de) | Computersystem-e/a-knoten |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| 8364 | No opposition during term of opposition | ||
| 8327 | Change in the person/name/address of the patent owner |
Owner name: GLOBALFOUNDRIES INC., GRAND CAYMAN, KY |
|
| 8328 | Change in the person/name/address of the agent |
Representative=s name: GRUENECKER, KINKELDEY, STOCKMAIR & SCHWANHAEUSSER, |