DE4342052C2 - Control computer that is connected to several peripheral units via an address bus - Google Patents
Control computer that is connected to several peripheral units via an address busInfo
- Publication number
- DE4342052C2 DE4342052C2 DE4342052A DE4342052A DE4342052C2 DE 4342052 C2 DE4342052 C2 DE 4342052C2 DE 4342052 A DE4342052 A DE 4342052A DE 4342052 A DE4342052 A DE 4342052A DE 4342052 C2 DE4342052 C2 DE 4342052C2
- Authority
- DE
- Germany
- Prior art keywords
- address
- circuit
- control computer
- operator
- peripheral
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Revoked
Links
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F9/00—Arrangements for program control, e.g. control units
- G06F9/06—Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
- G06F9/44—Arrangements for executing specific programs
- G06F9/4401—Bootstrapping
- G06F9/4411—Configuring for operating with peripheral devices; Loading of device drivers
-
- G—PHYSICS
- G05—CONTROLLING; REGULATING
- G05B—CONTROL OR REGULATING SYSTEMS IN GENERAL; FUNCTIONAL ELEMENTS OF SUCH SYSTEMS; MONITORING OR TESTING ARRANGEMENTS FOR SUCH SYSTEMS OR ELEMENTS
- G05B19/00—Programme-control systems
- G05B19/02—Programme-control systems electric
- G05B19/04—Programme control other than numerical control, i.e. in sequence controllers or logic controllers
- G05B19/042—Programme control other than numerical control, i.e. in sequence controllers or logic controllers using digital processors
- G05B19/0423—Input/output
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F12/00—Accessing, addressing or allocating within memory systems or architectures
- G06F12/02—Addressing or allocation; Relocation
- G06F12/06—Addressing a physical block of locations, e.g. base addressing, module addressing, memory dedication
- G06F12/0646—Configuration or reconfiguration
- G06F12/0653—Configuration or reconfiguration with centralised address assignment
- G06F12/0661—Configuration or reconfiguration with centralised address assignment and decentralised selection
-
- G—PHYSICS
- G05—CONTROLLING; REGULATING
- G05B—CONTROL OR REGULATING SYSTEMS IN GENERAL; FUNCTIONAL ELEMENTS OF SUCH SYSTEMS; MONITORING OR TESTING ARRANGEMENTS FOR SUCH SYSTEMS OR ELEMENTS
- G05B2219/00—Program-control systems
- G05B2219/20—Pc systems
- G05B2219/21—Pc I-O input output
- G05B2219/21073—Each module has push button, trigger circuit to initialise address setting
-
- G—PHYSICS
- G05—CONTROLLING; REGULATING
- G05B—CONTROL OR REGULATING SYSTEMS IN GENERAL; FUNCTIONAL ELEMENTS OF SUCH SYSTEMS; MONITORING OR TESTING ARRANGEMENTS FOR SUCH SYSTEMS OR ELEMENTS
- G05B2219/00—Program-control systems
- G05B2219/20—Pc systems
- G05B2219/21—Pc I-O input output
- G05B2219/21082—At start, send first address to all modules, manually trigger first module and so on
-
- G—PHYSICS
- G05—CONTROLLING; REGULATING
- G05B—CONTROL OR REGULATING SYSTEMS IN GENERAL; FUNCTIONAL ELEMENTS OF SUCH SYSTEMS; MONITORING OR TESTING ARRANGEMENTS FOR SUCH SYSTEMS OR ELEMENTS
- G05B2219/00—Program-control systems
- G05B2219/20—Pc systems
- G05B2219/23—Pc programming
- G05B2219/23345—Memory is eeprom
-
- G—PHYSICS
- G05—CONTROLLING; REGULATING
- G05B—CONTROL OR REGULATING SYSTEMS IN GENERAL; FUNCTIONAL ELEMENTS OF SUCH SYSTEMS; MONITORING OR TESTING ARRANGEMENTS FOR SUCH SYSTEMS OR ELEMENTS
- G05B2219/00—Program-control systems
- G05B2219/20—Pc systems
- G05B2219/25—Pc structure of the system
- G05B2219/25272—Hall sensor, switch
Description
Die Erfindung betrifft einen Steuerrechner, der über einen Adreßbus mit mehreren peripheren Einheiten verbunden ist, gemäß dem Oberbegriff von Anspruch 1.The invention relates to a control computer via an address bus is connected to several peripheral units, according to the preamble of claim 1.
Aus der DE 38 39 248 C2 ist ein Steuerrechner bekannt, der vorzugs weise in einer Rotationsdruckmaschine mehrere periphere Einheiten in Form von Stellantrieben (Farbschieberantriebe, Registerfernver stellungen und dergleichen) ansteuert. Der Steuerrechner ist dazu über ein Bussystem mit den peripheren Einheiten verbunden. Dieses Bussystem weist einen parallelen Adreßbus auf, über welche jede einzelne periphere Einheit für eine bestimmte Zeit an den Steuer rechner geschaltet werden kann. Dort erfaßte Meßwerte - beispiels weise ein Einstellwert eines Motorpotis - werden dann an den Steuerrechner rückübertragen - dies geschieht über einen weiteren Teil des Bussystems -, vom Steuerrechner ausgewertet und zu ent sprechenden Stellbefehlen, welche an die periphere Einheit über tragen werden, verarbeitet. Jede periphere Einheit weist dazu eine Adreß-Erkennungsschaltung auf, die die an dem Adreßbus anliegende Adresse mit der fest eingestellten Adresse vergleicht und bei Gleichheit der gespeicherten sowie der derzeit anliegenden Adresse einen vorgesehenen Signalaustausch der peripheren Einheit mit dem Steuerrechner auslöst.A control computer is known from DE 38 39 248 C2, which is preferred wise, several peripheral units in a rotary printing press in the form of actuators (color slide drives, register remote ver positions and the like). The control computer is there connected to the peripheral units via a bus system. This Bus system has a parallel address bus, via which each single peripheral unit at the wheel for a certain time computer can be switched. Measured values recorded there - for example a setting value of a motor potentiometer - are then sent to the Retransfer control computer - this is done via another Part of the bus system -, evaluated by the control computer and ent speaking control commands which are sent to the peripheral unit be worn, processed. Each peripheral unit has one Address detection circuit on which is present on the address bus Compare address with the fixed address and at Equality between the saved address and the currently pending address an intended signal exchange of the peripheral unit with the Control computer triggers.
Üblicherweise wird die einer peripheren Einheit zugeordnete Adresse mittels Codierschaltern, Steckbrücken, Codierplatinen oder am Einbauort befestigten Codiereinrichtungen fest vorgegeben. Die aufgezählten Einrichtungen sind dabei elektromechanischer Art und In der Regel in miniaturisierter Bauweise ausgeführt. Trotz der kompakten Bauform bedingen diese Einrichtungen jedoch einen Platz bedarf auf der Platine der peripheren Einheit. Solche Bauteile sind auch recht teuer.Usually the address assigned to a peripheral unit using coding switches, jumpers, coding boards or on Coding devices fixed in place of installation. The listed facilities are electromechanical and Usually carried out in a miniaturized design. Despite the compact design, however, these facilities require a place needs on the board of the peripheral unit. Such components are also quite expensive.
Besonders kostenintensiv gestaltet sich jedoch die Montage einer solcher Steuerrechner-Bussystem-Einheit, also dann, wenn die einzelnen Peripherie-Einheiten an das gemeinsame Bussystem ange schlossen - beispielsweise mittels angeschlagener Steckverbindungen, wie aus der DE 38 39 248 C2 bekannt - werden und den einzelnen peripheren Einheiten die jeweilig vorgesehenen Adressen zu vergeben sind. Eine Bedienperson muß dann mit großer Sorgfalt in sehr zeitaufwendiger Weise an jeder einzelnen peripheren Einheit den Codierschalter oder das entsprechend vorgesehene Element einstellen. Fehlbetätigungen sind hierbei nicht auszuschließen, was einen erhöhten Aufwand hinsichtlich Qualitätssicherung bedingt.However, the assembly of one is particularly cost-intensive such control computer bus system unit, so if the individual peripheral units to the common bus system closed - for example by means of plug connectors, as known from DE 38 39 248 C2 - and the individual to assign the respective intended addresses to peripheral units are. An operator must then be very careful time consuming on each individual peripheral unit Set the coding switch or the corresponding element. Erroneous operations cannot be ruled out here, which one increased effort in terms of quality assurance.
Aus der DE 33 47 357 A1 ist eine Einrichtung zum Vergeben von Adressen an steckbare Baugruppen bekannt, bei welcher von einer Steuereinheit Adressen für die adreßgesteuerten Baugruppen vergeben werden. Während einer Initialisierungsphase werden alle Baugruppen über die Steckplatz kennungen aufgerufen und teilen der Steuereinheit ihre jeweiligen Baugruppenkennungen mit. Daraufhin erfolgt die Adreßvergabe über die Steuereinheit.DE 33 47 357 A1 describes a device for assigning addresses known to pluggable modules, in which a control unit Addresses are assigned for the address-controlled modules. While In an initialization phase, all modules are connected via the slot called and share the respective control unit Module IDs with. The addresses are then assigned via the Control unit.
Aus der DE 29 32 868 A1 ist eine Datenverarbeitungs-Schaltungsanordnung mit einer Zentraleinheit, an die mehrere Peripheriegeräte angeschlossen sind, bekannt, bei der offensichtlich bei jeder Inbetriebnahme eine Vergabe der Adressen erfolgt. Die Adreßvergabe erfolgt hier aber über die Leitungen des Datenbusses.DE 29 32 868 A1 describes a data processing circuit arrangement with a central unit to which several peripheral devices are connected are known, in which obviously every time you start up The addresses are assigned. The address assignment is done via the lines of the data bus.
Aufgabe der vorliegenden Erfindung ist es somit, einen Steuerrechner gemäß dem Oberbegriff von Anspruch 1 derartig auszubilden, so daß eine einfache und fehlerfreie Vergabe von Adressen an die einzelnen peripheren Einheiten gewährleistet ist.The object of the present invention is therefore a control computer to train in accordance with the preamble of claim 1 so that simple and error-free assignment of addresses to the individual peripheral units is guaranteed.
Gelöst wird diese Aufgabe durch die kennzeichnenden Merkmale von Anspruch 1. Weiterbildungen der Erfindung ergeben sich aus den Unteransprüchen.This task is solved by the characteristic features of Claim 1. Further developments of the invention result from the Subclaims.
Nach der Erfindung ist vorgesehen, daß jeder Adreß-Erkennungs schaltung einer peripheren Einheit ein nichtflüchtiger, elektrisch wiederbeschreibbarer Speicher zugeordnet ist, in welcher die der peripheren Einheit zuzuordnende Adresse abspeicherbar ist. Dazu weist jede Adreß-Erkennungsschaltung einer peripheren Einheit eine mit dem nichtflüchtigen, wiederbeschreibbaren Speicher verbundene Einschreibschaltung auf, durch welche bewerkstelligt wird, daß eine auf dem Adreßbus anliegende (paralleler Adreßbus) bzw. momentan gesendete (serieller Adreßbus) Adresse in den nichtflüchtigen, wiederbeschreibbaren Speicher eingespeichert wird. Jede Einschreib schaltung einer peripheren Einrichtung ist eine Auslöseschaltung zugeordnet, durch welche die Einschreibschaltung aktiviert und entsprechend der Einschreibvorgang ausgelöst wird.According to the invention it is provided that each address recognition circuit of a peripheral unit a non-volatile, electrical Rewritable memory is assigned, in which the peripheral unit address can be stored. To each address detection circuit of a peripheral unit has one connected to the non-volatile, rewritable memory Registration circuit on, by which it is brought about that a on the address bus (parallel address bus) or currently sent (serial address bus) address in the non-volatile, rewritable memory is stored. Any registered mail circuit of a peripheral device is a trigger circuit assigned by which the enrollment circuit is activated and accordingly the enrollment process is triggered.
Nachdem in der Montage die peripheren Einheiten elektrisch über das Bussystem mit dem Steuerrechner verbunden worden sind, wird nun in dem Steuerrechner ein spezielles Programm zum Aufruf gebracht. Dies kann nach einem bevorzugten Ausführungsbeispiel der Erfindung darin bestehen, daß der Steuerrechner nacheinander sämtliche vorgesehenen, d. h. in ihm abgespeicherte Adressen am Adreßbus anlegt bzw. sendet. Daraufhin muß nun eine Bedienperson lediglich nacheinander sämtliche Auslöseschaltungen der Adreß-Erkennungsschaltungen einer jeden peripheren Einheit einmal aktivieren. Die erfindungsgemäße Ausbildung der Adreß-Erkennungsschaltung der peripheren Einheiten bewirkt nun, daß die auf dem Adreßbus anliegende bzw. gesendete Adresse in den nichtflüchtigen, wiederbeschreibbaren Speicher eingeschrieben wird. Bei den heutigen Technologien von nichtflüch tigen, wiederbeschreibbaren Speichereinheiten geht ein solcher Vorgang sehr schnell vor sich. Nachdem die Bedienperson die Auslöse schaltungen einer ersten peripheren Einheit aktiviert hat, verfährt sie bei der zweiten, dritten und den folgenden peripheren Einheiten in gleicher Weise. Wenn die Bedienperson beispielsweise die erste, zweite, dritte bis hin zur letzten Auslöseschaltung der peripheren Einheiten aktiviert hat ist somit durch den speziellen Programmteil des Steuerrechners, die erste, zweite, dritte bis hin zur letzten Adresse an die jeweiligen peripheren Einheiten vergeben worden.After the peripheral units are electrically connected via the Bus system have been connected to the control computer is now in brought a special program to the control computer. This can according to a preferred embodiment of the invention therein exist that the control computer successively all provided, d. H. creates addresses stored in it on the address bus or sends. Thereupon an operator only has to do one after the other all trigger circuits of the address recognition circuits one activate each peripheral unit once. The invention Formation of the address recognition circuit of the peripheral units now causes that the pending or sent on the address bus Address in the non-volatile, rewritable memory is registered. With today's technologies from non-cursed term, rewritable storage units such Process very quickly in front of you. After the operator triggers has activated circuits of a first peripheral unit, moves it in the second, third and subsequent peripheral units in the same way. For example, if the operator second, third to the last trigger circuit of the peripheral Is activated by the special program part of the tax calculator, the first, second, third to the last Address has been assigned to the respective peripheral units.
Erfindungsgemäß kann vorgesehen sein, daß der Steuerrechner im voranstehend kurz umrissenen Adreß-Vergabemodus eine jede Adresse solange an den Adreßbus anlegt bzw. über den seriellen Adreßbus wiederholt sendet, bis in einer peripheren Einheit ein Auslösevorgang und somit Einschreibvorgang festgestellt worden ist. Dazu kann vorgesehen sein, daß über das Bussystem ein entsprechendes Quittiersignal an den Steuerrechner rückgegeben wird. Die Zeitinter valle, innerhalb welcher eine Adresse jeweils am Adreßbus stabil aufrecht erhalten wird, richtet sich dabei nach dem Mindestzeitin tervall, welche für einen Einschreibvorgang im nichtflüchtigen, wiederbeschreibbaren Speicher nötig ist. Durch den Steuerrechner ist feststellbar, ob sämtliche Adressen an sämtliche peripheren Einheiten vergeben worden sind, indem dieser am Ende des Adreß- Vergabemodus jede einzelne periphere Einheit ansteuert und dabei prüft, ob diese periphere Einheit auch ansprechbar, also eine entsprechende Adresse vergeben worden ist.According to the invention it can be provided that the control computer in each address briefly outlined above as long as it is connected to the address bus or via the serial address bus repeatedly sends until a trigger operation in a peripheral unit and thus the registration process has been determined. This can be provided that a corresponding over the bus system Acknowledgment signal is returned to the control computer. The time interval valle, within which an address is stable on the address bus is maintained depends on the minimum time tervall, which is for a registration process in the non-volatile, rewritable memory is necessary. Through the control computer it can be determined whether all addresses are to all peripheral Units have been assigned by this at the end of the address Allocation mode controls each individual peripheral unit and thereby checks whether this peripheral unit is also addressable, i.e. a corresponding address has been assigned.
Nach einer bevorzugten Ausführungsform der Erfindung ist vorgesehen, daß die nichtflüchtigen, wiederbeschreibbaren Speicher der Adreß- Erkennungsschaltung der einzelnen peripheren Einheiten als E² PROM′S ausgebildet sind. Die Verwendung einer derartigen Technologie gewährleistet eine sehr schnelle und sichere Abspeicherung von Adressen in den E²PROM′s können auch Programmroutinen für von einem Rechner auszuführende Vorgänge abgespeichert sein.According to a preferred embodiment of the invention, that the non-volatile, rewritable memory of the address Detection circuit of the individual peripheral units as E² PROM’S are trained. The use of such technology ensures a very fast and safe storage of Addresses in the E²PROM's can also be used for program routines operations to be carried out on a computer.
Sehr bevorzugt gestaltet sich die Erfindung, wenn jeder Auslöse schaltung sowie jeder Einschreibschaltung der Adreß-Erkennungs schaltung einer peripheren Einheit eine Anzeigeeinrichtung insbeson dere in Form einer LED zugeordnet ist. Ein durch die Bedienperson über die Auslöseschaltung und die Einschreibschaltung erfolgreich getätigter Einschreibvorgang der derzeitig vom Steuerrechner an den Adreßbus angelegten Adresse in den nichtflüchtigen, wiederbeschreib baren Speicher kann somit angezeigt werden, so daß die Bedienperson nun an der nächsten peripheren Einheit den gleichen Vorgang wieder holt.The invention is very preferred if each trigger circuit and each write-in circuit of the address recognition circuit of a peripheral unit a display device in particular which is assigned in the form of an LED. One by the operator via the trigger circuit and the enroll circuit The registration process that is currently being carried out by the control computer to the Address bus created address in the non-volatile, rewrite cash memory can thus be displayed so that the operator now the same process again at the next peripheral unit get.
Eine vorteilhafte Ausführungsform der Erfindung ergibt sich ferner, wenn die Auslöseschaltung der Adreß-Erkennungsschaltung einer jeden peripheren Einheit einen Hallsensor aufweist. Der durch die Bedienperson vorzunehmende Auslösevorgang besteht nun darin, an jeder peripheren Einheit eine Auslöseeinrichtung, in Form beispielsweise eines Permanent-Magneten in die Nähe dieses Hall sensors zu bringen, worauf dieser über eine an sich bekannte Elektronik der Einschreibschaltung das Auslösesignal übergibt. Die Empfindlichkeit des Hallsensors sowie die Feldstärke des von der Bedienperson zu verwendenden Magneten der Auslöseeinrichtung ist dabei auf die während des Betriebes des Steuerrechners sowie des Bussystems normalerweise herrschende Feldstärke plus einem Sicher heitsabstand abgestimmt.An advantageous embodiment of the invention also results when the trigger circuit of the address detection circuit is one each peripheral unit has a Hall sensor. The one through the Operator action to be performed is now to a trigger device, in the form of each peripheral unit for example a permanent magnet in the vicinity of this Hall bring sensors, whereupon this has a known per se Electronics of the write-in circuit transfers the trigger signal. The Hall sensor sensitivity and the field strength of the Operator to be used magnet of the trigger device thereby on the during the operation of the control computer and the Bus system normally prevailing field strength plus a safe distance.
Vorteilhaft gestaltet sich die Erfindung auch bei andersartiger Ausbildung der erfindungsgemäßen Auslöseschaltung nebst Auslöse einrichtung. So kann beispielsweise vorgesehen sein, daß jede Auslöseeinrichtung der Adreß-Erkennungsschaltung einer jeden peripheren Einrichtung beispielsweise einen Fototransistor oder ein anderweitig durch elektromagnetische Strahlung aktivierbares Element aufweist, welches über eine durch die Bedienperson geführte Lichtquelle als Auslöseeinrichtung aktivierbar ist. Durch Verwendung eines speziellen spektralen Bereiches läßt sich hierbei die Anwendungs sicherheit der erfindungsgemäßen Einrichtung noch steigern.The invention is also advantageous in the case of other types Training of the trigger circuit according to the invention in addition to triggering Facility. For example, it can be provided that each Tripping device of the address detection circuit of each peripheral device such as a photo transistor or a otherwise activatable by electromagnetic radiation Has element which is guided by the operator Light source can be activated as a triggering device. By using a special spectral range can be used here increase security of the device according to the invention.
In einer vereinfachten Ausführungsform der Erfindung kann auch vorgesehen sein, daß die Auslöseschaltung der Adreß-Erkennungs schaltungen einer jeden peripheren Einheit lediglich einen von der Bedienperson zu betätigenden Taster als Auslöseeinrichtung aufweist. Im Adreß-Vergabemodus des Steuerrechners muß dann die Bedienperson lediglich die Taster einer jeden peripheren Einheit einmal betätigen. Hierbei muß dann natürlich gewährleistet sein, daß eine Betätigung dieser Tastelemente im Normal betrieb keinen Einschreibvorgang einer Adresse in die jeweiligen nichtflüchtigen, wiederbeschreibbaren Speicher auslöst. Dies kann in einfacher Weise dadurch bewerkstelligt werden, daß im Adreß-Vergabemodus der Steuerrechner über eine spezielle Leitung des Bussystems an sämtliche Einschreibeinrichtungen der Adreß-Erkennungsschaltungen der peripheren Einheiten ein Signal abgibt und dieses über eine logische UND-Verknüpfung nur dann bei der Signalabgabe der Auslöseschaltung einen entsprechenden Einschreibvorgang auslöst.In a simplified embodiment of the invention, too be provided that the trigger circuit of the address recognition circuits of each peripheral unit only one of the Operator to be actuated button as a triggering device. The operator must then be in the address assignment mode of the control computer just press the buttons of each peripheral unit once. Of course, it must then be ensured that an actuation these pushbuttons in normal operation do not have a write process Address in the respective non-volatile, rewritable Memory triggers. This can be accomplished in a simple manner be that in the address allocation mode, the control computer via a special line of the bus system to all enrollment devices of the address recognition circuits of the peripheral units Emits signal and this via a logical AND link only then a corresponding one when the trigger circuit emits a signal Enroll process starts.
Ein besonderer Vorteil der Erfindung liegt darin, daß bei der Adreßvergabe die Bedienperson an den einzelnen peripheren Einheiten keine individuellen Handhabungen tätigen muß. Die Bedienperson muß bei sämtlichen peripheren Einheiten lediglich den gleichen Vorgang ausführen.A particular advantage of the invention is that Address assignment by the operator to the individual peripheral units does not have to do any individual handling. The operator must only the same process for all peripheral units To run.
Ein weiterer besonderer Vorteil der Erfindung ergibt sich, wenn sämtliche peripheren Einheiten an ein durch ein Kabel realisiertes Bussystem geschaltet und somit dicht nebeneinander beabstandet aufgereiht sind. Die Bedienperson muß dann lediglich die beispiels weise als Permanent-Magneten ausgebildeten Auslöseeinrichtung einmal über sämtliche Hallsensoren der Auslöseschaltungen führen, woraufhin der Adreß-Vergabevorgang bereits beendet ist. Wenn vorzugsweise jede Adreß-Erkennungsschaltung der peripheren Einheiten eine LED als Anzeigeeinrichtung aufweist, so kann die Bedienperson das Tempo mit der sie diesen Oberstreichvorgang tätigt, sehr leicht kontrollieren.Another particular advantage of the invention results when all peripheral units to one realized by a cable Bus system switched and thus closely spaced apart are lined up. The operator then only needs the example as a permanent magnet tripping device lead once over all Hall sensors of the trigger circuits, whereupon the address allocation process has already ended. If preferably each address recognition circuit of the peripheral units has an LED as a display device, so the operator the pace at which she does that, very easily check.
Des weiteren erfolgt die Erläuterung eines Ausführungsbeispiels der Erfindung anhand der einzigen Zeichnung. Die Figur zeigt dabei rein prinzipiell, wie der Steuerrechner über ein Bussystem an eine periphere Einheit geschaltet ist sowie deren grundsätzlichen Aufbau.Furthermore, an embodiment of FIG Invention based on the single drawing. The figure shows pure in principle, like the control computer to a bus system peripheral unit is switched and its basic Construction.
Das Ausführungsbeispiel beschreibt dabei den Erfindungsgedanken in Verbindung mit einem parallelen Adreßbus. Selbstverständlich kann die Erfindung auch mit seriell ausgebildeten Adreßbus realisiert werden, wobei beispielsweise verdrillte Leitungspaare (Twisted Pairs) Verwendung finden. Die Ankopplung der peripheren Einheiten an den seriellen Bus erfolgt dann in an sich bekannter Weise über Einrichtungen zur Umwandlung der bitseriellen Bussignale in eine parallele Darstellung. Eine Adresse wird dann solange wiederholt gesendet, bis eine Abspeicherung erfolgt ist. The exemplary embodiment describes the inventive concept in Connection to a parallel address bus. Of course you can the invention also realized with a serial address bus are, for example twisted pairs (twisted Pairs). The coupling of the peripheral units to the serial bus then takes place in a manner known per se Devices for converting the bit serial bus signals into a parallel representation. An address is then repeated as long sent until it has been saved.
Der Steuerrechner 1 ist über ein einen Adreßbus 2 umfassendes Bussystem mit einer Vielzahl von peripheren Einheiten 3 verbunden, wovon hier im Ausführungsbeispiel lediglich eine periphere Einheit 3 dargestellt ist. Jede Einheit 3 weist dabei eine Adreß-Erkennungs schaltung 4 auf. In bekannter Weise erfolgt in den Adreß-Erkennungs schaltungen 4 der peripheren Einheiten 3 ein Vergleich der auf dem Adreßbus 2 anliegenden Adresse mit der jeweils darin gespeicherten. Im Ausführungsbeispiel ist der Adreßbus 2 als Parallelbus ausgeführt.The control computer 1 is connected to a plurality of peripheral units 3 via a bus system comprising an address bus 2 , of which only one peripheral unit 3 is shown here in the exemplary embodiment. Each unit 3 has an address detection circuit 4 . In a known manner takes place in the address recognition circuits 4 of the peripheral units 3, a comparison of the address on the address bus 2 with the stored therein. In the exemplary embodiment, address bus 2 is designed as a parallel bus.
Die Adreß-Erkennungsschaltung 4 weist eine logische Verknüpfung 5 auf, welche die einzelnen Pegel der Signalleitungen des Adreßbusses 2 mit den entsprechenden Pegeln der Pins eines nichtflüchtigen, wiederbeschreibbaren Speichers 6 (E²PROM) auf Gleichheit überprüft. Jede Adreß-Erkennungsschaltung 4 einer peripheren Einheit 3 weist dazu in den nichtflüchtigen, wiederbeschreibbaren Speicher 6 eine unterschiedliche Adresse auf. Wird in einer peripheren Einheit 3, beispielsweise in der hier gezeigten ersten, über die logische Verknüpfung 5 erkannt, daß die in dem nichtflüchtigen, wiederbeschreib baren Speicher 6 abgelegte Adresse gleich der am Adreßbus 2 anliegenden ist, so können über eine Signalleitung 7 in den weiteren, nicht dargestellten Bauteilen vorgesehene Funktionen aktiviert werden.The address detection circuit 4 has a logic combination 5 , which checks the individual levels of the signal lines of the address bus 2 with the corresponding levels of the pins of a non-volatile, rewritable memory 6 (E²PROM) for equality. For this purpose, each address recognition circuit 4 of a peripheral unit 3 has a different address in the non-volatile, rewritable memory 6 . Is detected in a peripheral unit 3 , for example in the first shown here, via the logic operation 5 that the address stored in the non-volatile, rewritable memory 6 is equal to the address on the address bus 2 , so can via a signal line 7 in the further Functions not provided components are activated.
In der Adreß-Erkennungsschaltung 4 der Erfindung sind die Signal leitungen sowohl über die logische Verknüpfung 5 als auch direkt an entsprechende Eingänge des nichtflüchtigen, wiederbeschreibbaren Speichers 6 geschaltet. Mit dem nichtflüchtigen, wiederbeschreibbaren Speicher 6 ist eine Einschreibschaltung 8 verbunden, so daß bei einer Signalabgabe dieser Einschreibschaltung 8 eine auf dem Adreßbus 2 liegende Adresse über die entsprechende Eingänge dauerhaft in dem nichtflüchtigen, wiederbeschreibbaren Speicher 6 abgelegt wird. Die Einschreibschaltung 8 steht dazu mit einer Auslöseschaltung 9 in Wirkverbindung, welche einen an sich bekannten Hallsensor 10 aufweist. In the address detection circuit 4 of the invention, the signal lines are connected both via the logic operation 5 and directly to corresponding inputs of the non-volatile, rewritable memory 6 . A write-in circuit 8 is connected to the non-volatile, rewritable memory 6 , so that when this write-in circuit 8 outputs a signal, an address located on the address bus 2 is permanently stored in the non-volatile, rewritable memory 6 via the corresponding inputs. For this purpose, the write-in circuit 8 is operatively connected to a trigger circuit 9 , which has a Hall sensor 10 known per se.
Die den Hallsensor 10 umfassende Auslöseschaltung 9 der Adreß-Er kennungsschaltung 4 wird durch eine Auslöseeinrichtung 11 aktiviert. In diesem Ausführungsbeispiel ist die Auslöseeinrichtung 11 als ein Permanent-Magnet ausgebildet und entsprechend angedeutet. Sobald durch den Hallsensor 10 eine bestimmte Mindestfeldstärke festge stellt wird, erfolgt durch entsprechende, nicht dargestellte Treiber der Auslöseschaltung 9 eine Signalabgabe an die Einschreib schaltung 8, woraufhin diese den Einschreibvorgang bewirkt. Die derzeit an dem Adreßbus 2 anliegende Adresse wird somit in den nichtflüchtigen, wiederbeschreibbaren Speicher 6 eingeschrieben. Eine erfolgreiche Aktivierung der Auslöseschaltung 9 und somit ein durch die Einschreibschaltung 8 ausgelösten Abspeichervorgang der derzeit anliegenden Adresse im nichtflüchtigen, wiederbeschreibbaren Speicher 6 kann durch eine Anzeigeeinrichtung 12, insbesondere als LED ausgebildet, optisch dargestellt werden.The Hall sensor 10 comprehensive trigger circuit 9 of the address detection circuit He 4 is activated by a trigger device 11 . In this exemplary embodiment, the triggering device 11 is designed as a permanent magnet and is indicated accordingly. As soon as a certain minimum field strength is determined by the Hall sensor 10 , the trigger circuit 9 sends a signal to the enrollment circuit 8 by appropriate drivers, not shown, whereupon this causes the enrollment process. The address currently present on the address bus 2 is thus written into the non-volatile, rewritable memory 6 . A successful activation of the trigger circuit 9 and thus a storage process, triggered by the write-in circuit 8 , of the currently pending address in the non-volatile, rewritable memory 6 can be optically represented by a display device 12 , in particular in the form of an LED.
Auf die Möglichkeiten, nach welchem Verfahrensablauf der Steuer rechner 1 in einem besonderen Adreß-Vergabemodus die einzelnen Adressen an die jeweiligen Adreß-Erkennungsschaltungen 4 der peripheren Einheiten 3 vergibt, wurde bereits im Beschreibungsteil vor dem Ausführungsbeispiel näher eingegangen. An dieser Stelle erfolgt daher nur eine kurze Wiederholung des Grundprinzipes.The possibilities of the procedure according to which the control computer 1 assigns the individual addresses to the respective address recognition circuits 4 of the peripheral units 3 in a special address assignment mode have already been discussed in detail in the description section before the exemplary embodiment. At this point, therefore, there is only a brief repetition of the basic principle.
Es sei davon ausgegangen, daß die hier gezeigte Baueinheit, bestehend aus Steuerrechner 1, Bussystem 2 sowie die periphere Einheiten 3, soeben montiert und in den einzelnen nichtflüchtigen, wiederbeschreib baren Speicher 6 noch keine Adressen abgelegt sind. Der Steuerrechner 1 legt nun über den Adreßbus 2 eine erste Adresse gleichzeitig an sämtliche periphere Einheiten 3 an. Nun wird durch die Bedienperson über die Auslöseeinrichtung 11 (Magnet) der Hallsensor 10 der ersten peripheren Einheit 3 aktiviert. Über die Einschreibschaltung 8 erfolgt das dauerhafte Ablegen der aktuell anliegenden Adresse an den nichtflüchtigen, wiederbeschreibbaren Speicher 6. Über die Anzeigeeinrichtung 12 dieser peripheren Einheit 3 wird angezeigt, daß der Abspeichervorgang, also der Adreß-Vergabevorgang für diese periphere Einheit 3 abgeschlossen ist. Die Bedienperson verfährt mit der Auslöseeinrichtung 11 an den übrigen, nicht dargestellten peripheren Einheiten analog. Der Vorgang wird wiederholt, bis sämtliche peripheren Einheiten 3 über den Steuerrechner 1 eine Adresse zugewiesen haben, was dadurch angezeigt werden kann, daß sämtliche LED′s leuchten.It is assumed that the structural unit shown here, consisting of control computer 1 , bus system 2 and the peripheral units 3 , have just been installed and no addresses have been stored in the individual non-volatile, rewritable memory 6 . The control computer 1 now simultaneously creates a first address on all peripheral units 3 via the address bus 2 . Now the operator activates the Hall sensor 10 of the first peripheral unit 3 via the triggering device 11 (magnet). The currently stored address is permanently stored in the non-volatile, rewritable memory 6 via the write-in circuit 8 . The display device 12 of this peripheral unit 3 indicates that the storage process, that is to say the address assignment process for this peripheral unit 3, has been completed. The operator proceeds analogously with the triggering device 11 on the other peripheral units, not shown. The process is repeated until all peripheral units 3 have been assigned an address via the control computer 1 , which can be indicated by the fact that all the LEDs light up.
BezugszeichenlisteReference list
1 Steuerrechner
2 Adreßbus
3 periphere Einheit
4 Adreß-Erkennungsschaltung
5 logische Verknüpfung
6 nichtflüchtiger, wiederbeschreibbarer Speicher
7 Signalleitung
8 Einschreibschaltung
9 Auslöseschaltung
10 Hall-Sensor
11 Auslöseeinrichtung
12 Anzeigeeinrichtung 1 control computer
2 address bus
3 peripheral unit
4 address detection circuit
5 logical link
6 non-volatile, rewritable memory
7 signal line
8 enrollment circuit
9 trigger circuit
10 Hall sensor
11 release device
12 display device
Claims (4)
Priority Applications (4)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
DE4342052A DE4342052C2 (en) | 1993-12-09 | 1993-12-09 | Control computer that is connected to several peripheral units via an address bus |
FR9414351A FR2713798B1 (en) | 1993-12-09 | 1994-11-30 | Control computer, which is connected, via an address bus, to several peripheral units. |
JP6306479A JP2647630B2 (en) | 1993-12-09 | 1994-12-09 | Control computer |
GB9424916A GB2284691B (en) | 1993-12-09 | 1994-12-09 | Control computer systems including an address bus and peripheral units |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
DE4342052A DE4342052C2 (en) | 1993-12-09 | 1993-12-09 | Control computer that is connected to several peripheral units via an address bus |
Publications (2)
Publication Number | Publication Date |
---|---|
DE4342052A1 DE4342052A1 (en) | 1995-06-14 |
DE4342052C2 true DE4342052C2 (en) | 1996-07-11 |
Family
ID=6504609
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
DE4342052A Revoked DE4342052C2 (en) | 1993-12-09 | 1993-12-09 | Control computer that is connected to several peripheral units via an address bus |
Country Status (4)
Country | Link |
---|---|
JP (1) | JP2647630B2 (en) |
DE (1) | DE4342052C2 (en) |
FR (1) | FR2713798B1 (en) |
GB (1) | GB2284691B (en) |
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
DE102005047777A1 (en) * | 2005-10-05 | 2007-06-28 | Leuze Lumiflex Gmbh + Co. Kg | Device`s e.g. control unit, operating mode adjusting method, involves actuating switching unit within housing, when magnets are attached at outside of housing, and detaching magnets from housing, when desired operating mode is indicated |
DE102008004125A1 (en) | 2008-01-11 | 2009-08-13 | Manroland Ag | Bus system, particularly flat cable bus system, for connecting and addressing controller side components, particularly controller side components of printing machine, has multiple port area for connecting controller side assembly |
DE10330579C5 (en) * | 2002-07-19 | 2016-12-22 | Heidelberger Druckmaschinen Ag | Device for controlling the width of the ink gap in a printing machine |
Families Citing this family (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
FR2760162A1 (en) * | 1997-02-25 | 1998-08-28 | Philips Electronics Nv | TELECOMMUNICATION EQUIPMENT PROVIDED WITH A DEVICE FOR MAGNETIC RECOGNITION OF PERIPHERALS |
DE19726826A1 (en) * | 1997-06-24 | 1999-01-07 | Siemens Ag | Modular instrument for bus system |
DE19923047A1 (en) | 1999-05-20 | 2000-11-23 | Rieter Ingolstadt Spinnerei | Method and device for controlling a component of a textile machine having a plurality of similar workplaces next to one another |
DE10038772A1 (en) * | 2000-08-09 | 2002-02-21 | Heidelberger Druckmasch Ag | Process and device for processing process steps |
DE10060216A1 (en) * | 2000-12-04 | 2002-06-13 | Heidelberger Druckmasch Ag | Printing machine control system user defining device, includes electrical DC bridges designed for defined voltage potential |
DE10103039B4 (en) * | 2001-01-24 | 2015-07-02 | Heidelberger Druckmaschinen Ag | Method for setting printing-technical and other job-dependent parameters of a printing machine |
DE10204172A1 (en) | 2002-02-01 | 2003-08-07 | Heidenhain Gmbh Dr Johannes | Procedure for checking an interface |
DE102007004779A1 (en) * | 2007-01-31 | 2008-08-07 | Oerlikon Textile Gmbh & Co. Kg | Cheese-making textile machine as well as component |
Family Cites Families (10)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
AT355354B (en) * | 1978-08-29 | 1980-02-25 | Schrack Elektrizitaets Ag E | CIRCUIT ARRANGEMENT WITH A CENTRAL UNIT TO WHICH SEVERAL PERIPHERAL DEVICES ARE CONNECTED |
DE3347357A1 (en) * | 1983-12-28 | 1985-07-11 | Siemens AG, 1000 Berlin und 8000 München | DEVICE FOR ASSIGNING ADDRESSES TO PLUG-IN ASSEMBLIES |
US4688172A (en) * | 1984-11-13 | 1987-08-18 | International Business Machines Corporation | Initialization apparatus for a data processing system with a plurality of input/output and storage controller connected to a common bus |
GB8511691D0 (en) * | 1985-05-09 | 1985-06-19 | British Telecomm | Control system |
JPH069070B2 (en) * | 1987-04-10 | 1994-02-02 | ニツタン株式会社 | Information monitoring control system |
DE3839248A1 (en) * | 1988-11-21 | 1990-05-23 | Roland Man Druckmasch | DECENTRALIZED CONTROL CALCULATOR, IN PARTICULAR WITHIN A ROTATIONAL PRINTING MACHINE CONNECTED TO MULTIPLE PERIPHERAL UNITS BY A BUS |
JPH02170254A (en) * | 1988-12-23 | 1990-07-02 | Nec Corp | Peripheral controller |
JP2800333B2 (en) * | 1989-12-25 | 1998-09-21 | 日本電気株式会社 | Module controller |
JPH03269753A (en) * | 1990-03-20 | 1991-12-02 | Fujitsu Ltd | System address imparting system for terminal machine |
DE4216242C2 (en) * | 1992-05-16 | 1997-02-13 | Leuze Electronic Gmbh & Co | Identification of sensors / actuators in bus systems |
-
1993
- 1993-12-09 DE DE4342052A patent/DE4342052C2/en not_active Revoked
-
1994
- 1994-11-30 FR FR9414351A patent/FR2713798B1/en not_active Expired - Fee Related
- 1994-12-09 GB GB9424916A patent/GB2284691B/en not_active Expired - Fee Related
- 1994-12-09 JP JP6306479A patent/JP2647630B2/en not_active Expired - Lifetime
Cited By (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
DE10330579C5 (en) * | 2002-07-19 | 2016-12-22 | Heidelberger Druckmaschinen Ag | Device for controlling the width of the ink gap in a printing machine |
DE102005047777A1 (en) * | 2005-10-05 | 2007-06-28 | Leuze Lumiflex Gmbh + Co. Kg | Device`s e.g. control unit, operating mode adjusting method, involves actuating switching unit within housing, when magnets are attached at outside of housing, and detaching magnets from housing, when desired operating mode is indicated |
DE102005047777B4 (en) * | 2005-10-05 | 2016-07-07 | Leuze Lumiflex Gmbh + Co. Kg | Device and method for setting the operating mode of a device |
DE102008004125A1 (en) | 2008-01-11 | 2009-08-13 | Manroland Ag | Bus system, particularly flat cable bus system, for connecting and addressing controller side components, particularly controller side components of printing machine, has multiple port area for connecting controller side assembly |
Also Published As
Publication number | Publication date |
---|---|
DE4342052A1 (en) | 1995-06-14 |
FR2713798B1 (en) | 1998-12-04 |
GB2284691B (en) | 1998-06-10 |
JPH07200455A (en) | 1995-08-04 |
JP2647630B2 (en) | 1997-08-27 |
GB9424916D0 (en) | 1995-02-08 |
GB2284691A (en) | 1995-06-14 |
FR2713798A1 (en) | 1995-06-16 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
DE4014725B4 (en) | Anti-theft system | |
DE4342052C2 (en) | Control computer that is connected to several peripheral units via an address bus | |
DE3901636A1 (en) | DATA INPUT ARRANGEMENT WITH MICROCALCULATOR | |
DE4417688C1 (en) | Transponder system for moving motor vehicle identification | |
DE3419273C2 (en) | ||
DE3424412C2 (en) | ||
EP0519089B1 (en) | Loading of operational parameters for a ready-for-use proximity switch | |
DE4143477C2 (en) | Error-correcting coding circuit for vehicular automatic transmission | |
EP0321772B1 (en) | Teaching chess computer | |
DE3921962C2 (en) | ||
DE2160711A1 (en) | Display device | |
EP0233861B1 (en) | Method for programming a non volatile memory | |
DE10152738A1 (en) | Positioning system has personal computer that controls drive mechanism of controlled object based on output of absolute sensor that detects absolute position of controlled object | |
DE2265112B2 (en) | RECORDING DEVICE | |
DE4327537C2 (en) | Sensor element for a serial bus system | |
EP1003106A2 (en) | Apparatus for adapting operating data and/or operating programs | |
EP3626973B1 (en) | Vacuum system and method for identifying electronic modules in such a system | |
DE2219395C3 (en) | Electrical test device | |
EP0726683A2 (en) | Initialisation method for peripheral devices by means of a central program controlled device of a communication system | |
DE3116471C2 (en) | ||
DE3842484A1 (en) | Communications device for motor vehicles | |
DE2524957C3 (en) | Arrangement for the selection of input and output units by means of addresses | |
DE3531901A1 (en) | Method of testing ability to function of data output unit of a microprocessor | |
DE2055786B2 (en) | Device for optical character recognition | |
DE1574956C (en) | Document data processing device with verification by double entry |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
OP8 | Request for examination as to paragraph 44 patent law | ||
D2 | Grant after examination | ||
8363 | Opposition against the patent | ||
8331 | Complete revocation |