DE3913447C2 - - Google Patents
Info
- Publication number
- DE3913447C2 DE3913447C2 DE19893913447 DE3913447A DE3913447C2 DE 3913447 C2 DE3913447 C2 DE 3913447C2 DE 19893913447 DE19893913447 DE 19893913447 DE 3913447 A DE3913447 A DE 3913447A DE 3913447 C2 DE3913447 C2 DE 3913447C2
- Authority
- DE
- Germany
- Prior art keywords
- clock
- input
- flip
- output
- gate
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
- 238000010586 diagram Methods 0.000 description 6
- 238000000034 method Methods 0.000 description 3
- 230000004913 activation Effects 0.000 description 2
- 230000002349 favourable effect Effects 0.000 description 2
- 230000010363 phase shift Effects 0.000 description 2
- 230000001629 suppression Effects 0.000 description 2
- 101150087426 Gnal gene Proteins 0.000 description 1
- 230000006978 adaptation Effects 0.000 description 1
- 230000033228 biological regulation Effects 0.000 description 1
- 230000015572 biosynthetic process Effects 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
- 238000000605 extraction Methods 0.000 description 1
- 238000012544 monitoring process Methods 0.000 description 1
- NQLVQOSNDJXLKG-UHFFFAOYSA-N prosulfocarb Chemical compound CCCN(CCC)C(=O)SCC1=CC=CC=C1 NQLVQOSNDJXLKG-UHFFFAOYSA-N 0.000 description 1
- 230000004044 response Effects 0.000 description 1
- 230000000630 rising effect Effects 0.000 description 1
- 230000001360 synchronised effect Effects 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K5/00—Manipulating of pulses not covered by one of the other main groups of this subclass
- H03K5/13—Arrangements having a single output and transforming input signals into pulses delivered at desired time intervals
- H03K5/135—Arrangements having a single output and transforming input signals into pulses delivered at desired time intervals by the use of time reference signals, e.g. clock signals
Landscapes
- Physics & Mathematics (AREA)
- Nonlinear Science (AREA)
- Synchronisation In Digital Transmission Systems (AREA)
- Manipulation Of Pulses (AREA)
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
EP88116125 | 1988-09-29 |
Publications (2)
Publication Number | Publication Date |
---|---|
DE3913447A1 DE3913447A1 (de) | 1990-04-05 |
DE3913447C2 true DE3913447C2 (GUID-C5D7CC26-194C-43D0-91A1-9AE8C70A9BFF.html) | 1990-12-06 |
Family
ID=8199390
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
DE19893913447 Granted DE3913447A1 (de) | 1988-09-29 | 1989-04-24 | Anordnung zur umschaltung eines taktes auf einen takt gleicher frequenz aber voreilender taktphase |
Country Status (1)
Country | Link |
---|---|
DE (1) | DE3913447A1 (GUID-C5D7CC26-194C-43D0-91A1-9AE8C70A9BFF.html) |
Family Cites Families (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
DE2806924C3 (de) * | 1978-02-17 | 1980-08-14 | Siemens Ag, 1000 Berlin Und 8000 Muenchen | Verfahren zur Vorverlegung bzw. Rückverlegung der Impulse einer Impulsfolge |
US4290022A (en) * | 1979-04-16 | 1981-09-15 | General Electric Company | Digitally programmable phase shifter |
AR242878A1 (es) * | 1986-11-27 | 1993-05-31 | Siemens Ag | Disposicion de circuito para derivar una senal de reloj auxiliar de datos a partir de la frecuencia y/o de la fase de reloj de una senal digital sincronica o plesiocronica. |
DE3741423A1 (de) * | 1987-12-08 | 1989-06-22 | Licentia Gmbh | Digitale phaseneinstellung fuer digital generierte signale |
-
1989
- 1989-04-24 DE DE19893913447 patent/DE3913447A1/de active Granted
Also Published As
Publication number | Publication date |
---|---|
DE3913447A1 (de) | 1990-04-05 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
DE69624479T2 (de) | Störspitzenfreies takt-freigabesignal | |
DE3604277C2 (de) | Vorrichtung zum Einstellen der Phasenlage von Datensignalen | |
DE69408763T2 (de) | Digitale Verzögerungsleitung | |
DE19625185C2 (de) | Präzisionstaktgeber | |
DE19852457C2 (de) | Verfahren und Vorrichtung zur Phasendrehung in einem Phasenregelkreis | |
DE10130122B4 (de) | Verzögerungsregelkreis | |
DE3212453C2 (GUID-C5D7CC26-194C-43D0-91A1-9AE8C70A9BFF.html) | ||
DE69111669T2 (de) | Phasenkorrekturschaltung für Signale in einem System mit doppelten digitalen Leitungen. | |
EP0275406A1 (de) | Verfahren und Anordnung zur Rückgewinnung des Taktes oder der Taktphase eines synchronen oder plesiochronen Digitalsignals | |
DE2943912A1 (de) | Frequenzsyntheseanordnung | |
DE3913447C2 (GUID-C5D7CC26-194C-43D0-91A1-9AE8C70A9BFF.html) | ||
DE2755070C2 (de) | Flipflopschaltung | |
EP0042961A2 (de) | Verfahren und Anordnung zur Erzeugung von Impulsen vorgegebener Zeitrelation innerhalb vorgegebener Impulsintervalle mit hoher zeitlicher Auflösung | |
EP0313953B1 (de) | Verfahren und Anordnung zur Erzeugung eines Korrektursignals in einer digitalen Taktrückgewinnungseinrichtung | |
DE2628907C2 (de) | Verfahren zur gleichzeitigen Übertragung eines Hauptpulses und zweier hiervon abgeleiteter Hilfspulsationen | |
EP1012973B1 (de) | Digitale schaltung mit einer filtereinheit zur unterdrückung von störimpulsen | |
EP0410212A2 (de) | Redundante Taktgeberanordnung | |
DE4142825C2 (GUID-C5D7CC26-194C-43D0-91A1-9AE8C70A9BFF.html) | ||
DE2710270A1 (de) | Schaltungsanordnung zur erzeugung von synchronisations-impulsen | |
EP0339515B1 (de) | Verfahren und Anordnung zur Taktrückgewinnung aus einem Datensignal durch fortlaufende Anpassung eines örtlich erzeugten Taktes an ein Datensignal | |
DE2935353C2 (GUID-C5D7CC26-194C-43D0-91A1-9AE8C70A9BFF.html) | ||
EP0369047A1 (de) | Anordnung zur Umschaltung eines Taktes auf einen Takt gleicher Frequenz aber nacheilender Taktphase | |
EP0393341B1 (de) | Verfahren und Anordnung zur Umwandlung eines lückenbehafteten Einlesetaktes in einen lückenfreien Auslesetakt | |
DE4132325A1 (de) | Anordnung zum automatischen taktabgleich bei integrierten schaltkreisen | |
DE10007070A1 (de) | Kommunikationsnetzwerk mit zeitgesteuertem Kommunikationsprotokoll |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
OP8 | Request for examination as to paragraph 44 patent law | ||
D2 | Grant after examination | ||
8364 | No opposition during term of opposition | ||
8339 | Ceased/non-payment of the annual fee |