DE3710008C2 - - Google Patents

Info

Publication number
DE3710008C2
DE3710008C2 DE19873710008 DE3710008A DE3710008C2 DE 3710008 C2 DE3710008 C2 DE 3710008C2 DE 19873710008 DE19873710008 DE 19873710008 DE 3710008 A DE3710008 A DE 3710008A DE 3710008 C2 DE3710008 C2 DE 3710008C2
Authority
DE
Germany
Prior art keywords
signal
output
value
input
input signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
DE19873710008
Other languages
German (de)
English (en)
Other versions
DE3710008A1 (de
Inventor
Lothar Dr. 3501 Fuldabrueck De Billmann
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Philips Intellectual Property and Standards GmbH
Original Assignee
Philips Patentverwaltung GmbH
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Philips Patentverwaltung GmbH filed Critical Philips Patentverwaltung GmbH
Priority to DE19873710008 priority Critical patent/DE3710008A1/de
Publication of DE3710008A1 publication Critical patent/DE3710008A1/de
Application granted granted Critical
Publication of DE3710008C2 publication Critical patent/DE3710008C2/de
Granted legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L25/00Baseband systems
    • H04L25/02Details ; arrangements for supplying electrical power along data transmission lines
    • H04L25/06DC level restoring means; Bias distortion correction ; Decision circuits providing symbol by symbol detection
    • H04L25/061DC level restoring means; Bias distortion correction ; Decision circuits providing symbol by symbol detection providing hard decisions only; arrangements for tracking or suppressing unwanted low frequency components, e.g. removal of DC offset
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K5/00Manipulating of pulses not covered by one of the other main groups of this subclass
    • H03K5/125Discriminating pulses
    • H03K5/1252Suppression or limitation of noise or interference

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Nonlinear Science (AREA)
  • Power Engineering (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Noise Elimination (AREA)
DE19873710008 1987-03-26 1987-03-26 Verfahren zur verringerung eines aus einer folge von impulsfoermigen stoerungen bestehenden digitalen stoersignals in einem digitalen eingangssignal und schaltungsanordnung zum durchfuehren dieses verfahrens Granted DE3710008A1 (de)

Priority Applications (1)

Application Number Priority Date Filing Date Title
DE19873710008 DE3710008A1 (de) 1987-03-26 1987-03-26 Verfahren zur verringerung eines aus einer folge von impulsfoermigen stoerungen bestehenden digitalen stoersignals in einem digitalen eingangssignal und schaltungsanordnung zum durchfuehren dieses verfahrens

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
DE19873710008 DE3710008A1 (de) 1987-03-26 1987-03-26 Verfahren zur verringerung eines aus einer folge von impulsfoermigen stoerungen bestehenden digitalen stoersignals in einem digitalen eingangssignal und schaltungsanordnung zum durchfuehren dieses verfahrens

Publications (2)

Publication Number Publication Date
DE3710008A1 DE3710008A1 (de) 1988-10-06
DE3710008C2 true DE3710008C2 (enrdf_load_stackoverflow) 1992-03-26

Family

ID=6324061

Family Applications (1)

Application Number Title Priority Date Filing Date
DE19873710008 Granted DE3710008A1 (de) 1987-03-26 1987-03-26 Verfahren zur verringerung eines aus einer folge von impulsfoermigen stoerungen bestehenden digitalen stoersignals in einem digitalen eingangssignal und schaltungsanordnung zum durchfuehren dieses verfahrens

Country Status (1)

Country Link
DE (1) DE3710008A1 (enrdf_load_stackoverflow)

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3534282A (en) * 1969-08-13 1970-10-13 American Optical Corp Spike suppression circuit

Also Published As

Publication number Publication date
DE3710008A1 (de) 1988-10-06

Similar Documents

Publication Publication Date Title
DE69027292T2 (de) Verfahren und System zur digitalen Signalverarbeitung.
EP0084592B1 (de) Verfahren und Schaltungsanordnung zur Messung der Zeitdifferenz zwischen Abtastzeitpunkten zweier abgetasteter Signale, insbesondere EIn- und Ausgangssignale eines Abtastratenumsetzers
DE2000062A1 (de) Phasenempfindliche Schaltung
DE3687237T2 (de) Verfahren und geraet zur versorgung von histogrammdaten.
DE69317392T2 (de) Abtastfrequenzumwandler
EP0099142B1 (de) Verfahren und Anordnung zum Demodulieren eines frequenzmodulierten Eingangssignals
EP0610990A2 (de) Digitale Phasenregelschleife
DE19524387C1 (de) Schaltungsanordnung und Verfahren zum Messen eines Kapazitätsunterschiedes zwischen einer ersten Kapazität C1 und einer zweiten Kapazität C2
DE69324789T2 (de) Verfahren zur Filterung digitaler Signale mit hoher Auslösung und entsprechendem Aufbau digitaler Filter
DE3710008C2 (enrdf_load_stackoverflow)
DE69303041T2 (de) Schaltung zur Verbesserung des Signalübergangs
DE3841388A1 (de) Digitale fm-demodulatorvorrichtung
DE69029442T2 (de) Zeitintervall-Triggerung und Hardware Erzeugung von Histogramm
DE3621446A1 (de) Geraet zum digitalen verarbeiten von kontinuierlichen bitstroemen
EP0444233A1 (de) Verfahren und Vorrichtung zur Analog/Digital-Wandlung eines sich zeitlich ändernden analogen Eingangssignals
EP0242446B1 (de) System zur Messung des Tastverhältnisses von Impulsen veränderlicher Frequenz
DE3710006C2 (enrdf_load_stackoverflow)
EP0676887B1 (de) Verfahren zur Erzeugung eines digitalen Sinussignales mit einer vorgegebenen Abtastrate und Schaltungsanordnung zur Durchführung des Verfahrens
DE3719581C2 (enrdf_load_stackoverflow)
DE3586692T2 (de) Arithmetische konvolutionsschaltung fuer digitale signalverarbeitung.
EP0236956B1 (de) Schaltung zur digitalen Kompensation eines determinierten Störsignals
DE2607304C3 (de) Schaltungsanordnung zum Erzeugen von Analogsignalen mit veränderbarer Folgefrequenz
DE69702206T2 (de) Parallele dezimationsvorrichtung
DE10256176B4 (de) Verfahren und Vorrichtung zur Bildung des Mittelwertes eines periodischen Signals
DE69127008T2 (de) Anzeigesteuergerät, das eine deutliche Anzeige der Betriebsleistung eines arithmetischen Prozessors ermöglicht

Legal Events

Date Code Title Description
8110 Request for examination paragraph 44
D2 Grant after examination
8364 No opposition during term of opposition
8339 Ceased/non-payment of the annual fee