DE3311641C2 - Adjustable amplitude sieve - Google Patents
Adjustable amplitude sieveInfo
- Publication number
- DE3311641C2 DE3311641C2 DE3311641A DE3311641A DE3311641C2 DE 3311641 C2 DE3311641 C2 DE 3311641C2 DE 3311641 A DE3311641 A DE 3311641A DE 3311641 A DE3311641 A DE 3311641A DE 3311641 C2 DE3311641 C2 DE 3311641C2
- Authority
- DE
- Germany
- Prior art keywords
- signal
- amplifier
- signals
- gain
- cut
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired
Links
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N5/00—Details of television systems
- H04N5/14—Picture signal circuitry for video frequency region
- H04N5/21—Circuitry for suppressing or minimising disturbance, e.g. moiré or halo
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N9/00—Details of colour television systems
- H04N9/12—Picture reproducers
- H04N9/16—Picture reproducers using cathode ray tubes
- H04N9/28—Arrangements for convergence or focusing
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N9/00—Details of colour television systems
- H04N9/64—Circuits for processing colour signals
- H04N9/646—Circuits for processing colour signals for image enhancement, e.g. vertical detail restoration, cross-colour elimination, contour correction, chrominance trapping filters
Landscapes
- Engineering & Computer Science (AREA)
- Multimedia (AREA)
- Signal Processing (AREA)
- Picture Signal Circuits (AREA)
- Tone Control, Compression And Expansion, Limiting Amplitude (AREA)
- Control Of Amplification And Gain Control (AREA)
- Ultra Sonic Daignosis Equipment (AREA)
- Oscillators With Electromechanical Resonators (AREA)
- Details Of Television Scanning (AREA)
Abstract
Signale, deren Signalkern ausgeschnitten werden soll, werden den Eingängen eines linearen Signalverstärkers (13) und eines mehrstufigen Begrenzerverstärkers (15) zugeführt, der in Kaskade geschaltete Eingangs- und Ausgangsstufen (50, 60) enthält. Eine Signalversion mit ausgeschnittenem Signalkern, die der Differenz zwischen einer linear verstärkten Version der Signale und einer doppelt begrenzten Version der Signale entspricht, wird durch eine Signalkombinationsschaltung (17) gebildet, der die Ausgangssignale der beiden Verstärker zugeführt werden. Eine einstellbare Ausschneidepegelsteuerspannung (21) bestimmt die Aufteilung der Verstärkung zwischen Eingangs- und Ausgangsstufen, praktisch ohne Beeinflussung der Gesamtverstärkung des Begrenzerverstärkers, die so eingestellt ist, daß sie der Gesamtverstärkung des linearen Verstärkers angepaßt ist. Bei einem Ausführungsbeispiel werden die Signale, deren innerer Amplitudenbereich einstellbar ausgeschnitten werden soll, vom empfangenen Leuchtdichtesignal in einem Farbfernsehempfänger abgeleitet. Ein automatisches Anhebungsregelsystem, das an den Ausgang der einstellbaren Auusschneideschaltung angeschlossen wird, wirkt Änderungen im Anhebungspegel entgegen, die andernfalls zusammen mit den Einstellungen des Ausschneidepegels auftreten können.Signals whose signal core is to be cut out are fed to the inputs of a linear signal amplifier (13) and a multi-stage limiter amplifier (15) which contains cascaded input and output stages (50, 60). A signal version with a cut-out signal core, which corresponds to the difference between a linearly amplified version of the signals and a doubly limited version of the signals, is formed by a signal combination circuit (17) to which the output signals of the two amplifiers are fed. An adjustable cut-out level control voltage (21) determines the division of the gain between the input and output stages, practically without affecting the overall gain of the limiter amplifier, which is set to match the overall gain of the linear amplifier. In one embodiment, the signals, the inner amplitude range of which is to be cut out in an adjustable manner, are derived from the received luminance signal in a color television receiver. An automatic boost control system connected to the output of the adjustable cut-out circuit counteracts changes in the boost level that may otherwise occur in conjunction with the cut-out level settings.
Description
ßigerweise anschließend in einer automatischen Anhebungsregelschaltung mit geschlossener Regelschleife verarbeitet, um im wesentlichen zu verhindern, daß die Einstellungen des Ausschneidepegels unerwünschte Auswirkungen auf den erreichten Anhebungspegel haben. Usually then in an automatic increase control circuit processed with closed loop control to substantially prevent the Adjustments to the clipping level have undesirable effects on the boost level achieved.
Gemäß einer weiteren Abwandlung der Erfindung kann das oben beschriebene Signalausschneidesystem eine automatische Auslöschung der Ausschneidewirkung bei dem äußersten minimalen Ausschneidepegel des Ausschneidepegelbereiches erlauben.According to a further modification of the invention, the above-described signal cutting system an automatic cancellation of the clipping effect at the ultimate minimum clipping level of the clipping level range.
Bei dieser Abwandlung benutzt das Regel- oder Steuersystem für den Ausschneidepegel einen zweiten Steuertransistor zusätzlich zu dem obengenannten erstenIn this modification, the control system uses a second control transistor for the clipping level in addition to the first mentioned above
uf^d beide Steuf ^ d both Ste
an^^t^reri ci«id voan ^^ t ^ reri c i «id vo
einander entgegengesetzten Leitungstyp. Der Emitter des zweiten Steuertransistors ist mit der Basis eines der Stromquellentransistoren des Begrenzerverstärkers verbunden, und die Kollektor-Emitter-Strecke des zweiten Steuertransistors liegt parallel zur Reihenschaltung der Basis-Emitter-Strecken der beiden Stromquellentransistoren. Die Basis des zweiten Steuertransistors läßt man auf dieselbe Ausschneidepegelsteuerspannung ansprechen, die zur einstellbaren Vorspannung des ersten Steuertransistors benutzt wird. Über einen weiten Teil des Steuerbereiches für den Ausschneidepegel ist die Basis-Emitter-Strecke des zweiten Steuertransistors in Sperr-Richtung vorgespannt In diesem Fall ist der zweite Steuertransistor gesperrt, und die Betriebsweise des einstellbaren Ausschneidens wird dadurch nicht beeinflußt. In der Nähe des minimalen äußersten Ausschneidepegels des Einstellbereichs für diesen Ausschneidepegel wird jedoch die Basis-Emitter-Strecke des zweiten Steuertransistors in Durchlaßrichtung vorgespannt Wenn der äußerste minimale Ausschneidepegel des Steuerbereiches erreicht ist wird durch das starke Leiten des zweiten Steuertransistors der Begrenzerverstärker außer Betrieb gesetzt, so daß die Ausschneidewirkung unterdrückt werden kann.opposite conduction type. The emitter of the second control transistor is connected to the base of one of the The current source transistors of the limiter amplifier are connected, and the collector-emitter path of the The second control transistor is parallel to the series connection of the base-emitter paths of the two current source transistors. The base of the second control transistor is kept at the same clipping level control voltage respond, which is used for the adjustable bias of the first control transistor. Over a wide The base-emitter path of the second control transistor is part of the control area for the cut-out level biased in reverse direction In this case, the second control transistor is blocked, and the mode of operation the adjustable cutting is not affected. Near the minimum extreme clipping level however, the adjustment range for this clipping level becomes the base-emitter distance of the second control transistor forward biased when the ultimate minimum clipping level of the control range is reached by the strong conduction of the second control transistor of the limiter amplifier put out of operation so that the cutting effect can be suppressed.
In den beiliegenden Zeichnungen zeigtIn the accompanying drawings shows
F i g. 1 ein Blockschaltbild eines Ampiitudensiebes gemäß der Erfindung,F i g. 1 shows a block diagram of an amplitude sieve according to the invention,
F i g. 2 ein teilweise in Blockdarstellung ausgeführtes Schaltbild eines Realisierungsbeispiels der Ausschneideschaltung oder des Amplitudensiebes nach F i g. 1, mit Hilfe dessen ein Anhebungssignal in einem Fernsehempfänger einstellbar ausgeschnitten werden kann, undF i g. 2 shows a circuit diagram, partially executed in a block diagram, of an implementation example of the cut-out circuit or the amplitude sieve according to FIG. 1, with the help of which a boost signal in a television receiver adjustable can be cut out, and
F i g. 3 ein Blockschaltbild eines automatischen Anhebungsregelsystems, bei dem die Anordnung nach F i g. 2 zweckmäßigerweise benutzt werden kann.F i g. 3 is a block diagram of an automatic increase control system; in which the arrangement according to FIG. 2 can be used appropriately.
Bei dem in F i g 1 dargestellten System gelangen Signale von der Quelle 11 zu den Eingängen eines linearen Verstärkers 13 und eines mehrstufigen Begrenzerverstärkers 15. Die Größe der Gesamtverstärkung ( + Gi) des mehrstufigen Begrenzerverstärkers 15 ist gleich der Größe der Verstärkung (-Gi) des linearen Verstärkers 13. Die Ausgangssignale der jeweiligen Verstärker sind gegenphasig zueinander wobei der lineare Verstärker 13 beispielsweise insgesamt eine Phasenumkehr und der Begrenzerverstärker 15 keine Phasenumkehr bewirktIn the system shown in FIG. 1, signals from the source 11 pass to the inputs of a linear one Amplifier 13 and a multi-stage limiter amplifier 15. The size of the total gain (+ Gi) of the multi-stage limiter amplifier 15 is equal to the magnitude of the gain (-Gi) of the linear amplifier 13. The output signals of the respective amplifiers are in phase opposition to one another, the linear amplifier 13, for example, brings about a phase reversal overall and the limiter amplifier 15 does not bring about a phase reversal
Das Ausgangssignal des linearen Verstärkers 13 stellt eine lineare Übertragung des Eingangssignals dar, während der Begrenzerverstärker 15 als nichtlineare Signalübertragungsschaltung dient, welche das Eingangssignal beiderseitig begrenzt Die Summierung der Ausgangssignale der Verstärker 13 und 15 erfolgt in der Signalkombinationsschaltung 17, die das Eingangssignal mit entferntem inneren Amplitudenbereich (sozusagen enikernt) liefert, das dann einer Signalverwendungsschaltung 19 zugeführt wird. Die Kurvenform des entkernten Signals, welches zur Verwendungsschaltung 19 gelangt, entspricht der Kurvenform der Eingangssignale, jedoch 5 ohne deren mittleren achsnahen »Kernbereich«, welcher durch Auslöschung in der Kombinationsschaltung 17 entfernt worden ist.The output signal of the linear amplifier 13 represents a linear transmission of the input signal during the limiter amplifier 15 serves as a non-linear signal transmission circuit which receives the input signal limited on both sides The summation of the output signals of the amplifiers 13 and 15 takes place in the signal combination circuit 17, which kernels the input signal with the internal amplitude range removed (so to speak) which is then fed to a signal utilization circuit 19. The curve shape of the pitted Signal which reaches the use circuit 19 corresponds to the waveform of the input signals, however 5 without their central, near-axis »core area«, which is caused by deletion in the combination circuit 17 has been removed.
Die Aufteilung der Verstärkung zwischen den hintereinandergeschalteten Stufen des mehrstufigen Begrenzerverstärkers 15 erfolgt durch Einstellung mit Hilfe der Verstärkungsverteilungs-Steuerschaltung 23 in Abhängigkeit von einer Steuerspannung, die von einer veränderbaren Ausschneidesteuer-Spannungsquelle 21 geliefert wird, ohne daß dadurch die Gesamtverstärkung des Begrenzerverstärker 15 beeinflußt würde. Eine geeignete Technik, um die Aufteilung der Verstärkung zwischen den in Kaskade geschalteten Stufen des mehrstufigen Verstärkers zu verändern, ist beispielsweise in der DE-OS 33 11 639 beschrieben.The division of the gain between the series-connected Stages of the multi-stage limiter amplifier 15 is carried out by setting with the help of Gain distribution control circuit 23 in response to a control voltage which is variable from a Cutting control voltage source 21 is supplied without thereby reducing the overall gain of the Limiter amplifier 15 would be affected. A suitable technique to split the gain between Changing the cascaded stages of the multi-stage amplifier is, for example, in the DE-OS 33 11 639 described.
Da die Aufteilung der Verstärkung zwischen den hintereinandergeschalteten Eingangs- und Ausgangsstufen des Verstärkers 15 sich in Abhängigkeit von der von der Quelle 21 gelieferten Steuerspannung verändern läßt, läßt sich auf diese Weise die relative Giöße des in der Kombinationsschaltung 17 herausgeschnittenen Amplitudenbereiches verändern. Die Tiefe oder der Pegel des Ausschneidens der Eingangssignale kann also in Abhängigkeit von Änderungen der Ausschneidesteuerspannung eingestellt werden. Wenn bei der Änderung der Verstärkungsaufteilung die Verstärkung der Eingangsstufe größer gemacht wird, dann liegt der Ausschneidepegel der Ausgangsstufe näher bei der Achse, und damit wird der Ausschneidepege! verringert. Wenn umgekehrt die Verstärkungsaufteilung so geändert wird, daß die Verstärkung der Eingangsstufe abnimmt, dann wird der Ausschneidepegel erhöht Da bei Änderungen der Verstärkungsaufteilung jedoch die Gesamtverstärkung des Verstärkers 15 im wesentlichen konstant gehalten wird, ist das Zusammenpassen zwischen Teilen der den Eingängen der Kombinationsschaltung 17 zugeführten Kurvenformen sichergestellt, wie es für eine exakte Auslöschung in dieser Schaltung erforderlich ist damit das Ausschneiden bei dem gewählten Pegel erfolgtBecause the division of the gain between the cascaded Input and output stages of the amplifier 15 depending on the Source 21 can change the control voltage supplied, can in this way the relative size of the in the Combination circuit 17 cut out amplitude range change. The depth or level of the Thus, cutting out the input signals can be made depending on changes in the cutting control voltage can be set. If the gain of the input stage is made larger when the gain distribution is changed, then the clipping level is located the output stage closer to the axis, and thus the cut-out! decreased. If vice versa the gain distribution is changed so that the gain of the input stage decreases, then becomes However, if the gain distribution changes, the overall gain increases of the amplifier 15 is kept substantially constant, the match between parts of the Inputs of the combination circuit 17 supplied waveforms ensured as it is for an exact Erasure is required in this circuit so that the cutout takes place at the selected level
F i g. 2 zeigt eine Ausführungsform der Ausschneideschaltung gemäß F i g. 1 in schaltungsmäßigen Einzelheiten für das einstellbare Ausschneiden eines Horizontalanhebungssignales in einem Fernsehempfänger. Bei der Ausführung nach F i g. 2 dient ein Differenzverstärker 40 als der lineare Verstärker des Systems nach F i g. 1, und Differenzverstärker 50 und 60 dienen als dieF i g. 2 shows an embodiment of the cutout circuit according to FIG. 1 in circuit details for the adjustable cutting of a horizontal emphasis signal in a television receiver. at the execution according to F i g. 2, a differential amplifier 40 serves as the linear amplifier of the system of FIG F i g. 1, and differential amplifiers 50 and 60 serve as the
arii^iATTrfacf^lTaltAtiin Finffonrrc. ιιπΗ Aucrronfrc-arii ^ iATTrfacf ^ lTaltAtiin Finffonrrc. ιιπΗ Aucrronfrc-
stufen des mehrstufigen Begrenzerverstärkers der Schaltung nach Fig. 1.
Zur Ableitung des Anhebungssignals, welches durch die erfindungsgemäße Schaltung verarbeitet werden
soll, wird das Ausgangssignal der Leuchtdichtesignalquelle 25 (die beispielsweise bei Benutzung in einem
Farbfernsehempfänger durch die Leuchtdichtesignalquelle des Kammfilters des Empfängers gebildet wird)
über einen Widerstand 27 zum Eingangsanschluß (L) einer Verzögerungsleitung 29 geführt Die Verzögerungsleitung
29 ist beispielsweise breitbandig mit linearer Phasencharakteristik über das Frequenzband der
Signale von der Quelle 25 (das beispielsweise bis 4,0 MHz reicht), und sie ergibt eine Signalverzögerung
von 140 ns. Das Eingangsende der Verzögerungsleitung 29 ist (etwa mit Hilfe eines Widerstandes 27) mit einer
Impedanz abgeschlossen, die im wesentlichen mit derstages of the multi-stage limiter amplifier of the circuit of FIG. 1.
To derive the boost signal, which is to be processed by the circuit according to the invention, the output signal of the luminance signal source 25 (which, for example, when used in a color television receiver, is formed by the luminance signal source of the receiver's comb filter) is fed via a resistor 27 to the input connection (L) of a delay line 29 The delay line 29 is, for example, broadband with a linear phase characteristic over the frequency band of the signals from the source 25 (which extends, for example, up to 4.0 MHz), and it results in a signal delay of 140 ns. The input end of the delay line 29 is terminated (for example with the aid of a resistor 27) with an impedance which is substantially with the
Leitungsimpedanz übereinstimmt, während das Ausgangsende der Verzögerungsleitung (am Anschluß U) fehlabgeschlossen ist, damit man eine Reflexion erhält. An den jeweiligen Enden der Verzögerungsleitung 29 treten die folgenden Signale auf: (a) ein einmal verzögertes Leuchtdichtesignal am Anschluß L' und (b) die Summe eines unverzögerten Leuchtdichtesignals mit einem zweimal verzögerten Leuchtdichtesignal am Anschluß L. Die Differenz zwischen den jeweiligen Signalen an den Anschlüssen L und Z/entspricht einem geeigneten Horizontalanhebungssignal, welches dem Leuchtdichtesignal hinzuzuaddieren ist, um eine Anhebung von Horizontaldetails zu ergeben (praktisch durch Anhebung der Leuchtdichtekomponenten in einem Frequenzbereich von 1,75 MHz bis 5,25 MHz, den —6-db-Punkten, die bei einer maximalen Anhebung bei 3,5 M Hz erfolgt).Line impedance matches, while the output end of the delay line (at terminal U) is incorrectly terminated so that a reflection is obtained. The following signals appear at the respective ends of the delay line 29: (a) a once delayed luminance signal at terminal L ' and (b) the sum of an undelayed luminance signal with a twice delayed luminance signal at terminal L. The difference between the respective signals at the Connections L and Z / corresponds to a suitable horizontal increase signal, which is to be added to the luminance signal in order to produce an increase in horizontal details (practically by increasing the luminance components in a frequency range from 1.75 MHz to 5.25 MHz, the -6 db points which takes place at a maximum boost at 3.5 M Hz).
Der Differenzverstärker 40, dem die Signale von den Anschlüssen L und Z/an seinen jeweiligen Differenzeingängen zugeführt werden, bildet einen linearen Verstärkungskanal für ein solches Anhebungssignal. Der Verstärker 40 enthält ein Paar NPN-Transistoren 41, 43, deren zusammengeschaltete Emitter über die Kollektor-Emitter-Strecke eines NPN-Stromquellentransistors 45 in Reihe mit einem Emitterwiderstand 46 an einen Bezugspotentialpunkt (Masse) angeschlossen sind. Die Basis des Transistors 45 liegt am positiven Anschluß ( + 1,2 V) einer Vorspannungsquelle, um dem Verstärker 40 im erforderlichen Betriebsstrom zuzuführen. The differential amplifier 40, to which the signals from the terminals L and Z / are fed to its respective differential inputs, forms a linear amplification channel for such a boost signal. The amplifier 40 contains a pair of NPN transistors 41, 43 whose interconnected emitters are connected in series with an emitter resistor 46 to a reference potential point (ground) via the collector-emitter path of an NPN current source transistor 45. The base of the transistor 45 is connected to the positive terminal (+ 1.2 V) of a bias voltage source in order to supply the amplifier 40 with the required operating current.
Signale vom Anschluß L' gelangen zur Basis des Transistors 41 über die Basis-Emitter-Strecke eines NPN-Emitterfnlgertransistors 34 in Reihe mit einem Koppelwiderstand 36. Der Kollektor des Transistors 34 ist unmittelbar an den positiven Anschluß (+ Vcc) einer Betriebsspannungsqueile angeschlossen, während der Emitter des Transistors 34 über die Kollektor-Emitter-Strecke eines Stromquellentransistors 35 (dessen Basis am +1,2V Vorspannungsanschluß liegt) in Reihe mit dem Emitterwiderstand 26 an Masse geführt ist. Signale vom Anschluß L gelangen zur Basis des Transistors 43 über die Basis-Emitier-Strecke eines NPN-Emitterfolgertransistors 30 in Reihe mit einem Koppelwiderstand 32. Der Kollektor des Transistors 30 liegt unmittelbar am + Vcc-Anschluß, während sein Emitter über die KoI-lektor-Emitter-Strecke eines Stromquellentransistors 31 (dessen Basis an der +1,2 V-Vorspannungsklemme liegt) und über einen damit in Reihe geschalteten Emitterwiderstand 28 an Masse liegt Während zwischen den jeweiligen Anschlüssen L L'und den Basen der Emitterfolgertransistoren 30 und 34 unmittelbare Verbindungen dargestellt sind, so können gegebenenfalls auch zusätzliche Emitterfolger (die hier nicht dargestellt sind) in die jeweiligen Verbindungen eingefügt werden, um die an den entsprechenden Anschlüssen wirksamen Impedanzen zu erhöhen.Signals from terminal L ' reach the base of transistor 41 via the base-emitter path of an NPN emitter catcher transistor 34 in series with a coupling resistor 36. The collector of transistor 34 is directly connected to the positive terminal (+ Vcc) of an operating voltage source, while the emitter of the transistor 34 is connected in series with the emitter resistor 26 to ground via the collector-emitter path of a current source transistor 35 (the base of which is connected to the + 1.2V bias terminal). Signals from terminal L reach the base of transistor 43 via the base-emitting path of an NPN emitter-follower transistor 30 in series with a coupling resistor 32. The collector of transistor 30 is directly connected to the + Vcc terminal, while its emitter is via the KoI-lektor emitter path of a current source transistor 31 (the base of which is V-bias voltage at the +1.2) and is connected to ground via a connected in series therewith emitter resistor 28. During direct between the respective terminals L L'and the bases of the emitter-follower transistors 30 and 34 Connections are shown, additional emitter followers (which are not shown here) can optionally be inserted into the respective connections in order to increase the impedances effective at the corresponding connections.
Ein Widerstand 38 verbindet die Basen der Transistoren 41 und 43 und sorgt zusammen mit den Koppelwiderständen 36 und 32 für eine Dämpfung der Eingangssignale, damit die maximale Signaldifferenz zwischen den Basen dem linearen Signalverarbeitungsbereich des Verstärkers 40 angepaßt wird. Die jeweiligen Kollektoren der Transistoren 41 und 43 sind an den positiven Anschluß einer Betriebsspannungsquelle über (nicht dargestellt) jeweilige Lasten angeschlossen, die sie gemeinsam mit den Ausgängen des Begrenzerverstärkers haben. Die jeweiligen Kollektorströme der Transistoren 41 und 43 verändern sich entsprechend den gegenphasigen Versionen der Anhebungssignale.A resistor 38 connects the bases of the transistors 41 and 43 and together with the coupling resistors provides 36 and 32 for an attenuation of the input signals so that the maximum signal difference between the bases of the linear signal processing range of the amplifier 40 is matched. The respective collectors of transistors 41 and 43 are connected to the positive terminal of an operating voltage source via (not shown) respective loads are connected, which they share with the outputs of the limiter amplifier to have. The respective collector currents of the transistors 41 and 43 change according to the antiphase Versions of the increase signals.
Der Differenzverstärker 50 erhält an seinen Eingängen Signale von den Anschlüssen L und L'und dient als Eingangsstufe eines Begrenzerverstärkers, der einen nichtlinearen Verstärkungskanal für die Anhebungssignale bildet Der Verstärker 50 enthält ein Paar NPN-Transistoren 51,53, deren zusammengeschaltete Emitter über die Kollektor-Emitter-Strecke eines NPN-Stromquellentransistors 55 an Masse geführt ist. Signale vom Anschluß L', die am Ausgang des Emitterfolgertransistors 34 erscheinen, werden der Basis des Transistors 51 über einen Reihenwiderstand 37 zugeführt. Signale vom Anschluß L, die am Ausgang des Emitterfolgertransistors 30 auftreten, werden der Basis des Transistors 53 über einen Reihenwiderstand 33 zugeführt Ein Widerstand 39 verbindet die Basen, der Transistoren 51 und 53. Die Widerstände 37, 39 und 33 bewirken eine Eingangssignaldämpfung, welche geringer ist als die von der linearen Verstärkerschaltung 36, 38, 32 bewirkte Dämpfung, und damit wird ermöglicht, daß die maximale Signalamplitude zwischen den Basen den linearen Signalverarbeitungsbereich des Verstärkers 50 übersteigen kann.The differential amplifier 50 receives signals at its inputs from the connections L and L'and serves as the input stage of a limiter amplifier, which forms a non-linear amplification channel for the boost signals. The amplifier 50 contains a pair of NPN transistors 51, 53 whose interconnected emitters are Emitter path of an NPN current source transistor 55 is led to ground. Signals from the terminal L ' appearing at the output of the emitter follower transistor 34 are fed to the base of the transistor 51 via a series resistor 37. Signals from terminal L, which appear at the output of emitter follower transistor 30, are fed to the base of transistor 53 via a series resistor 33. A resistor 39 connects the bases of transistors 51 and 53. Resistors 37, 39 and 33 cause an input signal attenuation which is lower is than the attenuation caused by the linear amplifier circuit 36, 38, 32, thereby allowing the maximum signal amplitude between the bases to exceed the linear signal processing range of the amplifier 50.
Die Kollektoren der Transistoren 51 und 53 sind einzeln über jeweilige Lastwiderstände 57,59 an den positiven Anschluß (+4,0 V) einer Betriebsspannungsquelle geschaltet. Über den jeweiligen Lastwiderständen 57 und 59 erscheinen gegenphasige Anhebungssignale (deren maximale Amplituden begrenzt sind).The collectors of transistors 51 and 53 are individually connected to the positive via respective load resistors 57, 59 Connection (+4.0 V) of an operating voltage source switched. Via the respective load resistors 57 and 59 appear anti-phase boost signals (whose maximum amplitudes are limited).
Der Differenzverstärker 60, der als Ausgangsstufe des Begrenzerverstärkers dient und eine weitere Begrenzung der Anhebungssignale bewirkt, enthält ein Paar NPN-Transistoren 61 und 63, deren Emitter an den Kollektor eines StromqueUentransistors 65 angeschlossen sind, dessen Emitter wiederum über die Basis-Emitter-Strecke eines Stromquellentransistors 55 an Masse liegt. Die Basis des Transistors 61 ist unmittelbar an den Kollektor des Transistors 51 der Eingangsstufe angeschlossen, und die Basis des Transistors 63 liegt unmittelbar am Kollektor des Transistors 53 der Eingangsstufe. The differential amplifier 60, which serves as the output stage of the limiter amplifier, and a further limitation which causes boost signals, contains a pair of NPN transistors 61 and 63, the emitters of which are connected to the Collector of a StromqueUentransistor 65 are connected, the emitter in turn via the base-emitter path a current source transistor 55 is grounded. The base of the transistor 61 is directly connected to the Collector of transistor 51 connected to the input stage, and the base of transistor 63 is immediately at the collector of transistor 53 of the input stage.
Der Kollektor des Transistors 61 ist unmittelbar mit dem Kollektor des Transistors 41 des linearen Verstärkers verbunden, so daß die summierten Kollektorströme der Transistoren 61 und 63 einen ausgeschnittenen Anhebungssignalstrom (Ip') bilden. Der Kollektor des Transistors 63 liegt unmittelbar am Kollektor des Transistors 43 des linearen Verstärkers, so daß die summierten Kollektorströme der Transistoren 43 und 63 einen ausgeschnittenen Anhebungssignalstrom Ip (der gegenphasig zum Strom Ip'ist) bilden.The collector of transistor 61 is directly connected to the collector of transistor 41 of the linear amplifier so that the summed collector currents of transistors 61 and 63 form a cut-out boost signal current (Ip ') . The collector of transistor 63 is directly connected to the collector of transistor 43 of the linear amplifier, so that the summed collector currents of transistors 43 and 63 form a cut-out boost signal current Ip (which is in phase opposition to current Ip ') .
Zwischen dem positiven Anschluß ( + 3j2V) einer Vorspannungsquelle und der Anode einer Diode 67 liegt ein Widerstand 66; die Kathode der Diode 67 liegt direkt an der Anode einer zweiten Diode 68, deren Kathode wiederum an Masse liegt, so daß das Diodenpaar 67, 68 von der Vorspannungsquelle in Durchlaßrichtung vorgespannt wird. Die Anode der Diode 67 ist unmittelbar an die Basis des StromqueUentransistors 65 angeschlossen, so daß die an dem Diodenpaar 67,68 auftretende Spannung über die Reihenschaltung der Basis-Emitter-Strecken der Stromquellentransjstoren 65, 55 gelegt wird, um deren Basis-Emitter-Übergänge in Durchlaßrichtung vorzuspannen.Between the positive terminal (+ 3j2V) one Bias voltage source and the anode of a diode 67 is a resistor 66; the cathode of diode 67 is direct at the anode of a second diode 68, the cathode of which is in turn grounded, so that the diode pair 67, 68 is forward biased by the bias source. The anode of diode 67 is immediate connected to the base of the StromqueUentransistor 65, so that the occurring at the diode pair 67,68 Voltage across the series connection of the base-emitter paths of the Stromquellentransjstoren 65, 55 is placed in order to forward-bias their base-emitter junctions.
Der Kollektor eines zusätzlichen NPN-Transistors 71 liegt direkt an der Basis des Transistors 55. Der Emitter des Transistors 71 liegt unmittelbar an Masse und schaltet die Koüektor-Emitter-Strecke des Transistors 71 un-The collector of an additional NPN transistor 71 is connected directly to the base of transistor 55. The emitter of transistor 71 is directly connected to ground and switches the coector-emitter path of transistor 71 and
mittelbar parallel zur Basis-Emitter-Strecke des Stromquellentransistors 55 der Eingangsstufe.indirectly parallel to the base-emitter path of the current source transistor 55 of the entrance level.
Ein Eingangsanschluß CC für die Ausschneidesteuerspannung ist mit der Basis eines NPN-Emitterfolgertransistors 75 verbunden (dessen Kollektor unmittelbar am Spannungsanschluß + Vcc liegt). Der Emitter des Transistors 75 liegt über einen Widerstand 73 an der Basis des Transistors 71 und außerdem an der Anode einer Diode 72, deren Kathode unmittelbar an Masse liegt, so daß die Diode 72 unmittelbar parallel zur Basis-Emitter-Strecke des Transistors 71 liegt Eine am Anschluß CC zugeführte positive Ausschneidesteuerspannung bestimmt die Vorspannung des Transistors 71, um den Leitungszustand seiner Kollektor-Emitter-Strecke zu verändern und auf diese Weise den Ausschneidepege! einzustellen, den die A.usgangssignalströme Ip und Ip' enthalten.An input terminal CC for the cutting control voltage is connected to the base of an NPN emitter-follower transistor 75 (the collector of which is directly connected to the voltage terminal + Vcc). The emitter of transistor 75 is connected via a resistor 73 to the base of transistor 71 and also to the anode of a diode 72, the cathode of which is directly connected to ground, so that diode 72 is directly parallel to the base-emitter path of transistor 71 The positive cut-out control voltage supplied to the terminal CC determines the bias voltage of the transistor 71 in order to change the conduction state of its collector-emitter path and in this way the cut-out level! which the output signal currents Ip and Ip ' contain.
Ein PNP-Steuertransistor 69 liegt mit seinem Emitter unmittelbar an der Basis des Stromquellentransistors 65. Der Kollektor des Transistors 69 wird unmittelbar an Masse geführt, so daß die Emitter-Kollektor-Strecke des Transistors 69 unmittelbar parallel zur Reihenschaltung der Basis-Emitter-Strecken der beiden Stromquellentransistoren 65 und 55 liegt. Die Basis des Steuertransistors 69 ist unmittelbar mit dem Eingangsanschluß CC für die Ausschneidesteuerspannung verbunden.A PNP control transistor 69 has its emitter directly on the base of the current source transistor 65. The collector of transistor 69 is connected directly to ground, so that the emitter-collector path of transistor 69 is directly parallel to the series connection of the base-emitter paths two current source transistors 65 and 55 is located. The base of the control transistor 69 is directly connected to the input terminal CC for the cutting control voltage.
Die Ausschneidesteuerspannungsquelle ist in der Zeichnung beispielsweise als handeinstellbares Potentiometer 21 dargestellt, dessen einstellbarer Abgriff unmittelbar am Anschluß CC liegt und dessen feste Endanschlüsse am positiven Anschluß (+ V) einer Gleichspannungsquelle bzw. an deren geerdeten negativen Anschluß liegen. Die Spannung am Anschluß + V kann beispielsweise erheblich größer als die Spannung (2 Yte) sein, die an den in Reihe geschalteten Dioden 67, 68 abfällt. Damit bleibt der Basis-Emitter-Übergang des PNP-Transistors 69 über einen großen Teil des Einstellbereichs des Abgriffs in Sperr-Richtung vorgespannt (wenn die am Abgriff eingestellte Steuerspannung das Potential von 2 Vbe übersteigt). Die einstellbare Ausschneidesteuerspannung kann auch von einer dynamischen Steuerquelle geliefert werden (wie etwa in dem eingangs erwähnten US-Patent 41 67 749). Über einen großen Teil des Einstellbereiches ist der PNP-Steuertransistor 69 gesperrt, die einstellbare Ausschneideschaltung arbeitet in der jetzt gleich beschriebenen Weise.The cutting control voltage source is shown in the drawing, for example, as a manually adjustable potentiometer 21, the adjustable tap of which is directly connected to terminal CC and whose fixed end connections are connected to the positive terminal (+ V) of a DC voltage source or to its grounded negative terminal. The voltage at the terminal + V can, for example, be considerably greater than the voltage (2 Yt e ) which is dropped across the diodes 67, 68 connected in series. The base-emitter junction of the PNP transistor 69 thus remains reverse-biased over a large part of the setting range of the tap (when the control voltage set at the tap exceeds the potential of 2 Vbe ). The adjustable cutout control voltage can also be provided by a dynamic control source (such as in the aforementioned US Pat. No. 4,167,749). The PNP control transistor 69 is blocked over a large part of the setting range, and the adjustable cut-out circuit operates in the manner described below.
Die Basis-Emitter-Strecke des Transistors 65 bildet einen Spannungsteiler mit der Parallelschaltung von (a) der Basis-Emitter-Strecke des Transistors 55 und (b) der Kollektor-Emitter-Strecke des Transistors 71, so daß die an den in Reihe geschalteten Dioden 67 und 68 auftretende Vorspannung geteilt wird mit einem Teilerverhältnis, welches vom Leitungszustand des NPN-Steuertransistors 71 abhängt Wenn die durch den Transistor 71 gebildete Überbrückungsimpedanz (wegen eines Anstiegs der Ausschneidesteuerspannung) absinkt dann nimmt die Basis-Emitter-Spannung (Vbs) des Stromquellentransistors 55 ab, und gleichzeitig steigt die Basis-Emitter-Spannung des Stromquellentransistors 65. Steigt die vom Transistor 71 gebildete Überbrückungsimpedanz (bei einer Abnahme der Ausschneidesteuerspannung), dann wächst die Spannung Fie des Transistors 55, und gleichzeitig nimmt die Spannung Vbe des Transistors 65 komplementär dazu ab.The base-emitter path of the transistor 65 forms a voltage divider with the parallel connection of (a) the base-emitter path of the transistor 55 and (b) the collector-emitter path of the transistor 71, so that the connected in series Diodes 67 and 68 occurring bias is divided with a division ratio, which depends on the conduction state of the NPN control transistor 71.If the bridging impedance formed by the transistor 71 drops (due to an increase in the cut-out control voltage) then the base-emitter voltage (V bs ) of the decreases current source transistor 55 off, and at the same time the base-emitter voltage increases the current source transistor 65 rises, the formed by the transistor 71 bridging impedance (with a decrease in Ausschneidesteuerspannung), the voltage F grows IE of the transistor 55, and at the same time, the voltage V bE of the Transistor 65 complementary to it.
Die Änderung der Ausschneidesteuerspannung wirkt sich so aus, daß sich die Betriebsströme der Differenzverstärker 50 und 60 komplementär zueinander verändern und damit auch sich die jeweiligen Verstärkungen der beiden hintereinandergeschalteten Stufen des Begrenzerverstärkers komplementär verändern. Da Änderungen der vom Transistor 71 gebildeten Gleichstromimpedanz eine vernachlässigbare Auswirkung auf die über den Dioden 67 und 68 auftretende Vorspannung haben, bleibt die Gesamtverstärkung des Begrenzerverstärkers, proportional zum Produkt der Größen der jeweiligen Betriebsströme der Stufen, im wesentlichen konstant und unbeeinflußt, wenn die Aufteilung der Verstärkung zwischen den jeweiligen Stufen verändert wird. Für die Genauigkeit der Ausschneidung wird die unbeeinflußte Größe der Gesamtverstärkung so eingestellt, daß die Verstärkung der jeweiligen nichtlinearen und linearen Verstärkungskanäle im wesentlichen identisch sind.The change in the cutting control voltage has the effect that the operating currents of the differential amplifiers 50 and 60 change complementary to one another and thus also the respective reinforcements change the two stages of the limiter amplifier connected in series in a complementary manner. Because changes of the DC impedance established by transistor 71 has a negligible effect on the have bias voltage occurring across diodes 67 and 68, the overall gain of the limiter amplifier remains, proportional to the product of the sizes of the respective operating currents of the stages, essentially constant and unaffected if the distribution of the gain changes between the respective stages will. For the accuracy of the cutout, the unaffected size of the total gain is set so that that the gain of the respective non-linear and linear gain channels are essentially identical are.
Eine Veränderung der Verstärkungsaufteilung (bei einer Verringerung der Ausschneidesteuerspannung), welche zu einer Anhebung der Verstärkung der Eingangsstufe 50 führt, ergibt eine näher bei der Achse liegende Begrenzung durch die Stufe 60, und dadurch wird der Ausschneidepegel verkleinert. Umgekehrt wird der Ausschneidepegel erhöht, wenn die Verstärkungsaufteilung (durch eine Erhöhung der Ausschneidesteuerspannung) so geändert wird, daß die Verstärkung der Eingangsstufe herabgesetzt wird.A change in the gain distribution (with a decrease in the cutting control voltage), which leads to an increase in the gain of the input stage 50, results in one closer to the axis lying limitation by stage 60, and thereby the clipping level is reduced. Vice versa the clipping level is increased when the gain split (by increasing the clipping control voltage) is changed so that the gain of the input stage is reduced.
Wenn die Stellung des einstellbaren Abgriffs sich jedoch dem masseseitigen Ende des Potentiometers 21 nähert, dann verschiebt sich die Vorspannung der Basis-Emitter-Strecke des PNP-Steuertransistors 69 in Durchlaßrichtung, und die Kollektor-Emitter-Strecke des Transistors 69 leitet. Am Ende des Steuerbereichs, wo der Abgriff an Masse liegt, ist dieses Leiten ausreichend stark, so daß die Stromquellentransistoren 65 und 55 gesperrt werden, daher kein Ausschneiden der Horizontalanhebungssignale mehr erfolgt.However, if the position of the adjustable tap is the end of the potentiometer 21 on the ground side approaches, then the bias of the base-emitter path of the PNP control transistor 69 shifts in Forward direction, and the collector-emitter path of the transistor 69 conducts. At the end of the tax area, where the tap is to ground, this conduction is sufficiently strong that the current source transistors 65 and 55 are blocked, so the horizontal emphasis signals are no longer cut out.
F i g. 3 zeigt eine zusätzliche Signalverarbeitungsschaltung, bei welcher die Anhebungssign al-Ausschneideschaltung nach Fig.2 zweckmäßigerweise verwendet werden kann. Gemäß F i g. 3 werden die (gegentaktigen) ausgeschnittenen Anhebungs-Ausgangssignale (Ip und Ip') der Schaltung nach F i g. 2 als Eingangssignale für einen regelbaren Anhebungssignalverstärker 101 zugeführt, der die ausgeschnittenen Anhebungssignale mit einer Verstärkung (oder Dämpfung) überträgt welche von einer Steuerspannung bestimmt wird, die einem Anhebungssteueranschluß PCzugeführt wird. Die gegentaktigen Ausgangssignale des Verstärkers 101 werden in einer Signalkombinationsschaltung 103 mit den gegentaktigen Ausgangssignalen eines Leuchtdichtesignalverstärkers 105, dem die verzögerten Leuchtdichtesignale am Anschluß L'(F:g. 2) zugeführt werden, zur Bildung eines gegentaktigen angehobenen Leuchtdichtesignals summiert welches einem Verstärker 107 für das angehobene Leuchtdichtesignal zugeführt wird. Der Verstärker 107 wandelt die gegentaktigen angehobenen Leuchtdichtesignale an seinen Eingängen in ein eintaktiges Signal an seinem Ausgangsanschluß O um, von dem das angehobene Leuchtdichtesignal beispielsweise den Matrix-Schaltungen eines Farbfernsehempfängers zugeführt werden kann, um mit den jeweiligen Farbdifferenzsignalen kombiniert zu werden. Das Ausgangssignal des Verstärkers 107 wird auch dem Eingang eines Bandpaßverstärkers 109 zum Zwekke der automatischen Anhebungsregeiung zugeführt Der Verstärker 109, der beispielsweise eine Durchlaßbandbreite von 1 MHz haben kann, die zentrisch um eine Frequenz von etwa 2 MHz liegt überträgt die inF i g. 3 shows an additional signal processing circuit in which the lifting signal cut-out circuit according to FIG. 2 can expediently be used. According to FIG. 3 the (push-pull) cut out boost output signals (Ip and Ip ') of the circuit according to FIG. 2 is supplied as input signals for a controllable boost signal amplifier 101 which transmits the cut boost signals with a gain (or attenuation) which is determined by a control voltage which is fed to a boost control terminal PC. The push-pull output signals of the amplifier 101 are in a signal combination circuit 103 with the push-pull output signals of a luminance signal amplifier 105, to which the delayed luminance signals at the connection L '(F: g. 2) are fed, to form a push-pull increased luminance signal which is added to an amplifier 107 for the increased luminance signal is supplied. The amplifier 107 converts the push-pull increased luminance signals at its inputs into a single-ended signal at its output terminal O , from which the increased luminance signal can be fed to the matrix circuits of a color television receiver, for example, in order to be combined with the respective color difference signals. The output signal of the amplifier 107 is also fed to the input of a bandpass amplifier 109 for the purpose of the automatic gain control
1111th
seinen Durchlaßbereich fallenden Komponenten des angehobenen Leuchtdichtesignals zu einem Spitzendetektor 110, der eine Steuerspannung ableitet, die proportional zur Amplitude der übertragenen Komponenten ist. Diese Steuerspannung (oder Regelspannung) wird dem Anschluß PC zugeführt zur Regelung der Größe der der Kombinationsschaltung 103 zugeführten Anhebungssignale im Sinne eines Entgegenwirkens von Amplitudenänderungen der zugeführten Komponenten. In diesem Zusammenhang sei auf die DE-OS 32 37 421 verwiesen zur genaueren Erläuterung der Betriebsweise einer solchen automatischen Anhebungsregelschaltung und zur Veranschaulichung von vorteilhaften Schaltungsbeispielen, mit denen die Funktionen der Elemente 101, 103, 105, 107, 109 und 110 (ebenso wie der Zuordnung einer manuell betätigbaren Anhebungseinstellung) realisiert werden können.its passband components of the increased luminance signal to a peak detector 110, which derives a control voltage which is proportional to the amplitude of the transmitted components. This control voltage (or regulating voltage) is fed to the terminal PC for regulating the size of the boost signals fed to the combination circuit 103 in the sense of counteracting changes in the amplitude of the fed components. In this context, reference is made to DE-OS 32 37 421 for a more detailed explanation of the mode of operation of such an automatic increase control circuit and to illustrate advantageous circuit examples with which the functions of elements 101, 103, 105, 107, 109 and 110 (as well as the Assignment of a manually operable lift setting) can be realized.
Ein Vorteil der Schaltung nach F i g. 3 mit dem einstellbaren Ausschneidesystem nach Fig.2 liegt darin, daß jegliche nachteiligen Auswirkungen des Anhebungspegels bei Einstellung des Ausschneidepegels vermieden werden. Zur Veranschaulichung sei beispielsweise der Fall betrachtet, daß die Ausschneidesteuerspannung im Sinne einer Vergrößerung des Ausschneidepegels verändert wird, um Rauschkomponenten in den Anhebungs-Ausgangssignalen der Schaltung nach F i g. 2 in stärkerem Maße zu entfernen. Eine Folge der Entfernung eines solchen größeren Kernamplitudenbereiches stellt die Verringerung der Amplitude der verbleibenden Anhebungssignalkomponenten in den Ausgangssignalen Ip und /p'dar. Das in Fig. 3 dargestellte automatische Anhebungsregelsystem neigt jedoch dazu, jeglicher Abschwächung der Anhebungseffekte entgegenzuwirken, die eine solche Amplitudenverringerung möglicherweise verursachen kann durch das Auftreten kompensierender Änderungen der Verstärkung des Verstärkers 101. An advantage of the circuit according to FIG. 3 with the adjustable cutout system of Figure 2 is that any adverse effects of the boost level when adjusting the cutout level are avoided. By way of illustration, consider, for example, the case where the cutout control voltage is changed to increase the cutout level in order to remove noise components in the boost output signals of the circuit of FIG. 2 to be removed to a greater extent. One consequence of removing such a larger core amplitude range is the reduction in the amplitude of the remaining boost signal components in the output signals Ip and / p '. The automatic boost control system illustrated in FIG. 3, however, tends to counteract any weakening of the boost effects which such amplitude reduction may possibly cause through the occurrence of compensating changes in the gain of amplifier 101.
Nachstehend seien einige Werte für die Elemente der Schaltung nach F i g. 2 angegeben:Below are some values for the elements of the circuit of FIG. 2 stated:
4040
Widerstände 26,28 2kQResistors 26.28 2kΩ
Widerstand 27 680 ΩResistance 27 680 Ω
Widerstände 32,36 2,4 VD. Resistors 32.36 2.4 VD.
Widerstände 33,37 470 ΩResistors 33.37 470 Ω
Widerstand 38 1000 ΩResistance 38 1000 Ω
Widerstand 39 4,7 kD. Resistor 39 4.7 kD.
Widerstände 46,57,59 500 ΩResistors 46,57,59 500 Ω
Widerstand 66 13,3 ΙίΩResistance 66 13.3 ΙίΩ
Widerstand 73 25 kΩResistance 73 25 kΩ
Spannung (+ Vcc) 11,2 VVoltage (+ Vcc) 11.2V
Hierzu 2 Blatt ZeichnungenFor this purpose 2 sheets of drawings
5555
6060
6565
Claims (12)
durch eine Veränderungsschaltung (21, 23) für die Signalaufteilung, die mit der ersten und der zweiten Signalverstärkerstufe gekoppelt ist, zur selektiven Veränderung der Verstärkungsaufteilung zwischen der ersten und zweiten Signalverstärkerstufe praktisch ohne Beeinflussung der Gesamtverstärkung des Begrenzerverstärkers.by a derivation circuit (17) for the cut-out signal which is controlled by the output signals of the first and second signal transmission circuits and generates a cut-out form of the signals which is the difference between a linearly amplified form of the signals and a limited form of the signals, and
by a change circuit (21, 23) for the signal division, which is coupled to the first and the second signal amplifier stage, for the selective change of the gain division between the first and second signal amplifier stage practically without influencing the overall gain of the limiter amplifier.
durch eine Einrichtung (107,109,110), der das angehobene Leuchtdichteausgangssignal zugeführt wird und die die Verstärkung des Anhebungssignalverstärkers bestimmt.by a signal combination circuit (103) which combines the output signal of the controllable boost signal amplifier with the luminance signals derived from the source to form a boosted luminance output signal, and
by means (107,109,110) to which the raised luminance output signal is fed and which determines the gain of the boost signal amplifier.
daß eine Verzögerungsleitung (29) mit ihrem Eingang an die Leuchtdichtesignalquelle angeschlossen ist,that the signal source is a luminance signal source (105) in a television receiver,
that a delay line (29) has its input connected to the luminance signal source,
daß die zweite Signalübertragungsschaltung (15) eine nichtlineare Signalübertragungsschaltung mit einem Begrenzerverstärker enthält, der einen zweiten und einen dritten Differenzverstärker (50 bzw. 60) enthält, die in Kaskade miteinander geschaltet sind und deren zweiten an einem Paar Eingängen die Signale vom Eingang (L)bzw. vom Ausgang (L')der Verzögerungsleitung (29) zugeführt werden,
daß die Einrichtung zur Veränderung der Verstärkungsaufteilung an den zweiten und den dritten Differenzverstärker (50 bzw. 60) zur gleichzeitigen Veränderung der Verstärkungsgrade des zweiten und dritten Differenzverstärkers in einander entgegengesetzten Richtungen angeschlossen ist, daß die Gesamtverstärkung der nicht linearen Signalübertragungsschaltung unabhängig vom Betrieb der die Verstärkungsaufteilung ändernden Einrichtung und im wesentlichen gleich der Verstärkung der linearen Signalübertragungsschaltung ist, und
daß die Ableitungsschaltung (17) für die ausgeschnittene Signalform die Ausgangssignale der linearen Signalübertragungsschaltung und der nichtlinearen Signaiübertragungsschaltung kombiniert zu einem Anhebungssignal mit ausgeschnittenem Signalbereich, wobei der Ausschneidepegel abhängig vom Betrieb der Verstärkungseinstelleinrichtung ist.that the first signal transmission circuit (13) contains a linear signal transmission circuit with a first differential amplifier (40) to which the signals occurring at the input (L) and output (L ') of the delay line (29) are fed to a pair of input connections,
that the second signal transmission circuit (15) contains a non-linear signal transmission circuit with a limiter amplifier which contains a second and a third differential amplifier (50 and 60) which are connected in cascade with one another and the second of which at a pair of inputs receives the signals from the input (L) respectively. are fed from the output (L ') of the delay line (29),
that the device for changing the gain distribution is connected to the second and third differential amplifiers (50 and 60) for simultaneous change of the gain of the second and third differential amplifier in mutually opposite directions, that the overall gain of the non-linear signal transmission circuit is independent of the operation of the gain distribution changing means and is substantially equal to the gain of the linear signal transmission circuit, and
that the cut-out waveform deriving circuit (17) combines the output signals of the linear signal transmission circuit and the non-linear signal transmission circuit into an emphasis signal with a cut-out signal range, the cut-out level being dependent on the operation of the gain adjusting means.
durch eine Einrichtung (110), die unter Steuerung durch die Amplitude eines Ausgangssignals des frequenzselektiven Verstärkers die Verstärkung der Anhebungssignalübertragungsschaltung bestimmt.by a combination circuit (103) for the output signal of the gain-controlled boost signal transmission circuit with the luminance signals derived from the source (105) to form a cut-out luminance signal, by a frequency-selective amplifier (109) to which the cut-out luminance signal is fed at an input and which has a bandpass pass band, which comprises a high-frequency range of the frequency band occupied by the luminance signal, and
by means (110) which, under the control of the amplitude of an output signal of the frequency selective amplifier, determines the gain of the enhancement signal transmission circuit.
Emitter-Strecke des ersten Stromquellentransistors 15 Die Erfindung befaßt sich nun mit der Schaffung einer (55) geschaltet ist und der zweite Steuertransistor solchen, hier als Amplitudensieb bezeichneten Aus-(69) mit seiner Kollektor-Emitter-Strecke über die sehneideschaltung, weiche eine Einsteilung des AusReihenschaltung der Basis-Emitter-Strecken des er- schneidepegels erlaubt, jedoch keine kapazitiven EIesten und zweiten Stromquellentransistor", geschaltet mente zum Aufbau benötigt und sich bequem und wirtist, 20 schaftlich in integrierter Form realisieren läßt Bei der daß eine einstellbare Gleichspannungsquelle (21) Verwendung eines derartigen Amplitudensiebes kann und eine Einrichtung (CC, 75) vorgesehen sind, wel- der äußerste minimale Ausschneidepegel des Einstellbeche die einstellbare Gleichspannung den Basen des reiches noch einen endlichen Rest-Ausschneidepegel ersten und zweiten Steuertransistors zuführt. übrig lassen.The emitter and collector supply the operating current for the signal amplifier stage (50), which in certain cases of application of such amplitudes, the possibility of an adjustability of the that a second current source transistor (65) with Ba amplitude filtering level may be desirable. This can be done sis, emitter and collector the operating current for the 5 by manual setting of this level (as supplied by the second signal amplifier stage (60), for example by RH McMann, et al. On the Seidaß the respective base-emitter sections of the first 221-228 of the March 1968 issue of the SMPTE Joursten and the second current source transistor in series in the essay "Improved Signal Processing Techni über die bias voltage source are switched, ques for Color Television Broadcasting" described that a first and a second control transistor (71 is io), or you can set the cut-out level dynamically or 69) with each base, emitter and collector (as described for example in US Pat Control transistor (71) is changed as a function of the noise level, which is associated with its collector-emitter path over the base one gen video signal is detected).
Emitter path of the first current source transistor 15 The invention is now concerned with the creation of a (55) connected and the second control transistor such, here referred to as an amplitude sieve Aus (69) with its collector-emitter path over the cutting circuit, soft a graduation The series connection of the base-emitter sections of the cutting level is permitted, but no capacitive elements and second current source transistor, switched elements are required for construction and can be implemented conveniently and economically, 20 economically in an integrated form, with an adjustable DC voltage source (21) Such an amplitude filter can be used and a device (CC, 75) can be provided which, at the extreme minimum cut-out level of the adjustment cup, supplies the adjustable DC voltage to the bases of the region with a finite residual cut-out level to the first and second control transistor.
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US36385682A | 1982-03-31 | 1982-03-31 | |
US36386882A | 1982-03-31 | 1982-03-31 |
Publications (2)
Publication Number | Publication Date |
---|---|
DE3311641A1 DE3311641A1 (en) | 1983-10-06 |
DE3311641C2 true DE3311641C2 (en) | 1985-11-21 |
Family
ID=27002235
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
DE3311641A Expired DE3311641C2 (en) | 1982-03-31 | 1983-03-30 | Adjustable amplitude sieve |
Country Status (6)
Country | Link |
---|---|
KR (1) | KR920000983B1 (en) |
AT (1) | AT387878B (en) |
DE (1) | DE3311641C2 (en) |
FR (1) | FR2524747B1 (en) |
GB (1) | GB2118007B (en) |
IT (1) | IT1175305B (en) |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
ES2043513B1 (en) * | 1991-07-17 | 1994-08-01 | Bertran Electronica Sa | NON-LINEAR VIDEO PROCESSING CIRCUIT FOR COLOR TVS. |
Family Cites Families (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4167749A (en) * | 1977-05-26 | 1979-09-11 | Rca Corporation | Noise reduction apparatus |
US4399460A (en) * | 1981-10-09 | 1983-08-16 | Rca Corporation | Video signal peaking control system with provision for automatic and manual control |
-
1983
- 1983-03-28 GB GB08308450A patent/GB2118007B/en not_active Expired
- 1983-03-29 KR KR1019830001275A patent/KR920000983B1/en not_active IP Right Cessation
- 1983-03-30 IT IT20378/83A patent/IT1175305B/en active
- 1983-03-30 DE DE3311641A patent/DE3311641C2/en not_active Expired
- 1983-03-30 FR FR838305258A patent/FR2524747B1/en not_active Expired - Lifetime
- 1983-03-30 AT AT0112783A patent/AT387878B/en active
Also Published As
Publication number | Publication date |
---|---|
GB8308450D0 (en) | 1983-05-05 |
GB2118007A (en) | 1983-10-19 |
GB2118007B (en) | 1985-11-13 |
KR920000983B1 (en) | 1992-01-31 |
IT8320378A0 (en) | 1983-03-30 |
AT387878B (en) | 1989-03-28 |
IT1175305B (en) | 1987-07-01 |
DE3311641A1 (en) | 1983-10-06 |
FR2524747A1 (en) | 1983-10-07 |
KR840004643A (en) | 1984-10-22 |
FR2524747B1 (en) | 1990-04-27 |
ATA112783A (en) | 1988-08-15 |
IT8320378A1 (en) | 1984-09-30 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
DE3430933C2 (en) | ||
DE3234240C2 (en) | ||
DE68919383T2 (en) | Amplifier circuit. | |
DE3323277C2 (en) | ||
DE3315663C2 (en) | Circuit for dynamic suppression of small alternating signal amplitudes for an image display system | |
DE3237421C2 (en) | Arrangement for automatic and manual regulation of the high-frequency steepening content of a video signal | |
DE3116230C2 (en) | Adjustable amplifier circuit | |
DE68920399T2 (en) | Filter circuit arrangement. | |
EP0098015A2 (en) | Circuit arrangement for increasing the edge sharpness of a video signal | |
DE2057532C2 (en) | Control circuit for controlling the gain of the RF amplifier and the IF amplifier of a heterodyne receiver | |
DE3311639C2 (en) | ||
DE2308835B2 (en) | Adjustable amplifier for electrical signals | |
DE3248552C2 (en) | ||
DE3009904C2 (en) | Circuit arrangement for compensating the gain of a transistor against temperature changes | |
DE4111495A1 (en) | AGAINST CLOCK STAGE | |
DE69018184T2 (en) | Push-pull filter circuit. | |
DE3311641C2 (en) | Adjustable amplitude sieve | |
DE69318884T2 (en) | Sample and hold circuitry with full signal modulation compensation using bipolar transistors of one type | |
DE3125200C2 (en) | Feedback-stabilized intermediate frequency amplifier for television purposes | |
DE1951295B2 (en) | CONTROLLED TRANSISTOR AMPLIFIER | |
DE2919072A1 (en) | SYMMETRIC AMPLIFIER WITH CONTROLLABLE GAIN | |
DE3125199C2 (en) | Television intermediate frequency amplifier | |
DE3010242A1 (en) | TELEVISION RECEIVER WITH OVERCOVER PROTECTION | |
DE3116228C2 (en) | Amplifier circuit with controllable gain | |
AT394289B (en) | AUTOMATIC GAIN CONTROL |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
8110 | Request for examination paragraph 44 | ||
D2 | Grant after examination | ||
8364 | No opposition during term of opposition | ||
8327 | Change in the person/name/address of the patent owner |
Owner name: RCA LICENSING CORP., PRINCETON, N.J., US |
|
8320 | Willingness to grant licences declared (paragraph 23) |