DE2731482B1 - Demultiplexer - Google Patents

Demultiplexer

Info

Publication number
DE2731482B1
DE2731482B1 DE19772731482 DE2731482A DE2731482B1 DE 2731482 B1 DE2731482 B1 DE 2731482B1 DE 19772731482 DE19772731482 DE 19772731482 DE 2731482 A DE2731482 A DE 2731482A DE 2731482 B1 DE2731482 B1 DE 2731482B1
Authority
DE
Germany
Prior art keywords
demultiplexer
pulse
flip
switch
zero
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Ceased
Application number
DE19772731482
Other languages
German (de)
Inventor
Hans Dipl-Ing Rehm
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Siemens AG
Original Assignee
Siemens AG
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Siemens AG filed Critical Siemens AG
Priority to DE19772731482 priority Critical patent/DE2731482B1/en
Publication of DE2731482B1 publication Critical patent/DE2731482B1/en
Ceased legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04JMULTIPLEX COMMUNICATION
    • H04J3/00Time-division multiplex systems
    • H04J3/02Details
    • H04J3/04Distributors combined with modulators or demodulators
    • H04J3/047Distributors with transistors or integrated circuits
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L25/00Baseband systems
    • H04L25/02Details ; arrangements for supplying electrical power along data transmission lines
    • H04L25/14Channel dividing arrangements, i.e. in which a single bit stream is divided between several baseband channels and reassembled at the receiver

Description

Die D-Flipflops 1 und 2 wirken als Abtaster sowie als RZ-NRZ-Umsetzer, wobei sie nur jeweils jedes zweite Bit am Eingang 3 berücksichtigen. Der Informationszustand am D-Eingang wird also durch den Takt abgetastet und erscheint am Ausgang für eine ganze Taktzeit. So können beispielsweise aus einem 600-Mbit/s-Eingangssignal zwei 300-Mbit/s-Ausgangssignale gewonnen werden. Wie aus dem Pulsplan in F i g. 2 zu erkennen ist, sind die Taktschwingungen bund d der halben Bitfolgefrequenz des Eingangssignals um 1800 gegeneinander phasenverschoben, so daß die von dem einen D-Flipflop nicht erfaßten Bits jeweils vom anderen D-Flipflop abgetastet werden Der Vorteil dieser Anordnung gegenüber bekannten Realisierungen besteht darin, daß das Demultiplexen und die RZ-NRZ-Umsetzung schaltungsmäßig einfach mit zwei D-Flipflops bewältigt wird, deren maximale Betriebs- oder Umschalt-Frequenz außerdem nur gleich der halben Bitfolgefrequenz des zu demultiplexenden Eingangssignals sein muß. The D flip-flops 1 and 2 act as scanners and as RZ-NRZ converters, whereby they only take into account every second bit at input 3. The information state at the D input is therefore sampled by the clock and appears at the output for a whole cycle time. For example, from a 600 Mbit / s input signal, two 300 Mbit / s output signals can be obtained. As shown in the heart rate plan in FIG. 2 to can be seen, the clock oscillations and d are half the bit rate of the input signal phase shifted by 1800, so that one of the D flip-flops does not detected bits are each scanned by the other D flip-flop The advantage of this Arrangement over known implementations is that the demultiplexing and the RZ-NRZ implementation can be easily accomplished with two D flip-flops in terms of circuitry whose maximum operating or switching frequency is only half that Bit rate of the input signal to be demultiplexed must be.

Claims (1)

Patentanspruch: Demultiplexer zur Trennung zweier in einem Puls verschachtelter binarer Signale mittels eines elektronischen Umschalters, dadurch ge kenn -zeichnet, daß als Umschalter zwei mit der halben Bitfolgefrequenz des Pulses getaktete D-Flipflops 2) vorgesehen sind. Claim: Demultiplexer for separating two nested in one pulse binary signals by means of an electronic switch, marked thereby, that as a switch two D flip-flops clocked with half the bit rate of the pulse 2) are provided. Die Erfindung betrifft einen Demultiplexer zur Trennung zweier in einem Puls verschachtelter binärer Signale mittels eines elektronischen Umschalters. The invention relates to a demultiplexer for separating two in a pulse of nested binary signals by means of an electronic switch. Bei derartigen Demultiplexern ist der Umschalter mit Hilfe von UND-Gattern realisiert, in denen Signal und Takt verknüpft werden Der Nachteil dieser Anordnungen besteht darin, daß die Ausgangssignale dieses Gatterumschalters RZ-Form (return to zero) haben. Bei dieser Form kehrt jeder Impuls innerhalb eines Zeitschlitzes zu Null zurück. Werden Ausgangssignale in NRZ-Form (non return to zero) benötigt, so sind zwei zusatzliche Umsetzer (RZ-NRZ-Umsetzer) mit beispielsweise zwei D-Flipflops erforderlich. Bei Impulsen dieser Form geht die Spannung beispielsweise zwischen zwei benachbarten Impulsen nicht auf Null zurück. In such demultiplexers, the changeover switch is made with the aid of AND gates realized in which signal and clock are linked The disadvantage of these arrangements consists in that the output signals of this gate switch RZ form (return to zero). In this form, each pulse returns within a time slot back to zero. If output signals are required in NRZ form (non return to zero), there are two additional converters (RZ-NRZ converters) with, for example, two D flip-flops necessary. In the case of pulses of this type, the voltage goes between, for example two adjacent pulses do not return to zero. Aufgabe der Erfindung ist es, einen Demultiplexer zu realisieren, der unmittelbar Ausgangssignale in NRZ-Form abgibt Ausgehend von einem Demultiplexer der einleitend geschilderten Art wird diese Aufgabe erfindungsgemäß dadurch gelöst, daß als Umschalter zwei mit der halben Bittaktfrequenz des Pulses getaktete D-Flipflops vorgesehen sind. The object of the invention is to implement a demultiplexer, which immediately emits output signals in NRZ form, starting from a demultiplexer of the type described in the introduction, this object is achieved according to the invention by that as a switch two D flip-flops clocked with half the bit rate of the pulse are provided. Anhand eines Ausführungsbeispieles wird die Erfindung nachstehend näher erläutert. The invention is described below using an exemplary embodiment explained in more detail. F i g. 1 zeigt einen erfindungsgemäßen Demultiplexer und Fig.2 zeigt einen Pulsplan zur Erläuterung dieses Demultiplexers. F i g. 1 shows a demultiplexer according to the invention and FIG a pulse plan to explain this demultiplexer. F i g. 1 zeigt einen erfindungsgemäßen Demultiplexer mit einem ersten D-Flipflop 1, mit einem Signaleingang 3, mit einem Takteingang 4, mit einem Kanalausgang 6 für einen Kanal 1, mit einem zweiten D-Flipflop 2, mit einem Takteingang 5 und mit einem Kanalausgang 7 für einen Kanal 11. F i g. 1 shows a demultiplexer according to the invention with a first one D flip-flop 1, with a signal input 3, with a clock input 4, with a channel output 6 for a channel 1, with a second D flip-flop 2, with a clock input 5 and with one channel output 7 for one channel 11. Der Pulsplan in F i g. 2 zeigt die Kanäle K sowie Pulse a bis e, die an den entsprechend bezeichneten Schaltungspunkten in F i g. 1 auftreten. The heart rate plan in FIG. 2 shows channels K and pulses a to e, those at the correspondingly designated circuit points in FIG. 1 occur.
DE19772731482 1977-07-12 1977-07-12 Demultiplexer Ceased DE2731482B1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
DE19772731482 DE2731482B1 (en) 1977-07-12 1977-07-12 Demultiplexer

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
DE19772731482 DE2731482B1 (en) 1977-07-12 1977-07-12 Demultiplexer

Publications (1)

Publication Number Publication Date
DE2731482B1 true DE2731482B1 (en) 1979-01-18

Family

ID=6013753

Family Applications (1)

Application Number Title Priority Date Filing Date
DE19772731482 Ceased DE2731482B1 (en) 1977-07-12 1977-07-12 Demultiplexer

Country Status (1)

Country Link
DE (1) DE2731482B1 (en)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE3144801A1 (en) * 1981-11-11 1983-06-09 AEG-Telefunken Nachrichtentechnik GmbH, 7150 Backnang Digital broadband demultiplexer
FR2688967A1 (en) * 1992-03-17 1993-09-24 Thomson Csf Method and device for asynchronous demultiplexing and multiplexing of a digital signal

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE3144801A1 (en) * 1981-11-11 1983-06-09 AEG-Telefunken Nachrichtentechnik GmbH, 7150 Backnang Digital broadband demultiplexer
FR2688967A1 (en) * 1992-03-17 1993-09-24 Thomson Csf Method and device for asynchronous demultiplexing and multiplexing of a digital signal

Similar Documents

Publication Publication Date Title
DE3509904C2 (en)
EP0122946B1 (en) Cmos - full binary adder
DE2556828C3 (en) Dynamic shift register made of insulated-film field effect transistors
EP0225396B1 (en) Digital phase measuring circuit
DE3338397C2 (en) Clock pulse generation circuit
DE3743586C2 (en)
DE2712974B1 (en) Circuit arrangement for generating signals in the code-mark inversion code
DE2706904A1 (en) BISTABLE CIRCUIT
DE60030026T2 (en) Opening distortion reduction in parallel A / D converter
DE2731482B1 (en) Demultiplexer
DE3519929A1 (en) CIRCUIT ARRANGEMENT FOR SCANING A TERNAERAL SIGNAL
EP0141946A2 (en) Circuit arrangement for synchronising the transitions of binary signals with a clock
DE3331205A1 (en) SYNCHRONOUS PATTERN
DE2529448C2 (en) Circuit arrangement for converting NRZ signals into RZ signals, in particular for synchronous time division multiplexing
DE2427603A1 (en) CIRCUIT ARRANGEMENT FOR REPLICATING THE WAVE SHAPE OF TELEGRAPHIC STEP PULSES WITH DIGITAL MEANS
DE3832330C2 (en) Circuit arrangement for deriving horizontal-frequency and critical-frequency pulses
EP0093899B1 (en) Circuit for matching test equipment with a test piece
DE3324820C2 (en)
DE3248566C2 (en) Method and circuit arrangement for the transmission of data signals
EP0035674B1 (en) Switchable free running scrambler and descrambler arrangement
EP0326856A1 (en) Electronic pulse counter
EP0722220A1 (en) Frequency detector using multiple phase detectors
DE2605380C3 (en) Circuit arrangement for generating a square wave from the mixture of two square waves with one another
DE3246211A1 (en) Circuit arrangement for detecting sequences of identical binary values
DE3239936A1 (en) Circuit arrangement for converting an input signal with bounce into bounce-free output signals

Legal Events

Date Code Title Description
8235 Patent refused