Claims (1)
Patentanspruch: Demultiplexer zur Trennung zweier in einem Puls verschachtelter
binarer Signale mittels eines elektronischen Umschalters, dadurch ge kenn -zeichnet,
daß als Umschalter zwei mit der halben Bitfolgefrequenz des Pulses getaktete D-Flipflops
2) vorgesehen sind. Claim: Demultiplexer for separating two nested in one pulse
binary signals by means of an electronic switch, marked thereby,
that as a switch two D flip-flops clocked with half the bit rate of the pulse
2) are provided.
Die Erfindung betrifft einen Demultiplexer zur Trennung zweier in
einem Puls verschachtelter binärer Signale mittels eines elektronischen Umschalters. The invention relates to a demultiplexer for separating two in
a pulse of nested binary signals by means of an electronic switch.
Bei derartigen Demultiplexern ist der Umschalter mit Hilfe von UND-Gattern
realisiert, in denen Signal und Takt verknüpft werden Der Nachteil dieser Anordnungen
besteht darin, daß die Ausgangssignale dieses Gatterumschalters RZ-Form (return
to zero) haben. Bei dieser Form kehrt jeder Impuls innerhalb eines Zeitschlitzes
zu Null zurück. Werden Ausgangssignale in NRZ-Form (non return to zero) benötigt,
so sind zwei zusatzliche Umsetzer (RZ-NRZ-Umsetzer) mit beispielsweise zwei D-Flipflops
erforderlich. Bei Impulsen dieser Form geht die Spannung beispielsweise zwischen
zwei benachbarten Impulsen nicht auf Null zurück. In such demultiplexers, the changeover switch is made with the aid of AND gates
realized in which signal and clock are linked The disadvantage of these arrangements
consists in that the output signals of this gate switch RZ form (return
to zero). In this form, each pulse returns within a time slot
back to zero. If output signals are required in NRZ form (non return to zero),
there are two additional converters (RZ-NRZ converters) with, for example, two D flip-flops
necessary. In the case of pulses of this type, the voltage goes between, for example
two adjacent pulses do not return to zero.
Aufgabe der Erfindung ist es, einen Demultiplexer zu realisieren,
der unmittelbar Ausgangssignale in NRZ-Form abgibt Ausgehend von einem Demultiplexer
der einleitend geschilderten Art wird diese Aufgabe erfindungsgemäß dadurch gelöst,
daß als Umschalter zwei mit der halben Bittaktfrequenz des Pulses getaktete D-Flipflops
vorgesehen sind. The object of the invention is to implement a demultiplexer,
which immediately emits output signals in NRZ form, starting from a demultiplexer
of the type described in the introduction, this object is achieved according to the invention by
that as a switch two D flip-flops clocked with half the bit rate of the pulse
are provided.
Anhand eines Ausführungsbeispieles wird die Erfindung nachstehend
näher erläutert. The invention is described below using an exemplary embodiment
explained in more detail.
F i g. 1 zeigt einen erfindungsgemäßen Demultiplexer und Fig.2 zeigt
einen Pulsplan zur Erläuterung dieses Demultiplexers. F i g. 1 shows a demultiplexer according to the invention and FIG
a pulse plan to explain this demultiplexer.
F i g. 1 zeigt einen erfindungsgemäßen Demultiplexer mit einem ersten
D-Flipflop 1, mit einem Signaleingang 3, mit einem Takteingang 4, mit einem Kanalausgang
6 für einen Kanal 1, mit einem zweiten D-Flipflop 2, mit einem Takteingang 5 und
mit einem Kanalausgang 7 für einen Kanal 11. F i g. 1 shows a demultiplexer according to the invention with a first one
D flip-flop 1, with a signal input 3, with a clock input 4, with a channel output
6 for a channel 1, with a second D flip-flop 2, with a clock input 5 and
with one channel output 7 for one channel 11.
Der Pulsplan in F i g. 2 zeigt die Kanäle K sowie Pulse a bis e,
die an den entsprechend bezeichneten Schaltungspunkten in F i g. 1 auftreten. The heart rate plan in FIG. 2 shows channels K and pulses a to e,
those at the correspondingly designated circuit points in FIG. 1 occur.