DE2513063A1 - Integrierter rechner oder rechenwerk fuer wahlweise acht oder zwoelf ziffern mit einer bedingten verknuepfungs- aenderungsschaltung - Google Patents

Integrierter rechner oder rechenwerk fuer wahlweise acht oder zwoelf ziffern mit einer bedingten verknuepfungs- aenderungsschaltung

Info

Publication number
DE2513063A1
DE2513063A1 DE19752513063 DE2513063A DE2513063A1 DE 2513063 A1 DE2513063 A1 DE 2513063A1 DE 19752513063 DE19752513063 DE 19752513063 DE 2513063 A DE2513063 A DE 2513063A DE 2513063 A1 DE2513063 A1 DE 2513063A1
Authority
DE
Germany
Prior art keywords
logic
conditional
memory
address
control
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
DE19752513063
Other languages
German (de)
English (en)
Inventor
Jun Bruce Wilbur Kinney
John Roger Spence
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Boeing North American Inc
Original Assignee
Rockwell International Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Rockwell International Corp filed Critical Rockwell International Corp
Publication of DE2513063A1 publication Critical patent/DE2513063A1/de
Pending legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G06COMPUTING OR CALCULATING; COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F12/00Accessing, addressing or allocating within memory systems or architectures
    • G06F12/02Addressing or allocation; Relocation
    • G06F12/04Addressing variable-length words or parts of words

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Static Random-Access Memory (AREA)
  • Logic Circuits (AREA)
  • Memory System (AREA)
DE19752513063 1974-04-01 1975-03-25 Integrierter rechner oder rechenwerk fuer wahlweise acht oder zwoelf ziffern mit einer bedingten verknuepfungs- aenderungsschaltung Pending DE2513063A1 (de)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
US05/456,997 US3965459A (en) 1974-04-01 1974-04-01 Selectable eight or twelve digit integrated circuit calculator and conditional gate output signal modification circuit therefor

Publications (1)

Publication Number Publication Date
DE2513063A1 true DE2513063A1 (de) 1975-10-16

Family

ID=23815003

Family Applications (1)

Application Number Title Priority Date Filing Date
DE19752513063 Pending DE2513063A1 (de) 1974-04-01 1975-03-25 Integrierter rechner oder rechenwerk fuer wahlweise acht oder zwoelf ziffern mit einer bedingten verknuepfungs- aenderungsschaltung

Country Status (6)

Country Link
US (1) US3965459A (GUID-C5D7CC26-194C-43D0-91A1-9AE8C70A9BFF.html)
JP (1) JPS50134528A (GUID-C5D7CC26-194C-43D0-91A1-9AE8C70A9BFF.html)
CA (1) CA1018668A (GUID-C5D7CC26-194C-43D0-91A1-9AE8C70A9BFF.html)
DE (1) DE2513063A1 (GUID-C5D7CC26-194C-43D0-91A1-9AE8C70A9BFF.html)
GB (1) GB1496563A (GUID-C5D7CC26-194C-43D0-91A1-9AE8C70A9BFF.html)
IT (1) IT1029841B (GUID-C5D7CC26-194C-43D0-91A1-9AE8C70A9BFF.html)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN106936093A (zh) * 2017-05-11 2017-07-07 福建源光电装有限公司 智能导线剥皮装置及其控制方法

Families Citing this family (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
NL7612223A (nl) * 1976-11-04 1978-05-08 Philips Nv Geintegreerde schakeling.
FR2403693A1 (fr) * 1977-09-16 1979-04-13 Thomson Csf Circuit de commutation electronique
US4307447A (en) * 1979-06-19 1981-12-22 Gould Inc. Programmable controller
US4306298A (en) * 1979-10-09 1981-12-15 Texas Instruments Incorporated Memory system for microprocessor with multiplexed address/data bus
US4443864A (en) * 1979-10-09 1984-04-17 Texas Instruments Incorporated Memory system for microprocessor with multiplexed address/data bus
US4383296A (en) 1980-05-16 1983-05-10 Apple Computer, Inc. Computer with a memory system for remapping a memory having two memory output buses for high resolution display with scrolling of the displayed characters
US4477738A (en) * 1982-06-14 1984-10-16 Ibm Corporation LSSD Compatible clock driver
US4675848A (en) * 1984-06-18 1987-06-23 Visic, Inc. Dynamic RAM memory
US4639614A (en) * 1985-09-13 1987-01-27 Rca Corporation Solid state RF switch with self-latching capability
US5298814A (en) * 1992-08-18 1994-03-29 Micro Power Systems, Inc. Active analog averaging circuit and ADC using same
US5789966A (en) * 1996-09-18 1998-08-04 International Business Machines Corporation Distributed multiplexer
US7466165B1 (en) * 2007-09-13 2008-12-16 International Business Machines Corporation Transmission gate multiplexer

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5137107B2 (GUID-C5D7CC26-194C-43D0-91A1-9AE8C70A9BFF.html) * 1972-05-11 1976-10-13

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN106936093A (zh) * 2017-05-11 2017-07-07 福建源光电装有限公司 智能导线剥皮装置及其控制方法

Also Published As

Publication number Publication date
US3965459A (en) 1976-06-22
CA1018668A (en) 1977-10-04
IT1029841B (it) 1979-03-20
GB1496563A (en) 1977-12-30
JPS50134528A (GUID-C5D7CC26-194C-43D0-91A1-9AE8C70A9BFF.html) 1975-10-24

Similar Documents

Publication Publication Date Title
DE68928213T2 (de) Inhaltadressierte Speicherzellenanordnung
DE68914172T2 (de) Datenverarbeitungssystem und Videoverarbeitungssystem mit einem derartigen Datenverarbeitungssystem.
DE2716369C2 (GUID-C5D7CC26-194C-43D0-91A1-9AE8C70A9BFF.html)
DE3485905T2 (de) Adressenuebersetzungsspeicher.
DE2234867C2 (de) Anordnung in einer Datenverarbeitungsanlage zum Steuern der Verarbeitung zweier voneinander unabhängiger Befehlsfolgen
EP0097725B1 (de) Einrichtung im Befehlswerk eines mikroprogrammgesteuerten Prozessors zur direkten hardwaregesteuerten Ausführung bestimmter Instruktionen
DE2513063A1 (de) Integrierter rechner oder rechenwerk fuer wahlweise acht oder zwoelf ziffern mit einer bedingten verknuepfungs- aenderungsschaltung
DE2117936A1 (de) Mikroprogrammgesteuerte Zentraleinheit eines elektronischen Datenverarbeitungssystems
DE2907181A1 (de) Befehlssatz-modifizierregister fuer einen datenprozessor
DE2063199C3 (de) Einrichtung zur Ausführung logischer Funktionen
DE2825190A1 (de) Programmierbare logische anordnung
DE2532125C2 (de) Modularbaustein für Datenverarbeitungsanlagen
DE3121742A1 (de) Mikroprogrammsteuerverfahren und -einrichtung zu dessen durchfuehrung
DE2165765B2 (de) Informationsspeicher mit Schieberegistern
DE3200880A1 (de) Halbleiterspeicher
DE1524898C3 (de) Datenspeicher mit direktem mehrdimensionalen Zugriff zur gleichzeitigen Entnahme mehrerer Wörter
DE2364865C2 (de) Schaltungsanordnung zur Bildung von erweiterten Adressen in einer digitalen Rechenanlage
DE2245284A1 (de) Datenverarbeitungsanlage
DE2854400A1 (de) Anordnung zum wechsel zwischen verzahnt zu verarbeitenden programmen
DE2309029A1 (de) Elektronische digital-datenverarbeitungs-anlage der gattung mit parallelverarbeitung mehrerer binaerer signale
DE2265696C2 (de) Rechenanordnung
DE1806464A1 (de) Adressengenerator fuer einen Digitalrechner
DE1916377A1 (de) Verfahren und Anordnung zur Verschiebung von Datenfeldern
DE2725504A1 (de) Datenverarbeitungssystem und informationsausgabe
DE3340078A1 (de) Prozessor-zelle zur verwendung in einer aus derartigen zellen gebildeten anordnung

Legal Events

Date Code Title Description
OHJ Non-payment of the annual fee