DE20109857U1 - Viterbi-Entzerrer - Google Patents
Viterbi-EntzerrerInfo
- Publication number
- DE20109857U1 DE20109857U1 DE20109857U DE20109857U DE20109857U1 DE 20109857 U1 DE20109857 U1 DE 20109857U1 DE 20109857 U DE20109857 U DE 20109857U DE 20109857 U DE20109857 U DE 20109857U DE 20109857 U1 DE20109857 U1 DE 20109857U1
- Authority
- DE
- Germany
- Prior art keywords
- hardware data
- data path
- viterbi equalizer
- equalizer according
- state
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Lifetime
Links
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M13/00—Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
- H03M13/63—Joint error correction and other techniques
- H03M13/6325—Error control coding in combination with demodulation
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M13/00—Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
- H03M13/37—Decoding methods or techniques, not specific to the particular type of coding provided for in groups H03M13/03 - H03M13/35
- H03M13/39—Sequence estimation, i.e. using statistical methods for the reconstruction of the original codes
- H03M13/41—Sequence estimation, i.e. using statistical methods for the reconstruction of the original codes using the Viterbi algorithm or Viterbi processors
- H03M13/4107—Sequence estimation, i.e. using statistical methods for the reconstruction of the original codes using the Viterbi algorithm or Viterbi processors implementing add, compare, select [ACS] operations
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M13/00—Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
- H03M13/37—Decoding methods or techniques, not specific to the particular type of coding provided for in groups H03M13/03 - H03M13/35
- H03M13/39—Sequence estimation, i.e. using statistical methods for the reconstruction of the original codes
- H03M13/41—Sequence estimation, i.e. using statistical methods for the reconstruction of the original codes using the Viterbi algorithm or Viterbi processors
- H03M13/4161—Sequence estimation, i.e. using statistical methods for the reconstruction of the original codes using the Viterbi algorithm or Viterbi processors implementing path management
- H03M13/4169—Sequence estimation, i.e. using statistical methods for the reconstruction of the original codes using the Viterbi algorithm or Viterbi processors implementing path management using traceback
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M13/00—Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
- H03M13/63—Joint error correction and other techniques
- H03M13/6331—Error control coding in combination with equalisation
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M13/00—Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
- H03M13/65—Purpose and implementation aspects
- H03M13/6569—Implementation on processors, e.g. DSPs, or software implementations
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L25/00—Baseband systems
- H04L25/02—Details ; arrangements for supplying electrical power along data transmission lines
- H04L25/03—Shaping networks in transmitter or receiver, e.g. adaptive shaping networks
- H04L25/03006—Arrangements for removing intersymbol interference
- H04L25/03178—Arrangements involving sequence estimation techniques
- H04L25/03184—Details concerning the metric
- H04L25/03197—Details concerning the metric methods of calculation involving metrics
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L25/00—Baseband systems
- H04L25/02—Details ; arrangements for supplying electrical power along data transmission lines
- H04L25/03—Shaping networks in transmitter or receiver, e.g. adaptive shaping networks
- H04L25/03006—Arrangements for removing intersymbol interference
- H04L2025/0335—Arrangements for removing intersymbol interference characterised by the type of transmission
- H04L2025/03375—Passband transmission
- H04L2025/03401—PSK
Landscapes
- Physics & Mathematics (AREA)
- Probability & Statistics with Applications (AREA)
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Power Engineering (AREA)
- Computer Networks & Wireless Communication (AREA)
- Signal Processing (AREA)
- Error Detection And Correction (AREA)
Description
Der Beschreibungstext wurde nicht elektronisch erfaßt
Der Beschreibungstext wurde nicht elektronisch erfaßt
Der Beschreibungstext wurde nicht elektronisch erfaßt
Der Beschreibungstext wurde nicht elektronisch erfaßt
Der Beschreibungstext wurde nicht elektronisch erfaßt
Der Beschreibungstext wurde nicht elektronisch erfaßt
Der Beschreibungstext wurde nicht elektronisch erfaßt
Der Beschreibungstext wurde nicht elektronisch erfaßt
Der Beschreibungstext wurde nicht elektronisch erfaßt
Der Beschreibungstext wurde nicht elektronisch erfaßt
Der Beschreibungstext wurde nicht elektronisch erfaßt
Der Beschreibungstext wurde nicht elektronisch erfaßt
Der Beschreibungstext wurde nicht elektronisch erfaßt
Der Beschreibungstext wurde nicht elektronisch erfaßt
Der Beschreibungstext wurde nicht elektronisch erfaßt
Der Beschreibungstext wurde nicht elektronisch erfaßt
Der Beschreibungstext wurde nicht elektronisch erfaßt
Der Beschreibungstext wurde nicht elektronisch erfaßt
Der Beschreibungstext wurde nicht elektronisch erfaßt
Der Beschreibungstext wurde nicht elektronisch erfaßt
Der Beschreibungstext wurde nicht elektronisch erfaßt
Der Beschreibungstext wurde nicht elektronisch erfaßt
Der Beschreibungstext wurde nicht elektronisch erfaßt
Der Beschreibungstext wurde nicht elektronisch erfaßt
Der Beschreibungstext wurde nicht elektronisch erfaßt
Der Beschreibungstext wurde nicht elektronisch erfaßt
Claims (14)
1. Viterbi-Entzerrer zur Entzerrung einer über einen gestör
ten Kanal übertragenen Symbolfolge, mit einem digitalen Sig
nalprozessor (DSP), welchem
- - ein erster Hardware-Datenpfad (DP1) zur Durchführung von ACS-Operationen, welcher Zustandsmetriken von Zielzuständen in einem Trellis-Diagramm berechnet, und
- - ein zweiter Hardware-Datenpfad (DP2), welcher unter Berück sichtigung der Kanaleigenschaften aus der erhaltenen Sym bolfolge Übergangsmetriken von Vorgänger-Zuständen zu Ziel zuständen in dem Trellis-Diagramm berechnet,
2. Viterbi-Entzerrer zur Entzerrung eines über einen gestör
ten Kanal übertragenen Datensignals, mit einem digitalen Sig
nalprozessor (DSP), welchem
- - ein erster Hardware-Datenpfad (DP1) zur Durchführung von ACS-Operationen, welcher Zustandsmetriken von Zielzuständen in einem Trellis-Diagramm berechnet, und
- - ein dritter Hardware-Datenpfad (DP3), welcher Soft-Output- Werte für die zu schätzende Symbolfolge aus den zu den Zielzuständen führenden Zustandsübergängen berechnet,
3. Viterbi-Entzerrer nach einem der Ansprüche 1 oder 2
dadurch gekennzeichnet,
- - dass beide Hardware-Datenpfade (D1, D2; D1, D3) direkt, d. h. ohne eine Zwischenverarbeitung der im jeweils vorge ordneten Hardware-Datenpfad (DP2; DP1) berechneten Daten im digitalen Signalprozessor, miteinander in Verbindung ste hen.
4. Viterbi-Entzerrer nach einem der vorhergehenden Ansprüche
dadurch gekennzeichnet,
- - dass beide Hardware-Datenpfade (D1, D2; D1, D3) zur Durch führung sowohl einer Entzerrung nach dem EDGE-Mobilfunkstandard als auch einer Entzerrung nach dem GSM-Mobilfunk standard ausgelegt sind.
5. Viterbi-Entzerrer nach einem der vorhergehenden Ansprüche,
gekennzeichnet durch
- - einen vierten Hardware-Datenpfad (DP4) zur Berechnung von Zielzustandsvektoren.
6. Viterbi-Entzerrer nach Anspruch 5,
gekennzeichnet durch
- - einen fünften Hardware-Datenpfad (DP5), welcher aus einem von dem vierten Hardware-Datenpfad (DP4) erhaltenen Zu standsvektor zu einem Zielzustand Adressen von Teilsummen der von diesem Zielzustand ausgehenden Übergangsmetrikwerte zu Zuständen im nachfolgenden Zeitschritt berechnet.
7. Viterbi-Entzerrer nach einem der vorhergehenden Ansprüche,
gekennzeichnet durch
- - einen weiteren Hardware-Datenpfad (DP6) zur Berechnung von entschiedenen Datensymbolen.
8. Viterbi-Entzerrer nach einem der vorhergehenden Ansprüche,
dadurch gekennzeichnet,
- - dass der erste Hardware-Datenpfad (DP1) zur Durchführung von ACS-Operationen
- - eine erste Minimierungsstufe (MIN1) aufweist, in welcher das Minimum der Summen aus Metrik- und Übergangsmetrik werten von insbesondere zwei Zustandsübergängen bestimmt wird, und
- - eine der ersten Minimierungsstufe (MIN1) nachgeschaltete zweite Minimierungsstufe (MIN2, REG4, MUX2) aufweist, welche in sequentieller Verarbeitung das Minimum der von der ersten Minimierungsstufe (MIN1) ausgegebenen Summen bestimmt.
9. Viterbi-Entzerrer nach Anspruch 5 und 8,
dadurch gekennzeichnet,
- dass beide Minimierungsstufen (MIN1, MIN2) Zeigerinformati
on (Z12, Z2) abgeben, die in dem vierten Hardware-Datenpfad
(DP4) zur Ermittlung des Zustandsvektors zu einem Zielzu
stand verwendet werden.
10. Viterbi-Entzerrer nach Anspruch 1,
dadurch gekennzeichnet,
- - dass der zweite Hardware-Datenpfad (DP2) eine Rechenschlei fe (ADD1, ACCU1, REG1) zur Summation von Produkten für oder Teilsummen von Übergangsmetrikwerten aufweist.
11. Viterbi-Entzerrer nach Anspruch 10,
dadurch gekennzeichnet,
- - dass die Rechenschleife (ADD1, ACCU1, REG1) einen temporä ren Speicher (REG1) zur Abspeicherung einer Teilsumme auf weist, wobei die Teilsumme für die Berechnung sämtlicher Übergangsmetrikwerte von einem bestimmten Vorgänger-Zustand verwendbar ist.
12. Viterbi-Entzerrer nach Anspruch 10 oder 11,
dadurch gekennzeichnet,
- - dass der zweite Hardware-Datenpfad (DP2) wenigstens eine der Rechenschleife nachgeschaltete Quadriererstufe (rQUAD) sowie wenigstens eine weitere Addiererstufe (ADD2) auf weist.
13. Viterbi-Entzerrer nach Anspruch 2,
dadurch gekennzeichnet,
- - dass der dritte Hardware-Datenpfad (DP3) wenigstens eine Rechenschleife aufweist, die eine Minimum-Einheit (MIN3-5), einen Demultiplexer (DMUX1-3), zwei ausgangsseitig des De multiplexers (DMUX1-3) angeordnete Speicher (REG5-10) und einen Multiplexer (MUX3-5) aufweist, wobei die Ausgänge der beiden Speicher (REG5-10) über den Multiplexer (MUX3-5) ei nem Eingang der Minimum-Einheit (MIN3-5) zuführbar sind.
Priority Applications (7)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
DE20109857U DE20109857U1 (de) | 2000-07-03 | 2001-06-13 | Viterbi-Entzerrer |
CN01812226.4A CN1442009A (zh) | 2000-07-03 | 2001-06-29 | 采用多个硬件数据路径实现acs和传输度量操作的维特比均衡器 |
DE50108096T DE50108096D1 (de) | 2000-07-03 | 2001-06-29 | Viterbi-entzerrer der verschiedene hardware-datenpfade für acs-operationen und für übertragungsmetriken verwendet |
PCT/DE2001/002464 WO2002003637A1 (de) | 2000-07-03 | 2001-06-29 | Viterbi-entzerrer mittels verschiedener hardware-datenpfaden für acs und übertr agungsmetriken operationen |
JP2002507595A JP2004503141A (ja) | 2000-07-03 | 2001-06-29 | Acsおよび伝送メトリック演算用の様々なハードウエアデータ経路を用いるビタビ等化器 |
EP01953137A EP1297668B1 (de) | 2000-07-03 | 2001-06-29 | Viterbi-entzerrer der verschiedene hardware-datenpfade für acs-operationen und für übertragungsmetriken verwendet |
US10/336,580 US6892344B2 (en) | 2000-07-03 | 2003-01-02 | Viterbi equalizer using various hardware data paths for ACS and transmission metric operations |
Applications Claiming Priority (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
DE10032237A DE10032237A1 (de) | 2000-07-03 | 2000-07-03 | Viterbi-Entzerrung mittels vorausberechneter Metrikinkremente |
DE10127348A DE10127348A1 (de) | 2001-06-06 | 2001-06-06 | Verfahren und Schaltungsanordnung zur Übertragung von Daten zwischen einem Prozessor und einem Hardware-Rechenwerk |
DE20109857U DE20109857U1 (de) | 2000-07-03 | 2001-06-13 | Viterbi-Entzerrer |
Publications (1)
Publication Number | Publication Date |
---|---|
DE20109857U1 true DE20109857U1 (de) | 2001-10-31 |
Family
ID=26006262
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
DE20109857U Expired - Lifetime DE20109857U1 (de) | 2000-07-03 | 2001-06-13 | Viterbi-Entzerrer |
Country Status (1)
Country | Link |
---|---|
DE (1) | DE20109857U1 (de) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
FR2946480A1 (fr) * | 2009-06-09 | 2010-12-10 | Thales Sa | Recepteur equipe d'un decodeur de viterbi a treillis |
-
2001
- 2001-06-13 DE DE20109857U patent/DE20109857U1/de not_active Expired - Lifetime
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
FR2946480A1 (fr) * | 2009-06-09 | 2010-12-10 | Thales Sa | Recepteur equipe d'un decodeur de viterbi a treillis |
EP2262116A1 (de) * | 2009-06-09 | 2010-12-15 | Thales | Viterbi Dekoder mit zwei Speichern angepasst für GNSS Signale |
US8365056B2 (en) | 2009-06-09 | 2013-01-29 | Thales | Receiver equipped with a trellis viterbi decoder |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
DE69635500T2 (de) | Verfahren und Vorrichtung zur Erkennung eines nahen Sprachsignals | |
Martin | Speech enhancement using MMSE short time spectral estimation with gamma distributed speech priors | |
Aysal et al. | Meridian filtering for robust signal processing | |
DE60028012T2 (de) | Kalman-entzerrung in mehrträgerempfängern | |
KR20190091061A (ko) | 재귀적 최소 제곱 기법을 이용한 온라인 cgmm에 기반한 방향 벡터 추정을 이용한 음원 방향 추정 방법 | |
US6687723B1 (en) | Tri-mode adaptive filter and method | |
DE602005003835T2 (de) | Sir-schätztechniken | |
CN106558314A (zh) | 一种混音处理方法和装置及设备 | |
DE20109857U1 (de) | Viterbi-Entzerrer | |
JPH07202957A (ja) | デジタル信号プロセッサ | |
DE102015221764A1 (de) | Verfahren zum Angleichen von Mikrofonempfindlichkeiten | |
WO2024017110A1 (zh) | 语音降噪方法、模型训练方法、装置、设备、介质及产品 | |
Ayhan et al. | Robust speaker identification algorithms and results in noisy environments | |
US6377635B1 (en) | Method and apparatus for viterbi detection of generalized partial response signals using partial matched filter and matched filter metrics | |
EP1297668B1 (de) | Viterbi-entzerrer der verschiedene hardware-datenpfade für acs-operationen und für übertragungsmetriken verwendet | |
EP0843444B1 (de) | Digitales Übertragungssystem mit trellisbasiertem, zustandsreduziertem Schätzverfahren | |
CN108848435B (zh) | 一种音频信号的处理方法和相关装置 | |
Caliebe et al. | Convergence of the maximum a posteriori path estimator in hidden Markov models | |
DE60127227T2 (de) | Verfahren und Vorrichtung zur Schätzung der aufeinanderfolgenden Werte digitaler Symbole insbesondere für die Entzerrung eines Datenübertragungskanals in der Mobiltelephonie | |
US6373906B1 (en) | Method and apparatus for Viterbi detection of generalized partial response signals including two-way add/compare/select for improved channel speed | |
DE69922297T2 (de) | Mehrträgerempfänger mit RLS-Frequenzbereichsentzerrer pro Träger | |
O'Bryan et al. | EMPIRICAL BAYES ESTIMATION WITH NON‐IDENTICAL COMPONENTS. CONTINUOUS CASE. | |
CN113808605B (zh) | 一种基于楼宇对讲系统的语音增强方法和装置以及设备 | |
Owsley | Fitting polynomials to data in the presence of noise | |
Zuraniewski et al. | Wavelet transforms and change-point detection algorithms for tracking network traffic fractality |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
R207 | Utility model specification |
Effective date: 20011206 |
|
R150 | Term of protection extended to 6 years |
Effective date: 20040907 |
|
R151 | Term of protection extended to 8 years |
Effective date: 20070829 |
|
R152 | Term of protection extended to 10 years |
Effective date: 20090904 |
|
R071 | Expiry of right | ||
R071 | Expiry of right |