DE19725900C2 - Verfahren zur Abscheidung von Galliumnitrid auf Silizium-Substraten - Google Patents
Verfahren zur Abscheidung von Galliumnitrid auf Silizium-SubstratenInfo
- Publication number
- DE19725900C2 DE19725900C2 DE1997125900 DE19725900A DE19725900C2 DE 19725900 C2 DE19725900 C2 DE 19725900C2 DE 1997125900 DE1997125900 DE 1997125900 DE 19725900 A DE19725900 A DE 19725900A DE 19725900 C2 DE19725900 C2 DE 19725900C2
- Authority
- DE
- Germany
- Prior art keywords
- substrate
- gan
- gallium nitride
- layer
- substrates
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/02104—Forming layers
- H01L21/02365—Forming inorganic semiconducting materials on a substrate
- H01L21/02518—Deposited layers
- H01L21/02521—Materials
- H01L21/02538—Group 13/15 materials
- H01L21/0254—Nitrides
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/02104—Forming layers
- H01L21/02365—Forming inorganic semiconducting materials on a substrate
- H01L21/02367—Substrates
- H01L21/0237—Materials
- H01L21/02373—Group 14 semiconducting materials
- H01L21/02381—Silicon, silicon germanium, germanium
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/02104—Forming layers
- H01L21/02365—Forming inorganic semiconducting materials on a substrate
- H01L21/02367—Substrates
- H01L21/02433—Crystal orientation
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/02104—Forming layers
- H01L21/02365—Forming inorganic semiconducting materials on a substrate
- H01L21/02436—Intermediate layers between substrates and deposited layers
- H01L21/02439—Materials
- H01L21/02455—Group 13/15 materials
- H01L21/02463—Arsenides
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/02104—Forming layers
- H01L21/02365—Forming inorganic semiconducting materials on a substrate
- H01L21/02436—Intermediate layers between substrates and deposited layers
- H01L21/02494—Structure
- H01L21/02496—Layer structure
- H01L21/02502—Layer structure consisting of two layers
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/02104—Forming layers
- H01L21/02365—Forming inorganic semiconducting materials on a substrate
- H01L21/02612—Formation types
- H01L21/02617—Deposition types
- H01L21/0262—Reduction or decomposition of gaseous compounds, e.g. CVD
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Manufacturing & Machinery (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Chemical & Material Sciences (AREA)
- Materials Engineering (AREA)
- Crystallography & Structural Chemistry (AREA)
- Crystals, And After-Treatments Of Crystals (AREA)
Description
Die Erfindung befaßt sich mit der Abscheidung von Galliumnitrid (i. f. GaN) auf
Silizium-Substraten (i. f. Si) als Grundlage für die Herstellung von
Halbleiterbauelementen für die Hochleistungselektronik sowie für optoelektronische
Anwendungen im kurzwelligen Spektralbereich.
Die Abscheidung von GaN erfordert ein Substratmaterial, dessen kristalline
Eigenschaften idealerweise mit den Kristalleigenschaften von GaN übereinstimmen
sollten. Neben der Übereinstimmung in den Kristallparametern (z. B. Gitterkonstante,
thermischer Ausdehnungskoeffizient) stellt sich die Frage nach der verfügbaren
Fläche, auf der GaN abgeschieden werden kann. Die Abscheidung von GaN auf GaN-
Substraten ist durch die Schwierigkeit der Herstellung großflächiger und qualitativ guter
Substrate limitiert. Infolgedessen ergibt sich die Suche nach geeigneten
Fremdsubstraten, deren Materialeigenschaften und Größe eine Anwendung für die
Abscheidung von GaN nahelegen.
Im Mittelpunkt steht bisher Saphir als Substrat. Daneben werden andere Materialien
wie SiC, ZnO u. a. eingesetzt. Auf diesen Substraten gelingt die Abscheidung von GaN
in einer Qualität, die die erfolgreiche Realisierung von Halbleiterbauelementen, wie
z. B. im blauen Spektralbereich emittierende Leuchtdioden und Laserdioden,
ermöglicht. Jedoch sind diese Substrate in ihren Kristalleigenschaften stark
verschieden von GaN, z. T. elektrisch nicht leitfähig und zusätzlich in ihrer Größe
technisch z. Zt. auf etwa 2.5-5.0 cm (1-2 Zoll) Durchmesser beschränkt.
Silizium-Einkristalle sind die derzeit größtflächigsten Substrate (z. Zt. bis zu 25,4 cm (10 Zoll)
Durchmesser), die für die Abscheidung von dünnen Halbleiterschichten zur
Verfügung stehen. Zudem liegen die Herstellungskosten weit unter denen für alle
anderen möglichen Substrate. Diese Eigenschaften, die mögliche Dotierbarkeit und die
auf Si-Substraten existierende, weit fortgeschrittene Mikroelektronik machen es
wünschenswert, GaN in hoher Qualität auf Si abzuscheiden. Problematisch sind jedoch
die zu GaN ebenfalls unterschiedlichen Materialparameter. Die Differenz der
Gitterkonstanten ist so groß, daß es nicht gelingt auch nur atomar dünne Schichten
ohne Ausbildung von Versetzungen auf das Substrat abzuscheiden. Durch das
Aufwachsen dicker Schichten < 1 µm ist es möglich, die Dichte der Versetzungen zu
verringern, da sich aufeinandertreffende Versetzungen gegenseitig annihilieren können.
Jedoch erzwingt der Unterschied in den thermischen Ausdehnungskoeffizienten eine
zusätzliche Verspannung der GaN-Schicht während des Abkühlens von der
Prozeßtemperatur auf Raumtemperatur. Dies führt zu einer zusätzlichen Ausbildung
von Versetzungen, zur Bildung von Mikrorissen oder sogar zum Ablösen der GaN-
Schicht vom Si-Substrat. Weiterhin stellt man fest, daß bei Temperaturen, die für das
Wachstum von GaN-Schichten unter Verwendung von Ammoniak mit ausreichender
Wachstumsrate notwendig sind (950-1050°C), keine homogene Bekeimung des
Substrats erfolgt, wodurch ein planares Wachstum induziert werden würde, sondern
sich dreidimensionale Wachstumsinseln ausbilden, die zu polykristallinen Schichten
führen. Stand der Technik ist es daher, zunächst mit einer Niedertemperatur-
Zwischenschicht eine homogene Bedeckung des Si-Substrats zu erreichen und
anschließend die GaN-Schicht abzuscheiden. Bekannte Zwischenschichten sind GaN,
AlN und GaAs mit denen die nachfolgende Abscheidung von GaN auf Si gelingt [J. W.
Yang et al. in Appl. Phys. Lett. 69, S. 3566 (1996); P. Kung et al. in Appl. Phys. Lett. 66,
S. 2958 (1995); T. S. Cheng in Appl. Phys. Lett. 66, S. 1509 (1995)].
Die Abscheidung von AlAs und GaAs-Schichten auf Si-Substraten ist bekannt. Die
Abscheidung erfolgt typischerweise in 2 Prozeßstufen mit einer Niedertemperatur-
Nukleationsschicht und anschließendem Wachstum bei Temperaturen um 600°C-
750°C [T. Soga et al. in J. Cryst. Growth 115 (1991), S. 418].
Für Ga-haltige Zwischenschichten ist eine chemische Reaktion bekannt, die zu einer
Auflösung der Si-Oberfläche bei Temperaturen um 1000°C führt. Daher sind
Zwischenschichten aus GaN oder GaAs für die GaN-Epitaxie auf Si-Substraten
ungeeignet [H. Ishikawa et al. in J. Cryst. Growth 189/190 (1998), S. 178-182].
Eine spezielle AlN-Zwischenschicht begünstigt die nachfolgende Abscheidung von
GaN. Das Wachstum aus der Gasphase kann jedoch nicht bei Temperaturen unter
600°C erfolgen, wegen der notwendigen Zerlegung des Ammoniaks, so daß hierfür
wieder auf das Elektronen-Zyklotron-Resonanz - Molekularstrahlepitaxie-Verfahren
zurückgegriffen werden muß. Eine solche Niedertemperaturabscheidung gerade der
ersten Monolagen auf das Si-Substrat ist jedoch für das Wachstum von polaren
Kristallen (GaN) auf unpolaren Substraten (Si) aus mehreren Gründen erwünscht.
Erstens zeigt es sich, daß bei niedrigen Wachstumstemperaturen eine homogenere
Bekeimung des Substrats erreicht werden kann, da bei solchen Temperaturen ein
extremer Kristallisationsdruck erzeugt werden kann. Für As-haltige Verbindungen
wurde gezeigt, daß sich die qualitativ besten Schichten wachsen lassen, wenn die
Pufferschicht bei Temperaturen um 400°C gezüchtet wurde [F. Heinrichsdorff,
Diplomarbeit, TU Berlin, 1992]. Zum zweiten existiert für Si (100)-Oberflächen bei
gegebener Fehlorientierung eine kritische Temperatur, über der es zur Ausbildung von
Antiphasen-Grenzflächen kommt, weil die Si-Oberfläche dann monoatomare Stufen
aufweist [M. Grundmann, Dissertation, TU Berlin, 1991, S. 61 ff]. Mit zunehmender
Fehlorientierung des Si-Substrates tritt jedoch eine zusätzliche Verschlechterung der
Oberflächenmorphologie auf. Deshalb ist man bestrebt, das Optimum zwischen
Fehlorientierung des Substrates und Wachstumstemperatur einzuhalten. Gute
Resultate erzielt man, wenn Fehlorientierungen des Si-Substrates von 2°-6° in [110]-
Richtung mit Wachstumstemperaturen um 400°C kombiniert werden.
Bekannt ist, daß auf Kristallen mit kubischer Struktur der Einheitszelle, GaN mit
unterschiedlicher Kristallstruktur aufwachsen kann, in Abhängigkeit von der
Orientierung der Substratoberfläche. Auf (100)-Oberflächen wird die Ausbildung der
metastabilen kubischen Phase des GaN beobachtet, teilweise in Koexistenz mit der
stabilen hexagonalen Phase [T. Lei et al. in Appl. Phys. Lett. 59, S. 944 (1991); T. S.
Cheng in Appl. Phys. Lett. 66, S. 1509 (1995)]. Die in [111]-Richtung orientierten
Oberflächen kubischer Kristalle dagegen erlauben nur die Ausbildung der stabilen
hexagonalen Phase des GaN. Generell ist zumindest die Koexistenz der kubischen
neben der hexagonalen Phase für technologisch relevante Aspekte von Bauelementen
unerwünscht.
Das im Patentanspruch 1 angegebene Verfahren soll den zugänglichen
Temperaturbereich für die Abscheidung der ersten Monolagen auf das Si-Substrat in
den Niedertemperaturbereich um 400°C erweitern, während eine Prozeßtemperatur für
die Abscheidung der GaN-Hauptschicht im oberen Temperaturbereich von ungefähr
1000°C ermöglicht werden soll.
Dies wird durch das im Patentanspruch 1 angegebene Verfahren erreicht, da die AlAs-
Nukleationsschicht bei Temperaturen um 400°C abgeschieden werden kann und die
anschließende Umwandlung der AlAs-Schicht in AlN zu einer thermisch stabilen
Zwischenschicht führt.
Unteranspruch 2 zum Patentanspruch 1 bezieht sich auf eine spezielle
Substratpräparation, mit der es möglich ist, die Ausbildung der kubischen Phase des
GaN und die Ausbildung von Antiphasendomänen auf Si(100)-Oberflächen zu
unterdrücken. Unteranspruch 3 zum Patentanspruch 1 beinhaltet die Unterdrückung
von Antiphasendomänen in der GaN-Schicht auf Si(100) Oberflächen durch die
Präparation von Doppelstufen auf der Oberfläche.
Der Anspruch 4 bezieht sich auf eine spezielle Substratpräparation, mit der es möglich
ist, eine AlAs(111)-Oberfläche auf Si(001)-Substraten zu erzeugen, auf der dann
hexagonales GaN gewachsen werden kann.
Im Anspruch 5 wird eine Oberflächenfehlorientierung von Si(001)-Substraten
angegeben, die zur Unterdrückung von Antiphasendomänen im AlAs und damit auch
im GaN dienen.
Der Vorteil des Verfahrens nach Amspruch 1 besteht darin, daß eine AlAs-
Zwischenschicht zu ähnlichen Bedingungen wie eine GaAs-Schicht auf Si
abgeschieden werden kann. Das heißt, die Abscheidung der ersten Monolagen auf Si
kann bei Temperaturen um 400°C geschehen, da sich sowohl Aluminium als auch
Arsen bei diesen Temperaturen im atomaren Zustand erzeugen lassen. Die
Umwandlung der AlAs-Schicht in AlN führt zu einer thermisch stabilen Zwischenschicht,
von der auch keine zersetzende Wirkung auf die Si-Oberfläche bekannt ist.
Somit sind entscheidend verbesserte Voraussetzungen für die kostengünstige
Abscheidung von GaN-Schichten auf großflächigen Si-Substraten gegeben.
Der Unteranspruch 2 zum Patentanspruch 1 beinhaltet eine spezielle Präparation der
Substratoberfläche von (100) orientierten Si-Kristallen für die Epitaxie von GaN. Durch
die angegebene Präparation der Substratoberfläche werden bei geeignetem Verhältnis
von Grabenbreite zu Grabenabstand ausschließlich die Grabenseitenflächen (die in
[111] bzw. [1-11] Richtung orientiert sind) im Anfangsstadium des Wachstums bekeimt,
so daß die Ausbildung der kubischen Phase des GaN auch auf (100) Oberflächen
unterdrückt werden kann.
Der Unteranspruch 3 zum Patentanspruch 1 beinhaltet eine spezielle
Substratpräparation von Si(100) Oberflächen für die Epitaxie von GaN. Durch die
angegebene Präparation werden auf der Oberfläche atomare Doppelstufen
ausgebildet, die in Verbindung mit der Niedertemperaturabscheidung der AlAs-
Pufferschicht die Ausbildung von Antiphasengrenzflächen in der GaN-Schicht
verhindert.
Die in Anspruch 4 angegebene Strukturierung der Oberfläche des Si(001)-Substrats mit
V-förmigen Gräben deren Seitenflächen in Si(111)-Richtung orientiert sind, führt zum
Wachstum von AlAs mit ausschließlicher (111)-Oberfläche. Das nachfolgende
abgeschiedene GaN wird durch diese Orientierung in seiner hexagonalen Form
stabilisiert.
Die in Anspruch 5 angegebene Fehlorientierung von Si(001)-Substraten führt zur
Ausbildung von Doppelstufen auf dem Si-Substrat. Damit nukleiert die AlAs-Schicht
ohne Antiphasendomänen. Dadurch kann das nachfolgend abgeschiedene GaN
ebenfalls antiphasenfrei abgeschieden werden.
Nachfolgend wird ein Prozeßablauf beschrieben, wie er zur Herstellung von GaN auf
Si-Substraten durchgeführt werden kann.
Der Prozeßablauf bezieht sich hierbei auf die Verwendung einer Anlage zur
metallorganischen Gasphasenepitaxie. Solche Anlagen sind kommerziell erhältlich. Ihre
spezielle Konstruktion ist nicht entscheidend für die Durchführung der Epitaxie. Für die
Epitaxie werden Metallorganika der Elemente der III. Hauptgruppe (Aluminium, Gallium)
mit Hydridverbindungen der Elemente der V. Hauptgruppe (Arsen, Stickstoff) vermittels
eines Trägergases von den Quellen zum Substrat transportiert, das sich auf einer
wachstumsspezifischen Temperatur befindet. Die Ausgangsverbindungen zerlegen sich
auf Grund der erhöhten Temperatur in ihre Bestandteile über dem Substrat und werden
zum Substrat durch den sich ausbildenden Konzentrationsgradienten transportiert. Auf
der Substratoberfläche werden die Atome gebunden.
Für die Durchführung des Verfahrens nach Patentanspruch 1 werden im folgenden
Beispiel benötigt:
Substrat: Si-Einkristall beliebig orientiert und dotiert, mindestens einseitig poliert, beliebige Größe
Ausgangssubstanzen: Arsin (AsH3), Ammoniak (NH3)
Trimethylgallium TMGa ((CH3)3Ga),
Trimethylaluminium TMAl ((CH3)3Al)
Wasserstoff (H2)
MOCVD-Anlage ausgerüstet mit:
Substrat: Si-Einkristall beliebig orientiert und dotiert, mindestens einseitig poliert, beliebige Größe
Ausgangssubstanzen: Arsin (AsH3), Ammoniak (NH3)
Trimethylgallium TMGa ((CH3)3Ga),
Trimethylaluminium TMAl ((CH3)3Al)
Wasserstoff (H2)
MOCVD-Anlage ausgerüstet mit:
- - getrennten Linien für die Hydride und Metallorganika
- - sogenannten Bubblern in denen sich die Metallorganika befinden
- - Temperaturbädern für die Bubbler zur Stabilisierung des Dampfdrucks der Metallorganika
- - Massenflußreglern für die Regelung der Flüsse der Quellverbindungen zum Reaktor
- - Reaktor für Temperaturen bis 1000°C an dessen Eingang die Gase gemischt werden
- - Suszeptor, der zur Aufnahme des Si-Substrates geeignet ist
- - regelbare Heizquelle, die im Suszeptor Temperaturen bis 1000°C erzeugen kann
- - Pumpe, die zur Erzeugung eines kontinuierlichen Gasstromes über das Substrat und zur Einstellung des Reaktordrucks genutzt werden kann
- - Gaswaschsystem zur Entsorgung der Prozeßgase
Die Vorbehandlung der Si-Substrate erfolgt standardmäßig nach folgendem Plan:
- 1. 5 Minuten Baden in 40°C warmen Propanol unter Ultraschall
- 2. Spülen mit deionisierten Wasser
- 3. 1 Minute Ätzen mit konzentrierter (96%) Schwefelsäure
- 4. Spülen mit deionisierten Wasser
- 5. 30 Sekunden Ätzen mit 5%iger Flußsäure
- 6. Spülen mit deioniserten Wasser
- 7. Zweimalige Wiederholung der Schritte 3.-6.
- 8. Trockenschleudern des Substrates auf geeigneter Schleuder
Diese Substratpräparation führt zu einer Sauerstofffreien, Wasserstoff-passivierten
Oberfläche.
Nach dem Einbau des Substrates in den Reaktor erfolgt die Prozeßsteuerung wie folgt:
- 1. Einleitung von H2 in den Reaktor und als Trägergas in die Gasleitungen
- 2. Einstellung der Flüsse für die einzelnen Verbindungen und des Gesamtflusses
Gesamtfluß: 5,52 l/min
AsH3: 200 ml/min. NH3: 2 l/min, TMGa: 5 ml/min, TMAl: 40 ml/min - 3. Absenkung des Reaktordrucks auf 10,1 kPa (100 mbar)
- 4. Einleitung von AsH3 in den Reaktor
- 5. Aufheizen des Substrates auf 425°C
- 6. Einleitung von TMAl in den Reaktor für 30 Sekunden Wachstum von AlAs
- 7. Aufheizen des Substrates auf 700°C
- 8. Einleitung von TMAl in den Reaktor für 1 Minute: Wachstum von AlAs
- 9. Aufheizen des Substrates auf 950°C
- 10. Abschalten des AsH3-Zuflusses und Einleitung von NH3 in den Reaktor
- 11. nach 1 Minute Einleitung von TMGa in den Reaktor für 15 Minuten: Wachstum von GaN
- 12. Abschaltung der Heizung und Abkühlen des Substrates auf Raumtemperatur unter Zufuhr von NH3
Die Schritte 0.-11. sollen im folgenden näher erläutert werden. Das Durchspülen aller
Leitungen mit dem sogenannten Trägergas in Schritt 0. sorgt für einen gleichmäßigen
und kontinuierlichen Transport der Ausgangssubstanzen von den Quellen zum Reaktor.
Als Trägergas dient Wasserstoff oder eine andere gasförmige Substanz, die sich
gegenüber den Reaktionspartnern inert verhält (z. B. Stickstoff). Im 1. Schritt werden
geeignete Ausgangsflüsse für die Quellen eingestellt, wobei zu beachten ist, daß das
Trägergas die sogenannten Bubbler mit den Metallorganika durchspült und auf Grund
des herrschenden Dampfdrucks der Verbindung einen gewissen Anteil der Substanz
mitführt. Die Flußangabe ist also nicht als Absolutangabe für die Metallorganika zu
verstehen, sondern als Angabe für die Trägergasmenge, die in den Bubbler fließt. Die
Größe des Gesamtflußes ist in Abhängigkeit der Reaktorgeometrien und
Leitungsquerschnitte so zu wählen, daß eine laminare Gasströmung über das Substrat
gewährleistet ist. Der angegebene Reaktordruck wurde als geeignet für die
Schichtenabscheidung ermittelt, Abweichungen von diesem Wert sind zulässig. Bevor
der 1. Aufheizvorgang beginnt (Schritt 4.), wird AsH3 in den Reaktor geleitet. Ab einer
gewissen Temperatur erfolgt eine Substitution der obersten Monolage von Si-Atomen
durch Arsen-Atome, die Oberfläche befindet sich dann im Gleichgewicht mit der
Gasphase. Ist die Temperatur für die Abscheidung der AlAs-Pufferschicht erreicht,
erfolgt die zusätzliche Einleitung von TMAl in den Reaktor. Über dem Substrat zerlegen
sich die Ausgangssubstanzen TMAl und AsH3, so daß sich die Gasphase über dem
Substrat nicht mehr im Gleichgewicht mit der Substratoberfläche befindet. Für die
Dauer der Einleitung von TMAl in den Reaktor wird deshalb AlAs auf der
Substratoberfläche abgeschieden. Nach 30 Sekunden wird der Wachstumsvorgang
unterbrochen und in Schritt 6 das Substrat auf 700°C aufgeheizt, um nachfolgend eine
AlAs-Schicht höherer Qualität abzuscheiden (7. Schritt). Anschließend wird unter AsH3-
Zufuhr auf die Wachstumstemperatur der GaN-Schicht aufgeheizt (950°C). In Schritt 9
wird der Zufluß von AsH3 gestoppt und dafür NH3 in den Reaktor geleitet und die AlAs-
Oberfläche für 1 Minute der NH3-Atmosphäre ausgesetzt. Hierbei kommt es zur
teilweisen Umwandlung von AlAs in AlN. Im Anschluß (10. Schritt) erfolgt dann das
Wachstum von GaN durch zusätzliche Einleitung von TMGa in den Reaktor. Der 11.
Schritt beinhaltet das Abkühlen des Substrats auf Raumtemperatur, wobei die
Oberfläche durch eine NH3-Atmosphäre gegen Verdampfen stabilisiert wird.
Claims (5)
1. Verfahren zur Epitaxie von Galliumnitrid auf Silizium-Substraten
wobei auf dem Silizium-Substrat eine Aluminiumarsenid-Schicht aufgebracht
wird, diese ganz oder teilweise in einer stickstoffreichen Atmosphäre in eine
Aluminiumnitrid-Schicht umgewandelt wird und anschließend eine
Galliumnitridschicht aufgebracht wird.
2. Verfahren nach Anspruch 1 dadurch gekennzeichnet, daß das Silizium-Substrat
mit seiner Oberflächennormalen in die kristallographische [100]-Richtung
orientiert ist und dessen Oberfläche durch Gräben mit V-förmigem Profil
strukturiert ist, deren Seitenflächen in zur [111]-Richtung orientiert sind.
3. Verfahren nach Anspruch 1 bis 2 dadurch gekennzeichnet, daß das Silizium-
Substrat mit seiner Oberflächennormalen in einem Winkel von 2° bis 6° zur
kristallographischen [100]-Richtung orientiert ist.
4. Verfahren zur Epitaxie von Galliumnitrid auf Silizium-Substraten, wobei
zwischen Silizium-Substrat und Galliumnitrid-Schicht eine AlAs-Schicht
aufgebracht wird und das Silizium-Substrat mit seiner Oberflächennormalen
in die kristallographische [100]-Richtung orientiert ist und dessen Oberfläche
durch Gräben mit V-förmigem Profil strukturiert ist, deren Seitenflächen in [111]
oder [1-11]-Richtung orientiert sind.
5. Verfahren zur Epitaxie von Galliumnitrid auf Silizium-Substraten, wobei
zwischen Silizium-Substrat und Galliumnitrid-Schicht eine AlAs-Schicht
aufgebracht wird und das Silizium-Substrat mit seiner Oberflächennormalen in
einem Winkel von 2° bis 6° zur kristallographischen [100]-Richtung orientiert ist.
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
DE1997125900 DE19725900C2 (de) | 1997-06-13 | 1997-06-13 | Verfahren zur Abscheidung von Galliumnitrid auf Silizium-Substraten |
EP98110817A EP0884767A3 (de) | 1997-06-13 | 1998-06-12 | Verfahren zur Epitaxie von Galliumnitrid auf Silizium-Substraten |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
DE1997125900 DE19725900C2 (de) | 1997-06-13 | 1997-06-13 | Verfahren zur Abscheidung von Galliumnitrid auf Silizium-Substraten |
Publications (2)
Publication Number | Publication Date |
---|---|
DE19725900A1 DE19725900A1 (de) | 1998-12-24 |
DE19725900C2 true DE19725900C2 (de) | 2003-03-06 |
Family
ID=7832929
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
DE1997125900 Expired - Fee Related DE19725900C2 (de) | 1997-06-13 | 1997-06-13 | Verfahren zur Abscheidung von Galliumnitrid auf Silizium-Substraten |
Country Status (2)
Country | Link |
---|---|
EP (1) | EP0884767A3 (de) |
DE (1) | DE19725900C2 (de) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
EP2610372A2 (de) | 2011-12-30 | 2013-07-03 | Helmholtz-Zentrum Berlin für Materialien und Energie GmbH | Verfahren zur Oberflächenpräparation von Si(100)-Substraten |
Families Citing this family (23)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6265289B1 (en) | 1998-06-10 | 2001-07-24 | North Carolina State University | Methods of fabricating gallium nitride semiconductor layers by lateral growth from sidewalls into trenches, and gallium nitride semiconductor structures fabricated thereby |
DE19938631A1 (de) * | 1999-08-14 | 2001-02-22 | Hatto Schick | Verfahren zur Herstellung dünner einkristalliner Schichten |
US20020069816A1 (en) * | 1999-12-13 | 2002-06-13 | Thomas Gehrke | Methods of fabricating gallium nitride layers on textured silicon substrates, and gallium nitride semiconductor structures fabricated thereby |
US6380108B1 (en) | 1999-12-21 | 2002-04-30 | North Carolina State University | Pendeoepitaxial methods of fabricating gallium nitride semiconductor layers on weak posts, and gallium nitride semiconductor structures fabricated thereby |
WO2001059819A1 (en) * | 2000-02-09 | 2001-08-16 | North Carolina State University | Methods of fabricating gallium nitride semiconductor layers on substrates including non-gallium nitride posts, and gallium nitride semiconductor structures fabricated thereby |
US6403451B1 (en) | 2000-02-09 | 2002-06-11 | Noerh Carolina State University | Methods of fabricating gallium nitride semiconductor layers on substrates including non-gallium nitride posts |
US6693033B2 (en) | 2000-02-10 | 2004-02-17 | Motorola, Inc. | Method of removing an amorphous oxide from a monocrystalline surface |
US6261929B1 (en) | 2000-02-24 | 2001-07-17 | North Carolina State University | Methods of forming a plurality of semiconductor layers using spaced trench arrays |
EP1259978A2 (de) * | 2000-03-02 | 2002-11-27 | Aixtron AG | VERFAHREN UND VORRICHTUNG ZUR HERSTELLUNG VON GRUPPE-III-N, GRUP PE-III-V-N UND METALL-STICKSTOFF-BAUELEMENTSTRUKTUREN AUF Si-SUBSTRATEN |
US6638838B1 (en) | 2000-10-02 | 2003-10-28 | Motorola, Inc. | Semiconductor structure including a partially annealed layer and method of forming the same |
US6673646B2 (en) | 2001-02-28 | 2004-01-06 | Motorola, Inc. | Growth of compound semiconductor structures on patterned oxide films and process for fabricating same |
US6646293B2 (en) | 2001-07-18 | 2003-11-11 | Motorola, Inc. | Structure for fabricating high electron mobility transistors utilizing the formation of complaint substrates |
US6693298B2 (en) | 2001-07-20 | 2004-02-17 | Motorola, Inc. | Structure and method for fabricating epitaxial semiconductor on insulator (SOI) structures and devices utilizing the formation of a compliant substrate for materials used to form same |
US6667196B2 (en) | 2001-07-25 | 2003-12-23 | Motorola, Inc. | Method for real-time monitoring and controlling perovskite oxide film growth and semiconductor structure formed using the method |
US6639249B2 (en) | 2001-08-06 | 2003-10-28 | Motorola, Inc. | Structure and method for fabrication for a solid-state lighting device |
US6589856B2 (en) * | 2001-08-06 | 2003-07-08 | Motorola, Inc. | Method and apparatus for controlling anti-phase domains in semiconductor structures and devices |
US6673667B2 (en) | 2001-08-15 | 2004-01-06 | Motorola, Inc. | Method for manufacturing a substantially integral monolithic apparatus including a plurality of semiconductor materials |
US8362503B2 (en) | 2007-03-09 | 2013-01-29 | Cree, Inc. | Thick nitride semiconductor structures with interlayer structures |
US7825432B2 (en) | 2007-03-09 | 2010-11-02 | Cree, Inc. | Nitride semiconductor structures with interlayer structures |
US8748297B2 (en) | 2012-04-20 | 2014-06-10 | Infineon Technologies Ag | Methods of forming semiconductor devices by singulating a substrate by removing a dummy fill material |
US9406564B2 (en) | 2013-11-21 | 2016-08-02 | Infineon Technologies Ag | Singulation through a masking structure surrounding expitaxial regions |
DE102016117030B4 (de) | 2016-07-17 | 2018-07-05 | X-Fab Semiconductor Foundries Ag | Herstellung von Halbleiterstrukturen auf einem Trägersubstrat, die durch Überführungsdruck (Transfer Print) übertragbar sind. |
DE102017101333B4 (de) | 2017-01-24 | 2023-07-27 | X-Fab Semiconductor Foundries Gmbh | Halbleiter und verfahren zur herstellung eines halbleiters |
Citations (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US3849707A (en) * | 1973-03-07 | 1974-11-19 | Ibm | PLANAR GaN ELECTROLUMINESCENT DEVICE |
US4914053A (en) * | 1987-09-08 | 1990-04-03 | Texas Instruments Incorporated | Heteroepitaxial selective-area growth through insulator windows |
US5300186A (en) * | 1988-04-27 | 1994-04-05 | Fujitsu Limited | Hetero-epitaxially grown compound semiconductor substrate and a method of growing the same |
DE4310571A1 (de) * | 1993-03-26 | 1994-09-29 | Daimler Benz Ag | Leuchtdiode |
DE4310569A1 (de) * | 1993-03-26 | 1994-09-29 | Daimler Benz Ag | Laserdiode |
US5389571A (en) * | 1991-12-18 | 1995-02-14 | Hiroshi Amano | Method of fabricating a gallium nitride based semiconductor device with an aluminum and nitrogen containing intermediate layer |
EP0735598A2 (de) * | 1995-03-27 | 1996-10-02 | Sumitomo Electric Industries, Ltd | Lichtemittierende Halbleitervorrichtung und Herstellungsverfahren |
Family Cites Families (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
EP0617491B1 (de) * | 1993-03-26 | 1996-07-31 | Daimler-Benz Aktiengesellschaft | Lichtemittierendes Halbleiterbauelement |
JP3471186B2 (ja) * | 1997-03-10 | 2003-11-25 | 沖電気工業株式会社 | 化合物半導体の結晶成長方法 |
-
1997
- 1997-06-13 DE DE1997125900 patent/DE19725900C2/de not_active Expired - Fee Related
-
1998
- 1998-06-12 EP EP98110817A patent/EP0884767A3/de not_active Withdrawn
Patent Citations (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US3849707A (en) * | 1973-03-07 | 1974-11-19 | Ibm | PLANAR GaN ELECTROLUMINESCENT DEVICE |
US4914053A (en) * | 1987-09-08 | 1990-04-03 | Texas Instruments Incorporated | Heteroepitaxial selective-area growth through insulator windows |
US5300186A (en) * | 1988-04-27 | 1994-04-05 | Fujitsu Limited | Hetero-epitaxially grown compound semiconductor substrate and a method of growing the same |
US5389571A (en) * | 1991-12-18 | 1995-02-14 | Hiroshi Amano | Method of fabricating a gallium nitride based semiconductor device with an aluminum and nitrogen containing intermediate layer |
DE4310571A1 (de) * | 1993-03-26 | 1994-09-29 | Daimler Benz Ag | Leuchtdiode |
DE4310569A1 (de) * | 1993-03-26 | 1994-09-29 | Daimler Benz Ag | Laserdiode |
EP0735598A2 (de) * | 1995-03-27 | 1996-10-02 | Sumitomo Electric Industries, Ltd | Lichtemittierende Halbleitervorrichtung und Herstellungsverfahren |
Non-Patent Citations (1)
Title |
---|
WETZEL,C., HALLER,E.E.: Infrared reflection of GaN and AlGaN thin film heterostructures with AIN buffer layers. In: Appl. Phys. Lett. 68, (18), 29. April 1996, S.2547-2549 * |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
EP2610372A2 (de) | 2011-12-30 | 2013-07-03 | Helmholtz-Zentrum Berlin für Materialien und Energie GmbH | Verfahren zur Oberflächenpräparation von Si(100)-Substraten |
DE102011122749A1 (de) | 2011-12-30 | 2013-07-25 | Helmholtz-Zentrum Berlin Für Materialien Und Energie Gmbh | Verfahren zur Oberflächenpräparation von Si (100)-Substraten. |
Also Published As
Publication number | Publication date |
---|---|
EP0884767A2 (de) | 1998-12-16 |
DE19725900A1 (de) | 1998-12-24 |
EP0884767A3 (de) | 2000-01-26 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
DE19725900C2 (de) | Verfahren zur Abscheidung von Galliumnitrid auf Silizium-Substraten | |
DE69711344T2 (de) | Verfahren zur Züchtung von Schichten aus III-V Nitrid Halbleiterverbindungen und Verfahren zur Herstellung von Substraten aus III-V Nitrid Halbleiterverbindungen | |
DE60037996T2 (de) | Herstellungsverfahren für eine III-V Nitridschicht und für ein Substrat | |
DE69425328T2 (de) | Kristalline mehrschichtige struktur und verfahren zu ihrer herstellung | |
KR100453210B1 (ko) | GaN계 화합물 반도체의 제조 방법과 GaN계 화합물반도체 디바이스 | |
US6733591B2 (en) | Method and apparatus for producing group-III nitrides | |
DE69933169T2 (de) | Einkristall Galliumnitridsubstrat und Verfahren zu dessen Herstellung | |
DE69227170T2 (de) | Verfahren zur Herstellung von Verbundhalbleitern des P-Typs | |
US4404265A (en) | Epitaxial composite and method of making | |
DE69318653T2 (de) | Herstellung von dotierten, mit seltener Erde übersättigten Halbleiterschichten durch CVD | |
EP1908099B1 (de) | Halbleitersubstrat sowie verfahren und maskenschicht zur herstellung eines freistehenden halbleitersubstrats mittels der hydrid-gasphasenepitaxie | |
DE2102582A1 (de) | Verfahren zur Herstellung von Filmen aus Nitrid-Halbleitern von Elementen der Gruppe III | |
US6271104B1 (en) | Fabrication of defect free III-nitride materials | |
DE3620329A1 (de) | Verfahren zur herstellung von einkristall-substraten aus siliciumcarbid | |
DE112011103882T5 (de) | Verbesserte Vorlagenschichten für die heteroepitaxiale Abscheidung von III-Nitridhalbleitermaterialien unter Verwendung von HVPE-Vorgängen | |
EP0460710B1 (de) | Galliumnitridartige Halbleiterverbindung und daraus bestehende lichtemittierende Vorrichtung sowie Verfahren zu deren Herstellung | |
DE112011103871B4 (de) | Verfahren zum ausbilden von galliumnitrid-material und struktur, die durch ein derartiges verfahren ausgebildet wird | |
DE10196361B4 (de) | Verfahren zur Herstellung eines Gruppe-III-Nitrid-Halbleiterkristalls | |
DE3751884T2 (de) | Herstellungsverfahren einer niedergeschlagenen Kristallschicht | |
Liliental-Weber et al. | TEM study of defects in laterally overgrown GaN layers | |
KR100571225B1 (ko) | 질화물계 화합물 반도체의 성장방법 | |
CA1329756C (en) | Method for forming crystalline deposited film | |
JPH088185A (ja) | GaN系化合物半導体薄膜の積層構造および成長方法 | |
DE69116592T2 (de) | Verfahren zum Herstellen einer Halbleiteranordnung | |
WO2008101625A1 (de) | Verfahren zur herstellung von (al,ga)n kristallen |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
OP8 | Request for examination as to paragraph 44 patent law | ||
OR8 | Request for search as to paragraph 43 lit. 1 sentence 1 patent law | ||
8105 | Search report available | ||
8122 | Nonbinding interest in granting licenses declared | ||
8304 | Grant after examination procedure | ||
8364 | No opposition during term of opposition | ||
8339 | Ceased/non-payment of the annual fee | ||
8370 | Indication of lapse of patent is to be deleted | ||
8339 | Ceased/non-payment of the annual fee |