DE1916554C3 - - Google Patents
Info
- Publication number
- DE1916554C3 DE1916554C3 DE19691916554 DE1916554A DE1916554C3 DE 1916554 C3 DE1916554 C3 DE 1916554C3 DE 19691916554 DE19691916554 DE 19691916554 DE 1916554 A DE1916554 A DE 1916554A DE 1916554 C3 DE1916554 C3 DE 1916554C3
- Authority
- DE
- Germany
- Prior art keywords
- conductor
- parts
- shaped
- structures
- semiconductor
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired
Links
- 239000004020 conductor Substances 0.000 claims description 29
- 239000004065 semiconductor Substances 0.000 claims description 22
- 238000004519 manufacturing process Methods 0.000 claims description 16
- 238000000034 method Methods 0.000 claims description 13
- 230000000875 corresponding Effects 0.000 claims description 11
- 239000000463 material Substances 0.000 claims description 9
- 238000005530 etching Methods 0.000 claims description 4
- 238000004140 cleaning Methods 0.000 claims description 3
- 238000004080 punching Methods 0.000 claims description 3
- 230000000712 assembly Effects 0.000 claims description 2
- 230000000737 periodic Effects 0.000 claims description 2
- XEEYBQQBJWHFJM-UHFFFAOYSA-N iron Chemical compound [Fe] XEEYBQQBJWHFJM-UHFFFAOYSA-N 0.000 claims 2
- 229910001369 Brass Inorganic materials 0.000 claims 1
- 229910000531 Co alloy Inorganic materials 0.000 claims 1
- 239000010951 brass Substances 0.000 claims 1
- 239000002775 capsule Substances 0.000 claims 1
- 239000011248 coating agent Substances 0.000 claims 1
- 238000000576 coating method Methods 0.000 claims 1
- 239000010949 copper Substances 0.000 claims 1
- 229910052802 copper Inorganic materials 0.000 claims 1
- RYGMFSIKBFXOCR-UHFFFAOYSA-N copper Chemical compound [Cu] RYGMFSIKBFXOCR-UHFFFAOYSA-N 0.000 claims 1
- 230000001747 exhibiting Effects 0.000 claims 1
- 229910052742 iron Inorganic materials 0.000 claims 1
- -1 iron-nickel-cobalt Chemical compound 0.000 claims 1
- 230000000873 masking Effects 0.000 claims 1
- 238000004381 surface treatment Methods 0.000 claims 1
- 239000000969 carrier Substances 0.000 description 5
- 239000011521 glass Substances 0.000 description 3
- 238000005452 bending Methods 0.000 description 2
- 230000015572 biosynthetic process Effects 0.000 description 2
- 238000005516 engineering process Methods 0.000 description 2
- 230000002349 favourable Effects 0.000 description 2
- 238000005755 formation reaction Methods 0.000 description 2
- BASFCYQUMIYNBI-UHFFFAOYSA-N platinum Chemical compound [Pt] BASFCYQUMIYNBI-UHFFFAOYSA-N 0.000 description 2
- 230000000087 stabilizing Effects 0.000 description 2
- 239000002253 acid Substances 0.000 description 1
- 150000007513 acids Chemical class 0.000 description 1
- 229910052782 aluminium Inorganic materials 0.000 description 1
- XAGFODPZIPBFFR-UHFFFAOYSA-N aluminum Chemical compound [Al] XAGFODPZIPBFFR-UHFFFAOYSA-N 0.000 description 1
- 230000005611 electricity Effects 0.000 description 1
- 238000005538 encapsulation Methods 0.000 description 1
- 238000010438 heat treatment Methods 0.000 description 1
- 239000011810 insulating material Substances 0.000 description 1
- 238000005304 joining Methods 0.000 description 1
- 239000008188 pellet Substances 0.000 description 1
- 229910052697 platinum Inorganic materials 0.000 description 1
- 238000004382 potting Methods 0.000 description 1
- 238000003825 pressing Methods 0.000 description 1
- 239000002965 rope Substances 0.000 description 1
- 238000000926 separation method Methods 0.000 description 1
- 238000007493 shaping process Methods 0.000 description 1
- 238000009416 shuttering Methods 0.000 description 1
- 239000000126 substance Substances 0.000 description 1
- 201000010874 syndrome Diseases 0.000 description 1
Description
Die Erfindung betrifft ein Verfahren zum Herstellen von Halbleiterglcichrichieranordnungen mit einem oder mehreren in einer Ebene liegenden Gleichrichterbauelementen, bei dem aus bandförmigem oder tlächenhaftem Leitermaterial eine Vielzahl von ebenen, geometrischen, periodisch wiederkehrenden Strukturen erzeugt wird, die jeweils aus einer Anzahl von über die eine als Transportstreifen vorgesehene Längsrandzone des Leitermaterial miteinander verbundenen Leiterteilen bestehen, und bei dem jeweils zwischen den eine kiammerl'örmige Halterung bildenden Abschnitten einander zugeordneter Leiterteile einer Struktur eine Halbleitertablette kontaktiert wird.The invention relates to a method for manufacturing semiconductor devices with one or more rectifier components lying in one plane, in the case of which from strip-shaped or planar conductor material a multitude of flat, geometric, periodically recurring Structures is generated, each from a number of over the one provided as a transport strip There are longitudinal edge zone of the conductor material interconnected conductor parts, and at each of which is assigned to one another between the sections that form a chimney-shaped holder Conductor parts of a structure a semiconductor tablet is contacted.
Mit der ständigen Erweiterung der Anwendungsmöglichkeiten für Halbleiteranordnungen in der Technik kommt auch dem Einsatz von Halbleitergleichrichieranordnungen kleiner Leistung immer größere Bedeutung zu. Dabei werden für viele Anwendungsfälle immer preisgünstigere Ausführungsformen mit kleinen Abmessungen bei möglichst gleichen oder sogar besseren elektrischen Kennwerten gefordert.With the constant expansion of the application possibilities for semiconductor arrangements in the Technology also comes to the use of semiconductor rectifying arrangements small power becomes more and more important. This will be used for many use cases always cheaper designs with small dimensions with the same or even better electrical characteristics as possible required.
Bei Halbleitergleichrichteranordnungen bekannter Ausführung wird in herkömmlicher Weise die Halbleiterlablette an ihren vorbereiteten Flächen sowohl mit einem metallischen Trägerkörper als auch mit wenigstens einem geeignet ausgebildeten Anschlußleiter kontaktiert und in einem Gehäuse angeordnet.More known for semiconductor rectifier arrangements The semiconductor tablet is carried out in a conventional manner on both its prepared surfaces with a metallic support body as well as with at least one suitably designed connection conductor contacted and arranged in a housing.
In der DT-AS 1 095 951 is! ein Verfahren zur Herstellung von Halbleiteranordnungen beschrieben, bei dem eine Fläche eines dünnen, streifenförmiges Halbleiterkörper mit dem einen lötfähigen Überzut aufweisenden Ende aller Stege eines kammförmigen metallischen Trägerkörpers flächenhaft fest verbunden wird und bei dem, bedarfsweise nach Anbrin gung weiterer Elektroden auf der cntgegengesctzien freien Oberfläche des Halbleiterkörpers, sowohl de Trägerkörper zwischen seinen Stegen als auch de Halbleiterkörper an entsprechenden Stellen durchge trennt werden.In the DT-AS 1 095 951 is! a method of manufacture of semiconductor arrangements described in which a surface of a thin, strip-shaped Semiconductor body with the end of all webs of a comb-shaped end that is solderable metallic carrier body is firmly connected over a large area and in which, if necessary, after attachment generation of further electrodes on the opposite free surface of the semiconductor body, both de Carrier body between its webs as well as de semiconductor body durchge at corresponding points be separated.
Weiterhin ist in der DT-AS 1 246 888 ein Verfah ren zur Herstellung von Gleich riehtcraiiordnungei für kleine Stromstärken beschrieben, bei dem zu nächst vorgeformte, bedarfsweise metallisierte, strei fenförmige Leiterteile sich rechtwinklig überlap pend aufeinandergelegt und anschließend zwei ode mehr Halbleilertablettcn an den Kreuzungspunkte in jeweils sinnvoller elektrischer Polung zwischengeFurthermore, in DT-AS 1 246 888 a method for the production of equalization orders is given for small currents, in which the first preformed, if necessary metallized, strip Fen-shaped conductor parts are laid on top of each other at right angles and overlap and then two ode more semiconductor tablets in between at the crossing points, each with a meaningful electrical polarity
IxIx
«ι durch cine Wärmebehandlung gleichzeitig H? U ertei cn zu einer gewünschten Gleichd i d«Ι by a heat treatment at the same time H? U ertei cn to a desired DC d id
g
werdenG
will
i.ioncllen Herstellung einer größeren Anzahl 5 Lin unihlcitert'lcichrichtcranordnungen vorgeschlavon Η?'°'^1^ο1ιβη die geeignet ausgebildeten undi.ioncllen production of a larger number 5 Lin unihlcitert'lcichrichtcranordnung proposed by Η ? '°' ^ 1 ^ ο1ιβη di e suitably trained and
SCn· h ScY Weise gegenseitig zugeordneten .„ vorbcMunm.cr w b metallischen Leiter- SCn · h ScY way mutually assigned. "VorbcMunm.cr wb metallic conductor
*f% "η gsin 1" ernHäbl'eiterlablette eingefügt ι. bUS, nschenhaft konlakliert wird und bei dem die Un äHibleltc und den als AnschlulMeiter die-Strukturen jeweils entlang der Miueliinic d" "1^ fc" häuscäußercr LcitungsanschIuB dienend Abseinils von entsprechenden Leitertcilen in eiiucim. Halbleiterbauelemente und/oder GlcichricUeranordnungcn zerteilt und/oder gegcnsc.ug getrennt wer * f% "η gsin 1" e rn Häbl'leitlablette inserted ι. bus , is similarly argued, and in which the un Ähibleltc and the as connection head die structures each along the miueliinic d "" 1 ^ f c "outside of the housing serving separation of corresponding conductor parts in single semiconductor components and / or divided and / or opposite arrangement .ug separated who
den. ,!..rm^telltenthe. ,! .. rm ^ tellten
An Hand der in den Fig. bis S dargtstcm.n Using the dargtstc m.n. in FIGS
Ausführungsbeispicle werden das «f.ndunfrsg«.maßj Verfahren und der Aufbau der danach hergc el, η Halb.eitergleichrichteranordnungen au ge«cig-ιmd erläutert. Für gleiche Teile s.nd in allen Hturen gleiche Bezeichnungen gewählt.Exemplary embodiments of the process and the structure of the semiconductor rectifier arrangements produced according to it are also explained. For the same parts in all s.nd H t acids like designations selected.
äuse anghousing spec
g■ dargesiellt. wie sieg ■ shown. as
ä5Sä5S
Herstellung erforderlicheManufacturing required
teil-part-
e k|ammcrfürmigc Halle-e k | ammcrfürmigc Halle-
Sn η Ter Hal'Seitertabletten einen zusätzlichen Anfvv-ind und weiterhin ist der Zusammenbau zu geiutchte'n Schaltungen umständlich und daher eben-Sn η Ter Hal'Seitertabletten an additional Initially and furthermore the assembly is to be verified Circuits cumbersome and therefore also
3S3S
Se^ftng .ag die Aufgabe zugrunde, die Nachteile der bekannten Verfahren zu vermeiden üb hiaus ein Verfahren zur besonde.s leitertab^e^ gdjWctSe ^ ftng .ag the task underlying the To avoid the disadvantages of the known processes via a process for special purposes ladder table ^ e ^ gdjWct
Die gehduscaubc n.
dienenden J^The Gehduscaubc n.
serving J ^
des »^^
Jn 8«..fcnet y
\ue in J°V h d of the »^^
Jn 8 ".. fcnet y
\ ue in J ° V hd
Stromleitimgsansdllüsse Leiterabschnii- Stromleitimgsansdllüs se Leiterabschnii-
gewünschlc„ Rasteritiem Abstand angc- gewünschlc "Rasteritiem distance angc-
scher Schaltung zu schatten.shear circuit.
De Lösung der Aufgabe besteht crfmdun^aß darin, daß Strukturen mit einem parallel :™*Jrans-Jortstreifen verlaufenden wenigstens zwe Suuktui gemeinsamen und der entsprechenden AnzahlThe solution to the problem is crfmdun ^ aß in that structures with a parallel: ™ * Jrans-Jort stripe running at least two Suuktui common and the corresponding number
Ausbildunc der Leiterteile 1 und 2 D. zur Ausb.Wung d ^^^. üd f,s.Training of ladder parts 1 and 2 D. for training d ^^^. üd f , s .
der ehe Hat ische und thermische Leitfa-the marriage hat ical and thermal guideline
^enhaltem^S Leitermaterial guter Verform-^ contained ^ S conductor material with good deformation
higkeji^ au Federhärte, vorzugsweise aushigkeji ^ au spring hardness, preferably from
führtenled
Rp'iniopn.Rp'iniopn.
dar. represent .
916 554 j916 554 j
zeigt eine Halblciterglciehriehteranordnung in Mittelpunktschaltimg, die durch ebenes, zum Plus-Anschluß spiegelbildliches Aneinanderfügen zweier Systeme gemäß Fig. I erzielt wird. Der zentrale, als Plus-Anschluß dienende 1 .eiterteil 6 wird mit seinem gehäiiscinneren, streifunförmigen und beispielsweise an den Stellen K gekröpften Abschnitt 6«, analog zum Aufbau gemäß Fig. 1, den entsprechenden l.eiterteilabschnittcn 5 α und 7 « zugeordnet. Bezüglich der Abmessungen der Lcitcrtcilc für die in den weiteren Figuren aufgezeigten Ausführungsformen und ihres gegenseitigen Abstandes gelten die entsprechenden Hinweise zu F i g. 1.shows a half-liter straight-line arrangement in center-to-center circuitry, which is achieved by joining two systems according to FIG. The central, as a plus terminal 1 serving .eiterteil 6 with its gehäiiscinneren, streifunförmigen and cranked, for example at the points K Section 6 ", analogous to the structure shown in FIG. 1, the corresponding α l.eiterteilabschnittcn 5 and 7," assigned. With regard to the dimensions of the elements for the embodiments shown in the other figures and their mutual spacing, the corresponding notes on FIG. 1 apply. 1.
Durch sinnvolle Anordnung von Baueinheiten, wie sie in F i g. 1 dargestellt sind, können auch Halb- >5 leiterglcichrichteranoidnungcn in halber Einphasen-Brüekenschallung erzielt werden (Fig. 3). Den zwischen den beiden Halblcitertablclten räumlich und elektrisch erforderlichen Wcchsclstromanschluß bildet das l.cilcrtcil 9, dessen gehäuseinnerer Ab- ao schnitt mit einem stcgförmigcn, rechtwinklig ausgebildeten Ansatz 9 r als oberes Kontaktstück für die Halblcitcitabletlc des durch den MinusansehlußS bestimmten ersten Systems und mit seinem großflächigen, eine nutcnförmigc Aussparung aufweisenden Teil 9« als Trägcrkörpcr~für die Halblcitcrlablctte des durch den Plusanschluß 10 bestimmten zweiten Systems dient. Wird das I.eitertcil9 in der Längsachse seines Abschnittes 9/) aufgetrennt, so ergeben sich zwei aneinandergereihte, in Ausbildung und Anordiiung völlig gleiche Systeme gemäß Fig. 1.By sensible arrangement of structural units, as shown in FIG. 1, semi-> 5 conductor directional rectifiers can also be achieved in half single-phase bridge sounding (Fig. 3). The electrical connection between the two half-liter tables, which is spatially and electrically necessary, is formed by the l.cilcrtcil 9, the inner section of the housing with a stcg-shaped, right-angled extension 9 r as the upper contact piece for the half-liter table of the first system determined by the minus surface, and with a groove-shaped recess having part 9 'serves as a support body for the half-cylinder plates of the second system determined by the positive connection 10. If the branch section 9 is separated in the longitudinal axis of its section 9 /), then two systems, lined up and completely identical in design and arrangement, result according to FIG. 1.
Wird spiegelbildlich zum Leiterteil 10 des Aufbaus gemäß F i g. 3 ein weiterer gleicher Aufbau angeordnet und werden die beiden Plusanschlüssc als ein einziger (6) ausgebildet, so ergibt sich jeweils eine periodisch wiederkehrende Zone, die eine FJnphascn-BrückcnschalUing gemäß F i g. 4 darstellt, wobei die beiden zunächst voneinander getrennten Minusanschlüssc vorteilhaft mit Hilfe eines Steges zwischen Trägerkörper 13 « und Tragerkörper 13 c als ein einziges l.eilcrleil 13 hergestellt werden. Dadurch wird c'iic den unterschiedlichen Forderungen der Anwender voll gerecht werdende Ausführungsforni erzielt, wobei die abwechselnde Anordnung der Gleich- bzw. Weehselsiromanschlüssc (6 und 13 bzw. 11 und 12) schaluingstechnisch keine Schwierigkeiten macht. Gemäß F i g. 4 kann mehreren Strukturen ein gemeinsames, die weitere Längsraiulzone bildendes l.eilcrteil 13 zugeordnet sein.Is a mirror image of the ladder part 10 of the structure according to FIG. 3 a further identical structure is arranged and if the two positive connections are designed as a single one (6), a periodically recurring zone results in each case, which has a five-phase bridge circuit according to FIG. 4, the two minus connections, which are initially separated from one another, are advantageously produced as a single cable clip 13 with the aid of a web between the carrier body 13 'and the carrier body 13c. As a result, an embodiment that fully meets the different requirements of the user is achieved, with the alternating arrangement of the identical or alternating connections (6 and 13 or 11 and 12) not causing any difficulties in terms of circuitry. According to FIG. 4, a common l.eilcrteil 13, which forms the further longitudinal curl zone, can be assigned to several structures.
Durch Kombination der Ausfilhrungsformen gemilIA F i u. 3 und 4 in der Weise, daß das Leiterteil 8 unmittelbar an das Leiterteil 13 anschließt und daß bc:dc. entsprechend verbunden, einen angepaßt ausgebildeten MiiHisansehluß bilden, kanu Überraschend einfach c'ne Dreiphasen-Brüekcnsehaltuny, hcrgcstellt werden.By combining the embodiments according to Fig. 1, 3 and 4 in such a way that the ladder part 8 directly adjoins the ladder part 13 and that bc : dc. respectively connected, form a matched formed MiiHisansehluß, canoe Surprisingly simple c'ne three-phase Brüekcnsehaltuny, hcrgc provides be.
Hrfindiingsgemllß können die Strukturen dadurch besonders günstig uiisgcstaltcl werden, daß einem liliu'H des Lcitcrmulcrlals verlaufenden und d'c weitere Lüiutsvandzone bildenden BasIslollcrteM (13), βο mil einer die Pcriodi/.illtt der gewünschten Struktur bestimmenden Ausbildung, je Periode zwei symmetrisch /u C1IH1In in der Pcriodeiim'ltc liegenden dritten Leiterteil angeordnete, zweite Leiterteile zugeordnet werden. 6gHrfindiingsgemllß the structures can therefore be especially favorable uiisgcstaltcl that a liliu'H of Lcitcrmulcrlals extending and d'c further Lüiutsvandzone forming BasIslollcrteM (13), a mil βο the Pcriodi / .illtt the desired structure defining training, each period two symmetrically / u C 1 IH 1 In the third ladder section located in the periodic direction, second ladder sections are assigned. 6g
In Fig. 5 ist die LcilcrlcilstiukUir einer Drciphusen-Stcrnsehtillun.u daixeslellt. Ausgehend von der Aluminium einer Mitldpunktsenaliung gemllß F i g. 2 und von der Parallclvcrselzung aller oberen Kontaktstücke für drei Halblcitertablctten wird der dritte Wcchselslromanschluß als Leiterleil 17 mit seinem gehäuseinneren Abschnitt 17« zwischen die Abschnitte 14 a und 16« eingefügt und mit seinem gehäuseäußeren Abschnitt 17/) an die Leiterleile 14 /> bis 16/) angereiht. Zur llrzielung einer auch für den Hinsalz in Leiterplatten geeigneten Strukiut ergibt sich dann beispielsweise die aufgezeigte Ausbildung und Anordnung des Lcilcrtcils 15 und des gehäuseäußeren Leiterteilabschnitts 16/).In Fig. 5 the structure of a Drciphusen syndrome is shown daixeslellt. Starting from the aluminum, a middle point solution according to F i g. 2 and from the parallel connection of all upper contact pieces for three half-liter tablets the third alternating connection as conductor part 17 with its section 17 inside the housing between the sections 14 a and 16 "inserted and with its housing-outer section 17 /) to the conductor line 14 /> up to 16 /) lined up. To achieve one also for the For example, the structure shown then results in a structure suitable for printed circuit boards and arrangement of the lcilcrtcil 15 and the housing-outer conductor sub-section 16 /).
F.ine andere Ausführungsl'orm einer Schallung gemäß F i g. 5 wird dadurch erzielt, daß, bei einsprechender Ausbildung der Ilalbleilertablelten, ein gemeinsamer, großflächiger, slreifenförniigcr Plusanschluß entsprechend dem Leilerleil 1 in F i g. 1 als durchgehender Trägerkörper und die drei als Wechselsiromanschlüsse dienenden Lciterluilc in einer Reihe und ebenso wie Leiterteil 2 in F i g. 1 angeordnet werden. Auf diese Weise sind auch llalbleitcranordnungcn als sechs- bzw. /wölfpulsige (ileichriehlcrsehaltungen crziclhar.F. Another embodiment of a shuttering according to F i g. 5 is achieved by the fact that, with an appropriate design of the Ilalbleilertablelten, a common, large-area, slreifen-shaped plus connection according to Leilerleil 1 in F i g. 1 as continuous support body and the three as changeover connections serving Lciterluilc in a row and just like ladder part 2 in F i g. 1 arranged will. In this way, semiconductor arrangements are also made as six- or / or twelve-pulse crziclhar.
In den F i g. fia bis (Sh sind die bei den verschiedenen Vcrführensschrillcn zur Herstellung von HaIblcilcrglcichrichlerbauclcmentcn gemäß F i g. I erzielten Anordnungen aufgezeigt.In the F i g. fia bis (Sh are those with the different Introductory steps for the production of half-glass building elements according to FIG. I achieved arrangements shown.
Aus bandförmigem Leitermaterial mit Ausdehnungen, die durch die Hcrstellungswcisc und durch die Strombclaslbarkeil der gewünschten Ilalb'eitergleichriehlcranordiumgcn sowie durch deren l.eiterteilabmcssungen bestimmt sind, wird vorzugsweise durch Stanzen eine Reihe von Platinen gemäß Fig.da mit den als Lcitungsanschlüsscn vorgesehenen Siegen 1 /> und 2 /) erzeugt. Dabei verbleibt vom Ausgangsmatcrial ein zur Weiterverarbeitung der Platinen vorgesehener Längsstreifen IS. der beiiaiTsweise zur rationelleren Fertigung eine Perforierung 19 aufweisen kann. Deren I.oehleilungm (Fig. (u·) kann mit der Teilung der Leilerabsehnitte 1 /> und 2/) übereinstimmen und beispielsweise dem Rastermaß von Leiterplatten oder einem Vielfachen desselben entsprechen.Made of strip-shaped conductor material with expansions caused by the manufacturing process and by the Electricity class wedge of the desired Ilalb'eitergleichriehlcranordiumgcn as well as their head part dimensions are determined, is preferred by punching a number of boards according to Fig.da with those provided as cable connections Siegen 1 /> and 2 /) generated. Thereby remains of the original material for further processing of the Longitudinal strips IS provided for plates. the occasional way may have a perforation 19 for more efficient production. Their initial division (Fig. (U)) can be divided into 1 /> and 2 /) match and, for example, the grid dimension of printed circuit boards or a multiple thereof correspond.
In einem weiteren Vcrfahrensschrilt. beispielsweise ebenfalls durch Stanzen oder durch gezieltes Atzen in an sich bekannter Technik, werden i;ehäuseinncre l.eilcrabschniite 1 « und 2« gebildet, die in vorhestimmtcr Weise flächenhafl verlaufen und eine ebene. geometrische Leilerteilstruklur genial' F i g, (1 b darstellen,In a further procedural step. For example, also by punching or by targeted etching using a technique known per se, inner housing sections 1 "and 2" are formed, which run flat in a predetermined manner and are flat. Geometric part structure ingenious' Fig, (1 b represent,
Anschließend wird, wie dies in den Fig.Cie und fid in Draufsicht und in Seitenansicht aufgezeigt int. durch geeignetes Aufbiegen jedes gchliuse'mnerer Lcilerabsehnitts2fi aus der Platincnebenc und dtircl· Parallelversetzung an den Abschnitt 1« jeweils eine kliimmcrförmige Halterung zur Aufnähme cliici Halbleilcrlablette erzielt,Then, as shown in FIGS fid shown in plan view and in side view int. by appropriately bending open each closed-off Lcilerabsehnitts2fi from the platinum side and dtircl · Parallel offset to the section 1 "each a kliimmcr-shaped holder for receiving cliici Semi-chemical tablet achieved,
Der auf diese Weise gefertigte metallische Streifet mit einer Anzahl LeilerleilstrukUircn wird gemllß dci Fig. fic und fif in einer Vorrichtung 20 gehalter und vorzugsweise von der freien Längsseite der Ab schnitte 1 α her an jeder Klammer durch Niederhal ten tics Lcilerabsclinitts 1 rl jeweils mit einer Halb IciterlablelteJ in vorbestimmten vorzugsweise je weils gleicher elektrischer Orientierung bestückt. Pa bei kann zur Durchführung eines geeigneten Verfah runsiaklcs die Teilung/» der Perforierung 19 vor wendet werden. Durch geeignetes Umspannen de Leiterlellsirukturen in der Vorrichtung 20 wird bcThe metallic strip manufactured in this way with a number of LeilerleilstrukUircn is according to the Fig. Fic and fif held in a device 20 and preferably from the free long side of the Ab sections 1 α down on each bracket by holding down the tics Lcilerabsclinitts 1 rl each with a half IciterlablelteJ equipped in predetermined, preferably always the same electrical orientation. In the case of, the division / »of the perforation 19 can be used to carry out a suitable process. By suitably reclamping de Leiterlellsirukturen in the device 20, bc
darfsweise die Federwirkung zur Halterung der Halbleilcrtablcltcn noch crhöhl.May be the spring action to hold the Semi-fabricated trays are still hollow.
Gegebenenfalls kann die äußere Kontur der Platinen auch erst nach dem zur Ausbildung der klammcrförmigen Halterung vorgesehenen Verfahrensschritt hergestellt werden.If necessary, the outer contour of the blanks can also only be used after the formation of the clamp-shaped holder provided process step are produced.
Bei Verwendung von beidseitig mit Konlaktrondcn versehenen, vorbereiteten Halblcitcrtabletlcn kann die Bestückung der Leitcrtcilstrukturen unoricnticrt erfolgen, wodurch ein wirtschaftlicherer Vcrfahrcnsablauf gegeben ist.When using prepared half-glass tablets that are provided on both sides with a declaration of conformity the assembly of the Leitcrtcilstruktur unoricnticrt take place, whereby a more economical process flow given is.
Die Anordnung eines metallischen Streifens mit erfindungsgemäßen Lcitertcilstrukturcn in der Vorrichtung 20 gestattet es, auch die im Anschluß an das Bestücken erforderlichen Vcrfahrensschrittc, nämlich das Kontaktieren der Halblcitcrtabletlcn mit ihren l.cilungsanschlüsscn sowie das Ätzen, Reinigen und Obcrflächcnbchandeln der Halblcitcroberflächcn in vorteilhafter Weise gleichzeitig an einer größeren Anzahl durch Tauchen durchzuführen.The arrangement of a metallic strip with Lcitertcil structures according to the invention in the device 20 also make it possible to use those following the Equipping the necessary process steps, namely contacting the half-board tablets with their Oil connections as well as the etching, cleaning and surface covering of the half-face surfaces in advantageously to be carried out simultaneously on a larger number by diving.
Weiterhin besteht die Möglichkeit, Lciterleilstrukturcn beiderseits des perforierten Streifens 18 anzuordnen und dadurch eine weitere Rationalisierung des 1 lerstellungsverfahrcns zu erzielen.There is also the possibility of sub-structures to be arranged on both sides of the perforated strip 18 and thereby a further rationalization of the 1 production process.
Im Anschluß an die verschiedenen Verfahrcnsschrilte zur Herstellung einer größeren Anzahl von ungckapsellen Halbleiiergleichriehtcrbauclcmenien werden diese, mittels ihrer Lcitungsanschlüssc noch mit dem perforierten Streifen 18 verbunden, in geeigneter Ausdehnung durch Umpressen, Umspritzen oder Vergießen in einem Becher in eine IsolicrstoiTumhüllung4 eingebettet ( Fig.6g) und schließlich durch Kappen ihrer gehäuscäußeren Leiterteile 1 b und 2 b in gewünschter Länge vom Streifen 18 getrennt (Fig.Mi). Dabei können gleichzeitig die freien Lcilcrleilenden als Lölspießc ausgebildet werden. Die Umhüllung 4 wird in ihrer Ausdehnung sowohl durch das Verfahren zu ihrer Herstellung als auch durch die Linsalzbedingiingen für die Bauelemente bestimmt. Bedarfsweise kann die Umhüllung besonders an ihren Breitseiten sehr dünnwandig ausgeführt werden, um beidseitig eine optimale Ableitung der Vcrlusileisiungswärme zu gewährleisten.Following the various steps in the process of producing a larger number of non-encapsulated semiconducting alignment structures, these, still connected to the perforated strip 18 by means of their cable connections, are embedded in a suitable expansion by pressing, overmolding or potting in a cup in an insulating material envelope 4 (FIG. 6g) and finally separated by capping their housing outer conductor parts 1 b and 2 b in the desired length from the strip 18 (Fig.Mi). At the same time, the free ends of the oil rope can be designed as oil spikes. The envelope 4 is determined in its expansion both by the method for its production and by the Linsalzbedingiingen for the components. If necessary, the casing can be made very thin-walled, especially on its broad sides, in order to ensure optimal dissipation of the heat of the leakage on both sides.
Die an I land der Darstellungen in den F i g. ο a bis dli erläuterten Vcrfahrenssehrilte gellen in entsprechender Weise auch bei der Herstellung der in den F ig, 2 bis 5 und 7 und 8 dargestellten Ausführungslormeu von 1 lalbleilerglciehrieh'.cranordnungen.The at I land of the representations in the F i g. ο a to The sections of the procedure explained apply correspondingly This is also true for the production of the embodiments shown in FIGS. 2 to 5 and 7 and 8 of 1 lalbleilerglciehrieh'.cranorders.
Verfahrenstechnisch besonders günstig sind die in ilen F i g. 7 und 8 aufgezeigten AusfUlmingsbcispicle. Die für eine Hinphasen-lküekensehnltung bzw, eine Drcipluiscn-Hillckcnschaltung vorgesehenen Anordnungen weisen großflliehigc, gchliuscinnerc Leitcr- leilc 21 mit als oberes Kontaktstück für jeweils eine Halblcitcrtablettc dienenden Abschnitten 22 auf. die, durch geeignetes Aufbiegen aus der Platinenebcnc. spangenförmig zum zugehörigen Trägcrkörper angeordnet werden und mit diesem eine klanimcrförmigc Halterung zur Aufnahme von je einer HaIbleitcrlablellc bilden. Durch geeignete Formgebung des Abschnittes 22 ist eine ausreichende Auflagefläche für die Halblciiertablctte und damit ein gcwünschtes Bctricbsvcrhaltcn der Anordnungen gewährleistet. In terms of process technology, those in ilen F i g are particularly favorable. 7 and 8 shown AusfUlmingsbcispicle. The arrangements provided for a forward-phase plug connection or a printed circuit-back circuit have large, closed conductor elements 21 with sections 22 each serving as an upper contact piece for a half-board tray. which, by suitable bending out of the Platinenebcnc. be arranged in the form of a clasp to the associated carrier body and form with this a clamp-shaped holder for receiving one semiconductor label each. By suitably shaping the section 22, a sufficient support surface for the half-aligning tablets and thus a desired configuration of the arrangements is ensured.
Bezüglich der Ausdehnung und Ausbildung der Leiterteile sowie ihrer Herstellung gelten die zu den F i g. 1 und d a bis 6 h gemachten Ausführungen in entsprechender Weise. Zur Erhöhung der für die Hullcrung der Halbleitertablctlcn notwendigen Klammerwirkung können sowohl der durch die unterbrochenen Linien dargestellte Hilfsstcg 23 als auch der Hilfsslcg 25 dienen. Beide werden zu gegcbener Zeit abgetrennt. Die Umhüllung der dargestellten Ausführungsform gemäß F i g. 7 ist mit 24 angedeutet.Regarding the expansion and formation of the ladder parts as well as their manufacture, those apply to F i g. 1 and d a to 6 h made in a corresponding manner. To increase the for the Covering of the semiconductor tablets necessary Both the auxiliary piece 23 represented by the broken lines and the the auxiliary circuit 25 are also used. Both become more given Time separated. The casing of the illustrated embodiment according to FIG. 7 is at 24 indicated.
Durch entsprechende Zerteilung der in den F i g. 7 und 8 dargestellten Ausführungsbcispiclc können bei entsprechender Ausbildung der Lcitcrtcilabschnitte Glcichrichlerschaltungen mit weniger als vier HaIbleitertablelten hergestellt werden.By appropriate division of the FIG. 7 and 8 shown Ausführungsbcispiclc can at Corresponding design of the conductor sections, rectifier circuits with fewer than four semiconductor tables getting produced.
Die Vorteile des crfindungsgcinäßcn Verfahrens zur Herstellung von Halblcitcrglciclirichteranordnungen bestehen darin, daß durch Herstellung der samtlichen in einer Ebene liegenden, strcifcnförmigcn Leiterleile jeder Struktur insgesamt aus bandförmigem oder flächcnhaflcm Leitermaterial und der wenigstens einen aus solchen Lcitcrtcilcn vorgesehenen.The advantages of the discovery process for the production of half-glass funnel assemblies consist in the fact that through the production of all of them lying in one plane, strip-shaped Conductor parts of each structure as a whole made of strip-shaped or flat conductor material and the at least one provided from such components.
klammcrförmigen Halterung für jeweils cine HaIbleitcrlabletle gleichzeitig eine Baueinheit gebildet wird, die durch Aneinanderreihen in entsprechender Anzahl und Zuordnung zur Hrziclung von I IaIbleiiergleichrichleranordnungcn mit mehreren I IaIblciici tabletten in gewünschter elektrischer Schaltung geeignet ist, daß alternativ mit Hilfe eines zu der einen Längsraiulzone parallelen, durchgehenden, die andere l.äugsrandzonc bildenden Busisleiterteils ein Leiterteilband mit beliebig aufreihbaren Strukturen unterschiedlicher Konfiguration zur wahlweisen Hrzielung beliebiger (ileiehriehleranordiuingen herstellbar ist und daß an einer Vielzahl von Aufbauten aus einander zugeordneten Leilerteilen und jeweils zwischcngetiiglor Halbleitertablette die Veifnhrensschritte zur Kontaktierung, Reinigung, Stabilisierung und Kapselung von 1 lalblcitcrtablcttcn in besonders wirtschaftlicher Massenfertigung durchgeführt werden können. Clamp-shaped holder for each semiconducting tablet, a structural unit is formed at the same time, which by lining up in the appropriate number and assignment to the description of lead rectifier arrangements with several tablets in the desired electrical circuit is suitable that alternatively, with the help of a continuous, continuous zone, the other part of the bus conductor forming the outer edge zone is a conductor sub-band with structures of different configurations that can be lined up as required for the optional listening to any desired (ileiehriehleranordiuingen) and that on a large number of structures made up of mutually associated fan parts and in each case intervening semiconductor pellets, the processing and encapsulation steps for contacting, cleaning, stabilizing, stabilizing 1 lalblcitcrtablcttcn can be carried out in particularly economical mass production.
Claims (6)
Priority Applications (10)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
DE1916554A DE1916554B2 (en) | 1969-04-01 | 1969-04-01 | Method for manufacturing semiconductor rectifier arrangements |
US008996A US3916433A (en) | 1969-04-01 | 1970-02-05 | Semiconductor arrangement and method of production |
ES377012A ES377012A1 (en) | 1969-04-01 | 1970-02-18 | Semiconductor arrangement and method of production |
BR217351/70A BR7017351D0 (en) | 1969-04-01 | 1970-03-10 | SEMICONDUCTOR DEVICE AND PROCESS FOR ITS MANUFACTURE |
FR7011113A FR2042218A5 (en) | 1969-04-01 | 1970-03-27 | |
GB05121/70A GB1300334A (en) | 1969-04-01 | 1970-03-31 | Semi-conductor arrangement and method of production |
CH477470A CH522956A (en) | 1969-04-01 | 1970-04-01 | Process for the production of semiconductor arrangements and semiconductor arrangement produced by this process |
CH1598071A CH545005A (en) | 1969-04-01 | 1971-11-03 | Semiconductor arrangement |
US00196291A US3783346A (en) | 1969-04-01 | 1971-11-08 | Semiconductor arrangement |
US00375535A US3854198A (en) | 1969-04-01 | 1973-07-02 | Semiconductor arrangement and method of production |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
DE1916554A DE1916554B2 (en) | 1969-04-01 | 1969-04-01 | Method for manufacturing semiconductor rectifier arrangements |
Publications (3)
Publication Number | Publication Date |
---|---|
DE1916554A1 DE1916554A1 (en) | 1971-02-11 |
DE1916554B2 DE1916554B2 (en) | 1974-07-04 |
DE1916554C3 true DE1916554C3 (en) | 1977-08-04 |
Family
ID=5729950
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
DE1916554A Granted DE1916554B2 (en) | 1969-04-01 | 1969-04-01 | Method for manufacturing semiconductor rectifier arrangements |
Country Status (7)
Country | Link |
---|---|
US (1) | US3916433A (en) |
BR (1) | BR7017351D0 (en) |
CH (1) | CH522956A (en) |
DE (1) | DE1916554B2 (en) |
ES (1) | ES377012A1 (en) |
FR (1) | FR2042218A5 (en) |
GB (1) | GB1300334A (en) |
Families Citing this family (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
FR2278160A1 (en) * | 1974-07-08 | 1976-02-06 | Radiotechnique Compelec | COMB SHAPED CONNECTION TABS FOR POWER TRANSISTORS |
US4009485A (en) * | 1974-12-23 | 1977-02-22 | General Electric Company | Semiconductor pellet assembly mounted on ceramic substrate |
US4054814A (en) * | 1975-10-31 | 1977-10-18 | Western Electric Company, Inc. | Electroluminescent display and method of making |
US4478588A (en) * | 1978-03-06 | 1984-10-23 | Amp Incorporated | Light emitting diode assembly |
US4247864A (en) * | 1978-03-06 | 1981-01-27 | Amp Incorporated | Light emitting diode assembly |
DE3245762A1 (en) * | 1982-03-13 | 1983-09-22 | Brown, Boveri & Cie Ag, 6800 Mannheim | Modular semiconductor device |
US4979017A (en) * | 1989-02-23 | 1990-12-18 | Adam Mii | Semiconductor element string structure |
US5761028A (en) * | 1996-05-02 | 1998-06-02 | Chrysler Corporation | Transistor connection assembly having IGBT (X) cross ties |
Family Cites Families (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US3702954A (en) * | 1967-07-21 | 1972-11-14 | Siemens Ag | Semiconductor component and method of its production |
US3500136A (en) * | 1968-01-24 | 1970-03-10 | Int Rectifier Corp | Contact structure for small area contact devices |
US3569797A (en) * | 1969-03-12 | 1971-03-09 | Bendix Corp | Semiconductor device with preassembled mounting |
-
1969
- 1969-04-01 DE DE1916554A patent/DE1916554B2/en active Granted
-
1970
- 1970-02-05 US US008996A patent/US3916433A/en not_active Expired - Lifetime
- 1970-02-18 ES ES377012A patent/ES377012A1/en not_active Expired
- 1970-03-10 BR BR217351/70A patent/BR7017351D0/en unknown
- 1970-03-27 FR FR7011113A patent/FR2042218A5/fr not_active Expired
- 1970-03-31 GB GB05121/70A patent/GB1300334A/en not_active Expired
- 1970-04-01 CH CH477470A patent/CH522956A/en not_active IP Right Cessation
Similar Documents
Publication | Publication Date | Title |
---|---|---|
DE69131712T2 (en) | SOLDERING CONNECTING WIRE | |
EP1233232B1 (en) | Lighting device | |
EP0374648B1 (en) | Device for the connexion of an electric cable | |
DE3149641A1 (en) | "ELECTRICAL CIRCUIT BOARD AND METHOD FOR THEIR PRODUCTION" | |
DE1916554C3 (en) | ||
DE2638197A1 (en) | CLAMP CONSTRUCTION FOR ELECTRIC SHADOWING | |
DE1907075A1 (en) | Semiconductor rectifier arrangement | |
DE3032083A1 (en) | FUSE PROTECTION, ESPECIALLY FOR PRINTED CIRCUITS | |
DE2007014A1 (en) | Electrical contact socket and process for their manufacture | |
DE1916554A1 (en) | Semiconductor device and method for its manufacture | |
DE1964481A1 (en) | Process for the production of semiconductor rectifier arrangements | |
DE2509856A1 (en) | METHOD OF MAKING CONNECTORS TO ELECTRICAL COMPONENTS AND COMPONENT WITH AT LEAST ONE STAMPED TERMINAL | |
DE1514742A1 (en) | Semiconductor device | |
DE1292755B (en) | Process for the serial socket and housing installation of semiconductor components | |
DE2249730C3 (en) | Semiconductor arrangement with an insulating FoUe provided with conductor tracks | |
EP0042137A2 (en) | Method of fixing parallel interconnexion leads on the opposite sides of electrical components | |
DE2837394A1 (en) | Semiconductor bridge rectifier - using two substrates, each contg. three rectifier elements, where the two direct current output leads are located on different substrates | |
DE2206401A1 (en) | Connector strip | |
DE1218568B (en) | Microcomponent provided with components for miniature assemblies | |
DE10144323A1 (en) | Electrical circuit unit, in particular power module, and method for the production thereof | |
DE2054677B2 (en) | METHOD OF MANUFACTURING SEMI-CONDUCTOR RECTIFIER ARRANGEMENTS | |
DE102014217933A1 (en) | Electric motor with SMD components and associated connection part | |
DE3231165C2 (en) | One-piece clamping element for soldering, screwing and stripping-free connection of electrical conductors | |
DE1439349B2 (en) | PROCESS FOR SERIES PRODUCTION OF SEMICONDUCTOR COMPONENTS | |
DE1439349C (en) | Process for the series production of semiconductor components |