DE1173527B - Pulse divider for broken divider ratios - Google Patents

Pulse divider for broken divider ratios

Info

Publication number
DE1173527B
DE1173527B DES79930A DES0079930A DE1173527B DE 1173527 B DE1173527 B DE 1173527B DE S79930 A DES79930 A DE S79930A DE S0079930 A DES0079930 A DE S0079930A DE 1173527 B DE1173527 B DE 1173527B
Authority
DE
Germany
Prior art keywords
divider
pulses
decimal point
pulse
decade
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
DES79930A
Other languages
German (de)
Inventor
Hubert Hoetzel
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Siemens AG
Original Assignee
Siemens AG
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Priority to NL293848D priority Critical patent/NL293848A/xx
Application filed by Siemens AG filed Critical Siemens AG
Priority to DES79930A priority patent/DE1173527B/en
Priority to GB2372463A priority patent/GB1007195A/en
Publication of DE1173527B publication Critical patent/DE1173527B/en
Pending legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K21/00Details of pulse counters or frequency dividers
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K23/00Pulse counters comprising counting chains; Frequency dividers comprising counting chains
    • H03K23/64Pulse counters comprising counting chains; Frequency dividers comprising counting chains with a base or radix other than a power of two
    • H03K23/66Pulse counters comprising counting chains; Frequency dividers comprising counting chains with a base or radix other than a power of two with a variable counting base, e.g. by presetting or by adding or suppressing pulses
    • H03K23/662Pulse counters comprising counting chains; Frequency dividers comprising counting chains with a base or radix other than a power of two with a variable counting base, e.g. by presetting or by adding or suppressing pulses by adding or suppressing pulses

Description

BUNDESREPUBLIK DEUTSCHLANDFEDERAL REPUBLIC OF GERMANY

DEUTSCHESGERMAN

PATENTAMTPATENT OFFICE

AUSLEGESCHRIFTEDITORIAL

Internat. Kl.: H 03 kBoarding school Class: H 03 k

Deutsche KI.: 21 al-36/22 German KI .: 21 al -36/22

Nummer: 1173 527Number: 1173 527

Aktenzeichen: S 79930 VIII a /21 alFile number: S 79930 VIII a / 21 al

Anmeldetag: 15. Juni 1962Filing date: June 15, 1962

Auslegetag: 9. Juli 1964Opening day: July 9, 1964

Die Erfindung betrifft einen Impulsuntersetzer für gebrochene Teilerverhältnisse mit teilweiser Austastung der zu untersetzenden Impulse.The invention relates to a pulse scaler for fractional division ratios with partial blanking the impulses to be reduced.

Der Erfindung liegt die Aufgabe zugrunde, einen Impulsuntersetzer für gebrochene Teilerverhältnisse zu schaffen, d. h. die Untersetzung nach einem Teiler zu ermöglichen, der keine ganze Zahl ist, sondern noch eine oder gegebenenfalls mehrere Dezimalstellen nach dem Komma hat.The invention is based on the object of a pulse reducer for fractional division ratios to create, d. H. to enable scaling according to a factor that is not an integer, but rather still has one or more decimal places after the comma.

Es ist bereits ein Impulsuntersetzer für gebrochene Teilerverhältnisse, ζ. B. 1,5, bekannt, der eine Multivibratorschaltung enthält. Diese Anordnung hat jedoch verschiedene Nachteile, die ihre Anwendbarkeit stark einschränken: Die bekannte Multivibratorschaltung muß auf die Frequenz des zu untersetzenden Impulssignals abgestimmt sein, so daß Frequenzschwankungen und Signalunterbrechungen das Arbeiten der Schaltung beeinträchtigen. Ferner ist die Berücksichtigung von Einzelimpulsen nicht möglich. Andererseits ist die bekannte Schaltungsanordnung nicht dazu geeignet, eine Impulsuntersetzung mit größeren Teilerbeträgen zu ermöglichen.It is already a pulse scaler for fractional division ratios, ζ. B. 1.5, known that a multivibrator circuit contains. However, this arrangement has several disadvantages that affect its applicability severely restrict: The well-known multivibrator circuit must be based on the frequency of the gear to be reduced Pulse signal be matched so that frequency fluctuations and signal interruptions the Impair the operation of the circuit. Furthermore, it is not possible to take individual pulses into account. On the other hand, the known circuit arrangement is not suitable for a pulse reduction to allow with larger divisional amounts.

Ein von den Nachteilen der vorstehend erwähnten bekannten Anordnung freier Impulsuntersetzer gemäß der Erfindung zeichnet sich dadurch aus, daß für jede Stelle des Teilers eine Zähldekade vorgesehen ist und daß die Zähldekade für die Stelle hinter dem Komma des Teilers während jedes Untersetzungsintervalls die dieser Stelle entsprechende Anzahl Impulse zugeführt erhält und bewirkt, daß bei jedem Nulldurchgang dieser Zähldekade einer der zu untersetzenden ankommenden Impulse ausgetastet wird. Gemäß der weiteren Erfindung wird die Zähldekade für die Stelle hinter dem Komma des Teilers über eine Torstufe angesteuert, die vor dem Ende jedes Untersetzungsintervalls für die Zuführung einer der Dezimale hinter dem Komma entsprechenden Impulszahl geöffnet wird. Eine Ausführungsform der Erfindung zeichnet sich dadurch aus, daß die der Dezimale hinter dem Komma des Teilers entsprechende Impulszahl einer der Zähldekaden für die Stellen vor dem Komma des Teilers entnommen wird.A pulse scaler free of the disadvantages of the above-mentioned known arrangement according to FIG the invention is characterized in that a counting decade is provided for each digit of the divider and that the counting decade for the digit after the decimal point of the divider during each reduction interval receives the number of pulses corresponding to this point and causes one of the incoming pulses to be reduced is blanked at each zero crossing of this counting decade will. According to the further invention, the counting decade is for the place after the decimal point of the divider is controlled via a gate, which is set before the end of each reduction interval for the feed one of the number of pulses corresponding to the decimal point after the decimal point is opened. One embodiment of the invention is characterized in that the decimal point after the decimal point of the The number of pulses corresponding to the divider of one of the counting decades for the digits before the decimal point of the divider is removed.

Ein Ausführungsbeispiel der Erfindung ist nachstehend an Hand des Blockschaltbildes erläutert.An exemplary embodiment of the invention is explained below with reference to the block diagram.

Am Eingang E der Anordnung wird das Impulssignal zugeführt, das nach einem gebrochenen Teilerverhältnis untersetzt werden soll. Das am Eingang E zugeführte Signal gelangt über die Torstufe T1 in den Zahler Z, der im dargestellten Ausführungsbeispiel, für das als Teiler 17,5 angenommen wird, zwei Dekaden D1, D2 enthält. Der Zähler Z ist zu diesem Impulsuntersetzer für gebrochene
Teilerverhältnisse
The pulse signal that is to be scaled down according to a fractional division ratio is fed to the input E of the arrangement. The signal fed to the input E reaches the counter Z via the gate stage T 1 , which in the illustrated embodiment, for which the divider 17.5 is assumed, contains two decades D 1 , D 2 . The counter Z is for this pulse scaler for fractional
Dividing ratios

Anmelder:Applicant:

Siemens & Halske Aktiengesellschaft,Siemens & Halske Aktiengesellschaft,

Berlin und München,Berlin and Munich,

München 2, Witteisbacherplatz 2Munich 2, Witteisbacherplatz 2

Als Erfinder benannt:
Hubert Hoetzel, Karlsruhe
Named as inventor:
Hubert Hoetzel, Karlsruhe

Zweck auf das Hunderter-Komplement der Untersetzerzahl unter Vernachlässigung der Dezimalstellen hinter dem Komma eingestellt. Der Zähler Z zähltPurpose set to the hundreds complement of the coaster number, neglecting the decimal places after the decimal point. The counter Z counts

ao also jeweils von 83 bis 100 und springt darauf wieder auf 83 zurück. Zur Berücksichtigung der Stellen hinter dem Komma des Teilers wird von der zweiten Dekade D2 des Zählers Z vor Erreichen der Endstellung, z. B. bei 90, die Torstufe T11 geöffnet, so daß in einer weiteren Zähldekade Ds Impulse gespeichert werden können, die jeweils der Ziffer hinter dem Komma des Teilers entsprechen. Diese Impulse, im vorliegenden Fall fünf Impulse — da das Teilerverhältnis hinter dem Komma die Ziffer 5 aufweist —, können aus der ersten Dekade D1 des Zählers Z über die dargestellten Schalter abgezweigt werden. Sobald in der Zähldekade D, zehn Impulse gespeichert sind, wird die bistabile Kippstufe K, beispielsweise eine Flip-Flop-Schaltung, angesteuert, die ihrerseits eine Sperrung der Torstufe T1 bewirkt. Infolge der Sperrung der Torstufe T1 wird jedoch nur einer der am Eingang E zugeführten Impulse ausgetastet, da dieser Impuls bereits über die Leitung L die Kippschaltung K zurückwirft, so daß die Sperrung der Torstufe T1 wenig verzögert wieder rückgängig gemacht wird. Die Wirkungsweise der Anordnung besteht also kurzgefaßt darin, daß — ein Teilerverhältnis von 17,5 angenommen — während jedes zweiten Untersetzungsintervalls einer der Eingangsimpulse, beispielsweise jeder fünfunddreißigste Impuls, ausgetastet wird und den Zähler Z nicht beeinflußt. Die beschriebene Anordnung kann sinngemäß dahingehend erweitert werden, daß mehrere Dezimalstellen hinter dem Komma eines Teilers berücksichtigt werden. Auch ist es möglich, an Stelle einer Impulsaustastung zusätzliche Impulse in der Schaltung zuzufügen.ao from 83 to 100 and then jumps back to 83. To take into account the digits after the decimal point of the divider, the second decade D 2 of the counter Z is used before the end position is reached, e.g. B. at 90, the gate step T 11 is opened, so that in a further counting decade D s pulses can be stored, each corresponding to the digit after the decimal point of the divider. These pulses, in the present case five pulses - since the division ratio has the number 5 after the decimal point - can be branched off from the first decade D 1 of the counter Z via the switches shown. As soon as ten pulses are stored in the counting decade D, the bistable multivibrator K, for example a flip-flop circuit, is activated, which in turn causes the gate stage T 1 to be blocked. As a result of the blocking of the gate stage T 1 , however, only one of the pulses supplied to the input E is blanked, since this pulse already throws back the toggle circuit K via the line L , so that the blocking of the gate stage T 1 is reversed again with a little delay. The mode of operation of the arrangement is therefore that - assuming a division ratio of 17.5 - one of the input pulses, for example every thirty-fifth pulse, is blanked during every second reduction interval and does not affect the counter Z. The arrangement described can be extended to the effect that several decimal places after the decimal point of a divider are taken into account. It is also possible to add additional pulses to the circuit instead of a pulse blanking.

: +09 629/332 : +09 629/332

Claims (3)

Patentansprüche:Patent claims: 1. Impulsuntersetzer für gebrochene Teilerverhältnisse mit teilweiser Austastung der zu untersetzenden Impulse, dadurch gekennzeichnet, daß für jede Stelle des Teilers eine Zähldekade (D1, D2, D3) vorgesehen ist und daß die Zähldekade (D3) für die Stelle hinter dem Komma des Teilers während jedes Untersetzungsintervalls die dieser Stelle entsprechende Anzahl Impulse zugeführt erhält und bewirkt, daß bei jedem Nulldurchgang dieser Dekade (D3) einer der zu untersetzenden ankommenden Impulse ausgetastet wird.1. Pulse scaler for fractional divider ratios with partial blanking of the pulses to be reduced, characterized in that a counting decade (D 1 , D 2 , D 3 ) is provided for each digit of the divider and that the counting decade (D 3 ) for the place behind the Comma of the divider receives the number of pulses corresponding to this point during each reduction interval and causes one of the incoming pulses to be reduced to be blanked at each zero crossing of this decade (D 3). 2. Impulsuntersetzer nach Anspruch 1, dadurch gekennzeichnet, daß die Zähldekade (D3) für die Stelle hinter dem Komma des Teilers über eine Torstufe (T11) angesteuert wird, die vor dem Ende jedes Untersetzungsintervalls zur Zuführung einer der Dezimale hinter dem Komma entsprechenden Impulszahl geöffnet wird.2. Pulse scaler according to claim 1, characterized in that the counting decade (D 3 ) for the digit after the decimal point of the divider is controlled via a gate stage (T 11 ) which, before the end of each step-down interval, is used to supply one of the decimals after the decimal point Number of pulses is opened. 3. Impulsuntersetzer nach Anspruch 1 oder 2, dadurch gekennzeichnet, daß die der Dezimale hinter dem Komma des Teilers entsprechende Impulszahl einer der Zähldekaden (z. B. D1) für die Stellen vor dem Komma des Teilers entnommen wird.3. Pulse scaler according to claim 1 or 2, characterized in that the number of pulses corresponding to the decimal behind the decimal point of the divider is taken from one of the counting decades (e.g. D 1 ) for the digits before the decimal point of the divider. In Betracht gezogene Druckschriften:
USA.-Patentschrift Nr. 2 572 698.
Considered publications:
U.S. Patent No. 2,572,698.
Hierzu 1 Blatt Zeichnungen For this purpose, 1 sheet of drawings 409 629/332 6.64 © Bundesdruckerei Berlin409 629/332 6.64 © Bundesdruckerei Berlin
DES79930A 1962-06-15 1962-06-15 Pulse divider for broken divider ratios Pending DE1173527B (en)

Priority Applications (3)

Application Number Priority Date Filing Date Title
NL293848D NL293848A (en) 1962-06-15
DES79930A DE1173527B (en) 1962-06-15 1962-06-15 Pulse divider for broken divider ratios
GB2372463A GB1007195A (en) 1962-06-15 1963-06-14 Improvements in an impulse reducer for fractional divisors

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
DES79930A DE1173527B (en) 1962-06-15 1962-06-15 Pulse divider for broken divider ratios

Publications (1)

Publication Number Publication Date
DE1173527B true DE1173527B (en) 1964-07-09

Family

ID=7508543

Family Applications (1)

Application Number Title Priority Date Filing Date
DES79930A Pending DE1173527B (en) 1962-06-15 1962-06-15 Pulse divider for broken divider ratios

Country Status (3)

Country Link
DE (1) DE1173527B (en)
GB (1) GB1007195A (en)
NL (1) NL293848A (en)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE1298557B (en) * 1965-08-13 1969-07-03 Plessey Co Ltd Circuit arrangement for a variable electronic frequency divider

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
GB201007191D0 (en) 2010-04-29 2010-06-09 British Broadcasting Corp Content provision system

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US2572698A (en) * 1946-09-10 1951-10-23 Rca Corp Fractional frequency divider

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US2572698A (en) * 1946-09-10 1951-10-23 Rca Corp Fractional frequency divider

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE1298557B (en) * 1965-08-13 1969-07-03 Plessey Co Ltd Circuit arrangement for a variable electronic frequency divider

Also Published As

Publication number Publication date
GB1007195A (en) 1965-10-13
NL293848A (en)

Similar Documents

Publication Publication Date Title
DE1174362B (en) Arrangement for pulse reduction
DE1180410B (en) Selection and converter circuit
DE1201406B (en) Digital frequency divider adjustable in its division factor
DE1180558B (en) Digital calculator for generating a key pulse sequence for the encryption of message signals
DE3031383C2 (en) Arrangement for manual entry of coded data
DE1187834B (en) Circuit arrangement for the selection of desired word or character groups from serially stored messages
DE1173527B (en) Pulse divider for broken divider ratios
DE1007085C2 (en) Electronically working counter
DE1183723B (en) Electronic key generator
DE1226641B (en) Static counter for counting up and down pulses
DE2423818A1 (en) CIRCUIT ARRANGEMENT FOR CONVERTING A NUMBER INTO A PERCENTAGE OF A SPECIFIED NUMBER
DE1181274B (en) Counter arrangement made up of magnetic core storage elements
DE1212151B (en) Static counter with main and auxiliary memory for each counter level
DE1208344B (en) Arrangement for delaying a signal of constant duration and amplitude
DE1210041B (en) Reversible pulse counter
DE1283284B (en) Buffer register
DE1809051A1 (en) Digital frequency divider adjustable in steps in its division factor
DE1131924B (en) Binary counter for forward and backward counting
DE1161312B (en) Exclusive-or gate
DE978029C (en) Method and device for encrypting and decrypting telex characters
DE1235375B (en) Arrangement for multiplying a pulse repetition frequency
DE2102808B2 (en) DIGITAL FREQUENCY DIVIDER
DE1218510B (en) Circuit arrangement for counting pulses
DE1132971B (en) Circuit arrangement for transistor switch
DE1272349B (en) Analog-digital converter using the comparison method