DE1218510B - Circuit arrangement for counting pulses - Google Patents

Circuit arrangement for counting pulses

Info

Publication number
DE1218510B
DE1218510B DEK55741A DEK0055741A DE1218510B DE 1218510 B DE1218510 B DE 1218510B DE K55741 A DEK55741 A DE K55741A DE K0055741 A DEK0055741 A DE K0055741A DE 1218510 B DE1218510 B DE 1218510B
Authority
DE
Germany
Prior art keywords
input
pulse
bistable
counter
flop
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
DEK55741A
Other languages
German (de)
Inventor
Gerhard Ribbeck
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Krone KG
Original Assignee
Krone KG
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Krone KG filed Critical Krone KG
Priority to DEK55741A priority Critical patent/DE1218510B/en
Priority to NL6602475A priority patent/NL6602475A/xx
Publication of DE1218510B publication Critical patent/DE1218510B/en
Pending legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K21/00Details of pulse counters or frequency dividers
    • H03K21/02Input circuits
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K21/00Details of pulse counters or frequency dividers
    • H03K21/08Output circuits

Landscapes

  • Manipulation Of Pulses (AREA)

Description

BUNDESREPUBLIK DEUTSCHLANDFEDERAL REPUBLIC OF GERMANY

DEUTSCHESGERMAN

PATENTAMTPATENT OFFICE

AUSLEGESCHRIFTEDITORIAL

Int. Cl.: Int. Cl .:

H03kH03k

Deutsche Kl.: 21 al-36/22German class: 21 al-36/22

Nummer: 1218 510Number: 1218 510

Aktenzeichen: K 55741 VIII a/21 alFile number: K 55741 VIII a / 21 al

Anmeldetag: 6. April 1965Filing date: April 6, 1965

Auslegetag: 8. Juni 1966Opening day: June 8, 1966

Die Erfindung bezieht sich auf eine Schaltungsanordnung zur Zählung von Impulsen mit Sperrung des Zählers durch einen Sperrimpuls während der Abfragung des Zählers sowie mit Zwischenspeicherung eines während der Abfragung des Zählers eintreffenden neuen, zu zählenden Impulses und Übertragung dieses Impulses in den Zähler nach Aufhebung der Sperrung.The invention relates to a circuit arrangement for counting pulses with blocking of the Counter by a blocking pulse during the interrogation of the counter as well as with intermediate storage one that arrives while the meter is being polled new, to be counted pulse and transfer of this pulse to the counter after cancellation of the Blocking.

Bei Schaltungsanordnungen zur Zahlung von Impulsen wird der Zählerinhalt von Zeit zu Zeit abgefragt und auf nachgeordnete Schaltungsgruppen übertragen. Während des Abfragevorgangs ist der Zähler gesperrt, so daß ein neu eintreffender Impuls nicht unmittelbar in den Zähler eingespeichert werden kann. Damit dieser Impuls jedoch nicht verlorengeht, muß er so lange gespeichert werden, bis der Abfragevorgang beendet ist und er nach Aufhebung der Sperrung des Zählers in den Zähler übertragen werden kann.In the case of circuit arrangements for the payment of pulses, the counter content is queried from time to time and transferred to subordinate circuit groups. During the query process, the counter is locked so that a newly arriving pulse is not immediately stored in the counter can. However, so that this pulse is not lost, it must be stored until the interrogation process has ended and it will be transferred to the counter after the counter has been unlocked can.

Der Erfindung liegt die Aufgabe zugrunde, eine Schaltungsanordnung der eingangs genannten Art so auszubilden, daß die vorstehend erläuterte Funktion mit dem geringstmöglichen schaltungstechnischen Aufwand gewährleistet ist.The invention is based on the object of providing a circuit arrangement of the type mentioned at the outset train that the function explained above with the lowest possible circuitry Effort is guaranteed.

Diese Aufgabe wird erfindungsgemäß dadurch gelöst, daß ein die zu zählenden Impulse führender erster Schaltungseingang an den ersten Eingang von zwei bistabilen Kippstufen angeschlossen ist, daß ferner der Ausgang der ersten bistabilen Kippstufe mit dem zweiten Eingang der zweiten bistabilen Kippstufe sowie mit dem Zähler verbunden ist, daß weiterhin der Ausgang der zweiten bistabilen Kippstufe an den Eingang einer monostabilen Kippstufe angeschlossen ist, deren Ausgang mit dem zweiten Eingang der ersten bistabilen Kippstufe verbunden ist, und daß ein den Sperrimpuls führender zweiter Schaltungseingang mit dem ersten Eingang der zweiten bistabilen Kippstufe sowie über ein Impulsgatter mit dem zweiten Eingang der ersten bistabilen Kippstufe verbunden ist.According to the invention, this object is achieved in that one of the pulses to be counted leads first circuit input is connected to the first input of two bistable flip-flops that furthermore the output of the first bistable multivibrator with the second input of the second bistable multivibrator as well as is connected to the counter that the output of the second bistable multivibrator continues to be on the input of a monostable multivibrator is connected, the output of which is connected to the second input the first bistable multivibrator is connected, and that a second leading to the blocking pulse Circuit input with the first input of the second bistable multivibrator and via a pulse gate is connected to the second input of the first bistable multivibrator.

Einzelheiten der Erfindung gehen aus der folgenden Beschreibung eines in der Zeichnung veranschaulichten Ausfuhrungsbeispieles hervor. Es zeigtDetails of the invention will become apparent from the following description of one illustrated in the drawing Exemplary embodiment. It shows

F i g. 1 ein Schema der erfindungsgemäßen Schaltungsanordnung, F i g. 1 shows a diagram of the circuit arrangement according to the invention,

F i g. 2 Diagramme der in der Schaltungsanordnung gemäß F i g. 1 auftretenden Impulse.F i g. 2 diagrams in the circuit arrangement according to FIG. 1 occurring pulses.

Die Schaltungsanordnung gemäß F i g. 1 enthält eine erste bistabile Kippstufe 1, eine zweite bistabile Kippstufe 2, eine monostabile Kippstufe 3, ein Impulsgatter 4 und einen Zähler 5. Der die zu zählenden Impulse führende Schaltungseingang 6 ist über Schaltungsanordnung zur Zählung
von Impulsen
The circuit arrangement according to FIG. 1 contains a first bistable multivibrator 1, a second bistable multivibrator 2, a monostable multivibrator 3, a pulse gate 4 and a counter 5. The circuit input 6 carrying the pulses to be counted is via a circuit arrangement for counting
of impulses

Anmelder:Applicant:

Krone Kommanditgesellschaft,
Berlin 37, Goerzallee 311
Krone limited partnership,
Berlin 37, Goerzallee 311

Als Erfinder benannt:
Gerhard Ribbeck, Berlin
Named as inventor:
Gerhard Ribbeck, Berlin

die Leitung I mit dem ersten Eingang der beiden bistabilen Kippstufen 1 und 2 verbunden. Der Ausgang der bistabilen Kippstufe 1 ist über die Leitung II mit dem zweiten Eingang der bistabilen Kippstufe 2 sowie mit dem Zähler 5 verbunden. Der Ausgang der bistabilen Kippstufe 2 ist über die Leitung IV an den Eingang der monostabilen Kippstufe 3 angeschlossen, deren Ausgang über die Leitung V mit dem zweiten Eingang der bistabilen Kippstufe 1 verbunden ist. Der den Sperrimpuls führende zweite Schaltungseingang 7 ist über die Leitung III unmittelbar mit dem ersten Eingang der bistabilen Kippstufe 2 verbunden und über das Impulsgatter 4 an den zweiten Eingang der bistabilen Kippstufe 1 angeschlossen.the line I is connected to the first input of the two bistable flip-flops 1 and 2. The exit the bistable flip-flop 1 is connected to the second input of the bistable flip-flop 2 via line II and connected to the counter 5. The output of the bistable flip-flop 2 is via line IV to the Input of the monostable multivibrator 3 connected, the output of which via line V with the second Input of the bistable multivibrator 1 is connected. The second circuit input carrying the blocking pulse 7 is directly connected to the first input of the bistable flip-flop 2 via line III and connected to the second input of the bistable multivibrator 1 via the pulse gate 4.

Die mit römischen Zahlen bezeichneten Diagramme gemäß F i g. 2 geben die Impulsverhältnisse auf den mit denselben römischen Zahlen bezeichneten Leitungen der Schaltungsanordnung gemäß Fig. 1 wieder. In der folgenden Beschreibung wird als »Impuls« jeweils der auf einer Leitung auftretende Potentialsprung bezeichnet; so tritt beispielsweise auf der Leitung II — vgl. in F i g. 2 das Impulsdiagramm II — im Zeitpunkt tt ein negativer Impuls und im Zeitpunkt t2 ein positiver Impuls auf.The diagrams marked with Roman numerals according to FIG. 2 show the pulse ratios on the lines of the circuit arrangement according to FIG. 1 labeled with the same Roman numerals. In the following description, the term “impulse” refers to the potential jump occurring on a line; for example, on line II - see FIG. 2, the timing diagram II - at time t t and a negative pulse at the time t 2, a positive pulse on.

Die Wirkungsweise der Schaltungsanordnung ist folgendermaßen:The circuit arrangement works as follows:

Tritt im Zeitpunkt t± auf der Leitung I ein zu zählender positiver Impuls auf, so werden hierdurch die bistabilen Kippstufen 1 und 2 gekippt (was durch die in F i g. 2 eingetragenen, vom Impulsdiagramm I zu den Diagrammen II und IV führenden Pfeile versinnbildlicht ist). Auf der Leitung II ergibt sich demgemäß ein negativer Impuls und auf der Leitung IV ein positiver Impuls. Durch den positiven Impuls auf der Leitung IV wird die monostabile Kippstufe 3 gekippt.If a positive pulse to be counted occurs on line I at time t ± , the bistable flip-flops 1 and 2 are flipped (this is symbolized by the arrows shown in FIG. 2 and leading from pulse diagram I to diagrams II and IV is). Accordingly, there is a negative pulse on line II and a positive pulse on line IV. The monostable multivibrator 3 is tilted by the positive pulse on line IV.

Im Zeitpunkt t2 kippt die monostabile Kippstufe 3 selbsttätig zurück, was auf der Leitung V einen positiven Impuls verursacht. Durch diesen Impuls wirdAt time t 2 , the monostable flip-flop 3 automatically tilts back, which causes a positive pulse on line V. Through this impulse becomes

609 578/478609 578/478

die bistabile Kippstufe 1 zurückgekippt, so daß auf der Leitung II im Zeitpunkt t2 ein positiver Impuls auftritt. Durch diesen positiven Impuls auf der Leitung II wird der Zähler 5 um eine Einheit weitergeschaltet, womit die Zählung des im Zeitpunkt tx auf der Leitung I eingetroffenen positiven Impulses beendet ist.the bistable flip-flop 1 tilted back, so that a positive pulse occurs on line II at time t 2. As a result of this positive pulse on the line II, the counter 5 is advanced by one unit, whereby the counting of the positive pulse arriving on the line I at the time t x is ended.

Im folgenden sei nun der Fall betrachtet, daß auf der Leitung I ein zu zählender Impuls zu einem Zeitpunkt eintrifft, in dem der Zähler 5 gerade abgefragt wird und daher gesperrt ist.In the following, consider the case that on line I one pulse to be counted at a point in time arrives in which the counter 5 is being queried and is therefore blocked.

Die Sperrung des Zählers erfolgt durch einen über den Eingang 7 (Leitung III) zugeführten Sperrimpuls. In den Diagrammen gemäß F i g. 2 ist angenommen, daß dieser negative Sperrimpuls im Zeitpunkt /3 auftritt. Er hat zur Folge, daß der durch den nächsten auf der Leitung I eintreffenden, zu zählenden Impuls (Zeitpunkt /4) auf der Leitung II hervorgerufene negative Impuls die bistabile Kippstufe 2 nicht umschalten kann, was zur Folge hat, daß auch die monostabile Kippstufe 3 nicht umgeschaltet wird.The counter is blocked by a blocking pulse supplied via input 7 (line III). In the diagrams according to FIG. 2 it is assumed that this negative blocking pulse occurs at time / 3 . The consequence of this is that the negative pulse caused by the next pulse to be counted on line I (time / 4 ) on line II cannot switch the bistable flip-flop 2, which means that the monostable flip-flop 3 is not switched.

Ist dann im Zeitpunkt ts der (im vorliegenden Zusammenhang in seinen Einzelheiten nicht interessierende) Abfragevorgang beendet, so tritt auf der Leitung III durch den Wegfall des Sperrpotentials ein positiver Impuls auf, der über das Impulsgatter 4 an den zweiten Eingang der bistabilen Kippstufe 1 gelangt und diese Kippstufe wieder zurückkippen läßt. Der damit auf der Leitung II im Zeitpunkt t5 auftretende positive Impuls wird dem Zähler 5 zugeführt und bewirkt damit die Zählung des während des Abfragevorgangs (im Zeitpunkt^) eingetroffenen positiven Impulses.If the interrogation process (which is not of interest in the present context in its details) is ended at time t s, a positive pulse occurs on line III due to the loss of the blocking potential, which reaches the second input of the bistable multivibrator 1 via pulse gate 4 and lets this tilt stage tilt back again. The positive pulse thus occurring on line II at time t 5 is fed to counter 5 and thus counts the positive pulse that has arrived during the interrogation process (at time ^).

Claims (1)

Patentanspruch:Claim: Schaltungsanordnung zur Zählung von Impulsen mit Sperrung des Zählers durch einen Sperrimpuls während der Abfragung des Zählers sowie mit Zwischenspeicherung eines während der Abfragung des Zählers eintreffenden neuen, zu zählenden Impulses und Übertragung dieses Impulses in den Zähler nach Aufhebung der Sperrung, dadurch gekennzeichnet, daß ein die zu zählenden Impulse führender erster Schaltungseingang (6) an den ersten Eingang von zwei bistabilen Kippstufen (1, 2) angeschlossen ist, daß ferner der Ausgang der ersten bistabilen Kippstufe (1) mit dem zweiten Eingang der zweiten bistabilen Kippstufe (2) sowie mit dem Zähler (5) verbunden ist, daß weiterhin der Ausgang der zweiten bistabilen Kippstufe an den Eingang einer monostabilen Kippstufe (3) angeschlossen ist, deren Ausgang mit dem zweiten Eingang der ersten bistabilen Kippstufe (1) verbunden ist, und daß ein den Sperrimpuls führender zweiter Schaltungseingang (7) mit dem ersten Eingang der zweiten bistabilen Kippstufe (2) sowie über ein Impulsgatter (4) mit dem zweiten Eingang der ersten bistabilen Kippstufe (1) verbunden ist.Circuit arrangement for counting pulses with blocking of the counter by a Blocking pulse while polling the meter and with intermediate storage of a while the interrogation of the counter incoming new impulse to be counted and transmission of this impulse into the counter after the blocking is canceled, characterized in that a first circuit input which carries the pulses to be counted (6) is connected to the first input of two bistable multivibrators (1, 2) that also the output of the first bistable multivibrator (1) with the second input of the second bistable flip-flop (2) and with the counter (5) is connected that the output of the second bistable multivibrator connected to the input of a monostable multivibrator (3) whose output is connected to the second input of the first bistable multivibrator (1), and that a locking pulse leading second circuit input (7) with the first input of the second bistable flip-flop (2) and a pulse gate (4) to the second input of the first bistable flip-flop (1) is connected. Hierzu 1 Blatt Zeichnungen1 sheet of drawings 609 578/478 5.66 © Bundesdruckerei Berlin609 578/478 5.66 © Bundesdruckerei Berlin
DEK55741A 1965-04-06 1965-04-06 Circuit arrangement for counting pulses Pending DE1218510B (en)

Priority Applications (2)

Application Number Priority Date Filing Date Title
DEK55741A DE1218510B (en) 1965-04-06 1965-04-06 Circuit arrangement for counting pulses
NL6602475A NL6602475A (en) 1965-04-06 1966-02-25

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
DEK55741A DE1218510B (en) 1965-04-06 1965-04-06 Circuit arrangement for counting pulses

Publications (1)

Publication Number Publication Date
DE1218510B true DE1218510B (en) 1966-06-08

Family

ID=7227576

Family Applications (1)

Application Number Title Priority Date Filing Date
DEK55741A Pending DE1218510B (en) 1965-04-06 1965-04-06 Circuit arrangement for counting pulses

Country Status (2)

Country Link
DE (1) DE1218510B (en)
NL (1) NL6602475A (en)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE1275129B (en) * 1967-03-02 1968-08-14 Schoppe & Faeser Gmbh Circuit arrangement for trouble-free interrogation of an electronic pulse counter
EP0301382A2 (en) * 1987-07-27 1989-02-01 Advantest Corporation Continuous counting device

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE1275129B (en) * 1967-03-02 1968-08-14 Schoppe & Faeser Gmbh Circuit arrangement for trouble-free interrogation of an electronic pulse counter
EP0301382A2 (en) * 1987-07-27 1989-02-01 Advantest Corporation Continuous counting device
EP0301382A3 (en) * 1987-07-27 1990-06-13 Advantest Corporation Continuous counting device

Also Published As

Publication number Publication date
NL6602475A (en) 1966-10-07

Similar Documents

Publication Publication Date Title
EP0043407A2 (en) Arrangement for the digital measuring of phase difference
EP0184254A2 (en) Television signal field discrimination circuit
DE2537264C3 (en) Circuit arrangement for recognizing the zero crossings of signals
EP0345564A2 (en) Method and device for the recuperation of a bit clock from a digital telecommunication signal
DE1237177B (en) Asynchronous counter
DE2714219C2 (en)
DE2608741A1 (en) ARRANGEMENT AND PROCEDURE FOR INDICATING A TRANSITION FROM ONE LEVEL TO ANOTHER LEVEL IN A 2-LEVEL LOGIC SIGNAL
DE1218510B (en) Circuit arrangement for counting pulses
DE2719147C2 (en) Programmable divider
DE2015506A1 (en) Device for setting a digital character receiver to sent characters
DE1282082B (en) Circuit arrangement for reading the counter status of a counter for electronic pulses consisting of several decades
DE1462671B2 (en) Circuit arrangement for true-to-length delay of pulses
DE2811753C2 (en) Digital demodulator on semiconductor basis
DE1167071B (en) Delaying gate switching for binary information
AT237345B (en) Circuit for forming pulses
DE1221673B (en) High-frequency decade counter
DE3005396A1 (en) CIRCUIT ARRANGEMENT FOR OBTAINING A CLOCK-DETECTED SIGNAL
DE1905180B2 (en) CIRCUIT ARRANGEMENT FOR KEY-CONTROLLED ELECTRONIC PARALLEL DELIVERY OF TELEGRAPHIC PULSES
DE2744216C3 (en) Circuit arrangement for scanning the character elements of characters at freely definable locations, in particular for correcting telex characters
DE1762218C3 (en) Master-slave type flip-flop circuit
DE3028582C2 (en) Information transmission device in which an interrogation signal is reflected in a frequency-selective manner
DE1253323B (en) Multi-stage selection circuit for the purposes of telecommunications technology
DE3126894A1 (en) Circuit arrangement for bit error correction
DE1059954B (en) Circuit arrangement for measuring the reference distortion of telex characters by measuring the length of the individual telegraphing steps
DE2153561A1 (en) Distortion measuring device with digital display