CZ296699A3 - Způsob kódování a zařízení pro kódování zdrojového signálu na kanálový signál, záznamové zařízení, nosič záznamu, dekódovací zařízení kanálového signálu - Google Patents

Způsob kódování a zařízení pro kódování zdrojového signálu na kanálový signál, záznamové zařízení, nosič záznamu, dekódovací zařízení kanálového signálu Download PDF

Info

Publication number
CZ296699A3
CZ296699A3 CZ19992966A CZ296699A CZ296699A3 CZ 296699 A3 CZ296699 A3 CZ 296699A3 CZ 19992966 A CZ19992966 A CZ 19992966A CZ 296699 A CZ296699 A CZ 296699A CZ 296699 A3 CZ296699 A3 CZ 296699A3
Authority
CZ
Czechia
Prior art keywords
bit
words
source
channel
signal
Prior art date
Application number
CZ19992966A
Other languages
English (en)
Inventor
Josephus Kahlman
Toshiyuki Nakagawa
Yoshihide Shimpuku
Tatsuya Narahara
Kousuke Nakamura
Original Assignee
Koninklijke Philips Electronics N. V.
Sony Corporation
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Koninklijke Philips Electronics N. V., Sony Corporation filed Critical Koninklijke Philips Electronics N. V.
Priority to CZ19992966A priority Critical patent/CZ296699A3/cs
Publication of CZ296699A3 publication Critical patent/CZ296699A3/cs

Links

Landscapes

  • Signal Processing For Digital Recording And Reproducing (AREA)

Abstract

Kóduje se proud datových bitů binárního zdrojová» signálu/S/ na proud datových bitů binárníhokanálová» signálu/θ', přičemž bitový proud zdrojového signálu/S/je rozdělen nan-bitová zdrojová slova. Zařízení obsahuje předváděcí prostředky/1X7 pro předvádění zdrojových slovna odpovídajícím-bitovákanálová slova Je uzpůsobeno pro předvádění bloku p po sobě následujídchn-bitovýchzdrojových slov na odpovídající blokp po sobě následujícíchm bitových kanálových slov, takžek předvádění každého bloku p po sobě následujících n-bitových zdrojových slovdocházíse zachovánímparity, přičemž n, map jsou celá čísla, m>n>l, pĚl a kde p se může měnit. Předváděcí prostředkyjsou uzpůsobenypro převádění osmibitové sekvence "00010001" ve zdrojovémsignáluZS/ na dvanáctibitovou sekvenci "100010010010" vkanálovémsignálu/CZ, apro předvádění osmibitové sekvence "10010001” nadvanáctibitovou sekvenci "000010010010", aby se omezilaopakovaná mtninólní délka sekvencepřechodů v kanálovémsignálu. Také další osmibitové ekvence vyžadují specifické kódováni nadvanáctibitové sekvence, aby se snížilavelikost omezovači hodnotykkanálová» signálu na 7. Kanálový signálse zaznamenávána nosič záznamu Signálje óekódovatelný inverznímdekódovacímpochodem

Description

Ίζ Nařízení pro kódování zdrojového signálu na kanálový signál, záznamové zařízení, nosič záznamu, dekódovací zařízení kanálového signálu> £ Způsob kódování Ct -%
Oblast techniky
Vynález se týká zařízení pro kódování proudu datových bitů binárního zdrojového signálu na proud datových bitů binárního kanálového signálu, přičemž bitový proud zdrojového signálu je rozdělen na n-bitová zdrojová slova, přičemž zařízení obsahuje převáděcí prostředky pro převádění zdrojových slov na odpovídající m-bitová kanálová slova, které jsou uzpůsobené pro převádění bloku p po sobě následujících n-bitových zdrojových slov na odpovídající blok p po sobě následujících m-bitových kanálových slov tak, že k převádění každého bloku p po sobě následujících n-bitových zdrojových slov dochází v podstatě se zachováním parity, kde n, map jsou celá čísla, m>n>l, p>l a kde p se může měnit. Dále se vynález týká záznamového zařízení obsahujícího kódovací zařízení, pro zaznamenávání kanálového signálu na nosič záznamu, samotného nosiče záznamu, dále způsobu kódování, a zařízení pro dekódování proudu datových bitů binárního kanálového signálu, získaného pomocí kódovacího zařízení, pro získání proudu datových bitů binárního zdrojového signálu.
Dosavadní stav techniky
Výše uvedené kódovací zařízení je známé z patentového spisu US č.5 477 222 (PHN 14448). Spis popisuje zařízení pro kódování proudu datových bitů binárního zdrojového signálu na proud datových bitů binárního kanálového signálu, uspokojující omezení ”(1,3) délky sekvence po sobě následujících bitů s binární nulovou hodnotou, t.j. že v sériovém datovém proudu kanálového signálu je přítomná mezi po sobě následu44« • ♦·· • ♦ · • 4 4
4· 4 4 4 4 • 4 4 4 4« · 4 4 44»
4 4 4 4 • 44 ·· 44 44 jícími jedničkami” v kanálovém signálu minimálně jedna nula a maximálně osm nul. Je třeba v této souvislosti poznamenat, že se normálně provádí na sekvenci s omezením (1,8) přídavný předkódovací pochod, jako kódování 1T, které vede k omezení délky sledu nul na minimálně 2 a maximálně 9.
Známé převádění probíhá se zachováním parity. Zachování parity znamená, že parita n-bitových zdrojových slov, která se mají převádět, je rovná paritě (po sčítání modulo 2) odpovídajících m-bitových kanálových slov, na něž se převádějí. Výsledkem je, že zařízení pro převádění n-bitových slov na m-bitová slova neovlivňuje polaritu signálu.
Jelikož při převádění dochází k zachování parity, je možné provádět účinné ovládání stejnosměrné složky, jako vkládáním ovládacích bitů stejnosměrné složky do datového proudu zdrojových slov.
Vynález si klade za úkol vytvořit zlepšené zařízení pro kódování n-bitových zdrojových slov na odpovídající m-bitová kanálová slova.
Podstata vynálezu
Zařízení podle vynálezu se vyznačuje tím, že převáděcí prostředky jsou uzpůsobené pro převádění osmibitové sekvence 00010001 v bitovém proudu binárního zdrojového signálu na dvanáctibitovou sekvenci 100010010010 binárního kanálového signálu.
Zařízení podle vynálezu se vyznačuje také tím, že převáděcí prostředky jsou uzpůsobené pro převádění osmibitové sekvence 10010001 v bitovém proudu binárního zdrojového • · · •·« ··* • »»» · · · • · · · · · · • φ · · · · ··«· «· ··· ♦· ·· 3signálu na dvanáctibitovou sekvenci ”000010010010 binárního kanálového signálu.
Dále se zařízení podle vynálezu vyznačuje tím, že převáděcí prostředky jsou uzpůsobené pro převádění osmibitové sekvence 11100000” v bitovém proudu binárního zdrojového signálu na dvanáctibitovou sekvenci 000001010010 binárního kanálového signálu v případě, že poslední tři bity kanálového signálu, který byl generován před touto bitovou sekvencí, jsou 010.
Zařízení podle vynálezu se rovněž vyznačuje tím, že převáděcí prostředky jsou uzpůsobené pro převádění osmibitové sekvence 11100010 v bitovém proudu binárního zdrojového signálu na dvanáctibitovou sekvenci 100001010010 binárního kanálového signálu v případě, že poslední tři bity kanálového signálu, který byl generován před touto bitovou sekvencí, jsou 010.
Dále se zařízení podle vynálezu vyznačuje tím, že převáděcí prostředky jsou uzpůsobené pro převádění osmibitové sekvence 11100001 v bitovém proudu binárního zdrojového signálu na dvanáctibitovou sekvenci 001010010010 binárního kanálového signálu v případě, že poslední tři bity kanálového signálu, který byl generován před touto bitovou sekvencí, jsou 010.
Zařízení podle vynálezu se rovněž vyznačuje tím, že převáděcí prostředky jsou uzpůsobené pro převádění osmibitové sekvence 11100011 v bitovém proudu binárního zdrojového signálu na dvanáctibitovou sekvenci 101010010010 binárního kanálového signálu v případě, že poslední tři bity kanálové···
-4ho signálu, který byl generován před touto bitovou jsou 010.
• ·«· • · · • · ♦ ••«φ ·· • 4 · * ♦ · • · · · ··· • Φ · · · ··· ·· ·· ·· sekvencí,
Vynález je založen na seznání skutečnosti, že při kódování pomocí známého zařízení se mohou vyskytovat relativně dlouhé sekvence, obsahující pouze minimální délku sekvence přechodů, které vedou k narušování detekce v bitovém detektoru přijímače po přenosu a následném dekódování kanálového signálu v přijímači. V kanálovém signálu, uspokojujícím konkrétní omezení délky sekvence nul, jako (1,7) nebo (1,8), to znamená, že se vyskytují relativně dlouhé sledy ....0101010101..., které vedou k relativně dlouhým sledům ....001100110011.... v sekvenci po ΙΤ-předkódování.
Zařízení podle vynálezu omezují délky takových sekvencí, takže je možné provádět zlepšenou detekci bitů v přijímači.
Kódovací zařízení podle vynálezu může být použito v kombinaci s jednotkou pro přidávání bitů, v níž se ke kódovým slovům určité délky zdrojového signálu přidává jeden bit. Získaný signál může být veden do kódovacího zařízení podle vynálezu. Kanálový signál kódovacího zařízení se vede do lT-předkodéru. Účelem jednotky pro přidávání bitů je přidat k po sobě následujícím kódovým slovům, obsaženým ve vstupním signálu převodníku, bit o hodnotě 0 nebo 1, čímž se získá výstupní signál předkodéru, který je prostý stejnosměrné složky, nebo obsahuje sledovací pilotní signál, mající určitou frekvenci. Výstupní signál předkodéru se zaznamenává na nosič záznamu. Přidávání bitu o hodnotě 0 do vstupního signálu převodníku má za následek, že polarita výstupního signálu ΙΤ-předkodéru zůstává stejná. Přidávání • · · · ··· • · • 9 ·· • « • ·
9·· ·· • ··· • · · ···· ··
-5bitu 1 má za následek inverzí polarity ve výstupním signálu ΙΤ-předkodéru. Převodník proto ovlivňuje výstupní signál ΙΤ-předkodéru tak, že aktuální hodnota číslicového součtu výstupního signálu ΙΤ-předkodéru může být ovládána pro dosažení požadované kombinace jako funkce času.
Přehled obrázků na výkresech
Vynález je blíže vysvětlen v následujícím popisu na příkladech provedení s odvoláním na připojené výkresy, ve kterých znázorňuje obr.l schéma prvního provedení kódovacího zařízení, obr.2 schéma druhého provedení kódovacího zařízení, obr.3 schéma třetího provedení kódovacího zařízení, obr.4 schéma čtvrtého provedení kódovacího zařízení, obr.5 schéma použití zařízení v zapojení pro vkládání jednoho bitu na polohy sériového zdrojového signálu, ležící ve stejných vzájemných vzdálenostech, obr.6 schéma prvního provedení dekódovacího zařízení a obr.7 schéma druhého provedení dekódovacího zařízení.
Příklady provedení vynálezu
Obr.l znázorňuje kódovací zařízení, způsobilé převádět dvoubitová zdrojová slova na tříbitová kanálová slova. Jedná se o zařízení, které je také popsáno v patentovém spisu US č.5 477 222, s dalšími obměnami pro zajištění minimalizace opakované minimální délky sekvence přechodů.
Zařízení, znázorněné na obr.l, má vstupní svorku 1 pro přijímání proudu datových bitů binárního zdrojového signálu S. Svorka 1 je připojena ke vstupu posouvacího registru 2, majícího v daném příkladě osm buněk Χχ až Χθ pro přijímání osmi po sobě následujících zdrojových bitů zdrojového signálu S. Posouvací registr 2 funguje jako sériově-paralel* · 0 «Φ·* • 0 ·· · · ·
0 ·
0000 ·0
0 0 0 · 00· 0*0
0 0 0 0
• 00 ·« 00
ní převodník. Výstupy buněk jsou připojeny k odpovídajícím vstupům iy až ϊθ logického obvodu LC pro poskytování logických hodnot zdrojových bitů, přítomných v buňkách. Logický obvod LC tvoří součást převáděcího prostředku CM.
Zařízení dále obsahuje druhý posouvací registr 4, mající dvanáct buněk Y3 až —12* Logický obvod LC má dvanáct výstupů ρ-L až p12. Tyto výstupy logického obvodu LC jsou připojeny k odpovídajícím vstupům dvanácti buněk Y3 až Y^2 posouvacího registru 4. Výstup 6 posouvacího registru 4 je připojen k výstupní svorce 8. Posouvací registr 4 pracuje jako paralelně-sériový převodník pro získávání binárního kanálového signálu C.
Zařízení dále obsahuje detekční jednotku 10 pro detekci konkrétních sledů v sériovém datovém proudu zdrojového signálu S, K tomuto účelu jsou výstupy osmi buněk X-j^ až X8 posouvacího registru 2 připojeny k odpovídajícím vstupům 12 detekční jednotky 10.. V daném provedení má detekční jednotka tři výstupy olf p2 a g3 pro generování odpovídajícího prvního, druhého a třetího řídicího signálu. Tyto výstupy jsou připojeny k odpovídajícím vstupům c c2 a c3 logického obvodu LC pro řídicí signály.
Funkce logického obvodu LC v odezvě na řídicí signály, přiváděné na jeho vstupy c1# c2 a c3 je následující. Logický obvod LC je způsobilý převádět dvoubitová kódová slova SW na tříbitová kanálová slova tak, že se při převádění každého dvoubitového zdrojového slova zachovává parita. To znamená, že počet jedniček ve zdrojovém slově, které se má převádět, se rovná počtu jedniček v odpovídajícím kanálovém slově, když se provádí sčítání modulo dvě jedniček
9 9 «999
99 999 999
9 9 9 9
999 99 99 99
99« • 9 9
9
9999 v kanálovém slově. Jinak řečeno, je-li počet jedniček” ve zdrojovém slově sudý, bude počet jedniček v kanálovém slově sudý, a naopak je-li počet jedniček ve zdrojovém slově lichý, bude počet jedniček v kanálovém slově lichý.
Jako příklad je možné uvést, že převáděcí logický obvod LC je uzpůsoben pro převádění dvoubitových zdrojových
slov sw na bulky: tříbitová kanálová slova CW podle následující ta
zdrojové SlOVO (Xj TAB.I , x2) kanálové slovo ^1· Y2' Y3)
SW-,^ 00 CWj 101
sw2 01 cw2 100
sw3 10 cw3 001
sw4 11 cw4 000
Je třeba poznamenat, že první bit ve zdrojovém slově se vede nejprve do posouvacího registru 2 a první bit v kanálovém slově se vydává nejprve z výstupu 6 posouvacího registru 4. Dále je třeba poznamenat, že logický obvod LC převádí dvoubitová zdrojová slova, uložená v buňkách X X2, na tříbitová kanálová slova a ukládá tato kanálová slova v buňkách Y Y2, Y3 posouvacího registru 4 v odezvě na nepřítomnost jakéhokoli řídicího signálu na vstupech c-^, c2 a c3 řídicích signálů. Každé převádění je tak následováno posunem o dvě polohy doleva v posouvacím registru 2, a posunem o tři polohy doleva v posouvacím registru 4. Posouvání přes dvě polohy v posouvacím registru 2 je potřebné pro to, aby se posouvací registr 2 a tím i převodník stal způsobilý pro následující převádění. Posuv přes tři polohy v posouvacím registru 4 je potřebný pro to, aby se generovalo vydávání • ··· · · · · · · · • » · * ···« ··· ··· ··· · · · · · ···« ·· «·« ·· ·· ·*
-8tříbitového kanálového slova.
Zařízení z obr.1 může být použito pro generování kanálového signálu C ve formě (d,k) sekvence uspokojující omezení hodnotou d=l. To znamená, že mezi dvěma po sobě následujícími jedničkami v sériovém datovém proudu kanálového signálu je přítomna nejméně jedna nula. To znamená, že v kanálovém signálu je zabráněno vzájemnému spojení dvou nebo více jedniček.
Může dojít k tomu, že nemodifikované převádění, jako například pomocí zařízení z obr.1, kombinací dvou po sobě následujících dvoubitových zdrojových slov může porušit podmínku omezení hodnotou d=l. Jedná se o kombinaci 00 00, která by nemodifikovaným převáděním vedla ke tříbitovým kanálovým slovům 101 101, 00 01, kombinaci 00 01, která by nemodifikovaným převáděním vedla ke tříbitovým kanálovým slovům 101 100, kombinaci 10 00, která by nemodifikovaným převáděním vedla ke tříbitovým kanálovým slovům 001 101, a kombinaci 10 01, která by nemodifikovaným převáděním vedla ke tříbitovým kanálovým slovům 001 100.
Výskyt takových kombinací by měl být detekován, aby nemohlo docházet ke kódování, aby mohlo dojít k modifikovanému kódování bloků dvoubitových zdrojových slov do tříbitových kanálových slov. Zařízení podle obr.1 je proto přídavně k normálnímu kódování dvoubitových zdrojových slov na tříbitová kanálová slova způsobilé detekovat výše uvedené kombinace a je schopné realizovat modifikované kódování, takže bude stále uspokojena podmínka omezení hodnotou d=l.
Vzhledem k tomu, že výstupy X^ až X4 posouvacího re♦ · · · φ ··· ♦· · • · · • · · • · · ··
-9gistru 2 jsou připojeny k odpovídajícím vstupům detekční jednotky 10, tato detekční jednotka 10 je způsobilá detekovat polohu v sériovém bitovém proudu zdrojového signálu, kde by nemodifikované kódování jednotlivých dvoubitových zdrojových slov v bitovém proudu na odpovídající tříbitová kanálová slova vedla k porušení podmínky omezení hodnotou d=l v kanálovém signálu C, a jsou uzpůsobené k vydávání řídicího signálu Oj v odezvě na takovou detekci. Konkrétněji detekční jednotka 10 detekuje, zda buňky Xi až X4 obsahují jednu ze čtyřbitových sekvencí, uvedených v tabulce II a generuje první řídicí signál na výstupu 03. Jakmile detekční obvod 10 detekuje kombinaci dvoubitových kódových slov, přítomných ve čtyřech polohách x x2, x3, x4 buněk, která se rovná jedné z kombinací v levém sloupci tabulky II, provádí logický obvod LC převádění této kombinace modifikovaným kódováním, jak je uvedeno v tab.II.
TAB.II zdrojová slova nemodifikované kódování modifikované kódování
00 00 101 101 100 010
00 01 101 100 101 010
10 00 001 101 000 010
10 01 001 100 001 010
Jak je patrné z tabulky, nemodifikované převádění jednoho z uvedených dvoubitových zdrojových slov vede k porušení podmínky d=l, protože na hranici mezi dvěma získanými kódovými slovy se vyskytují dvě jedničky. Logický obvod LC je proto uzpůsoben pro převádění bloků dvou dvoubitových zdrojových slov, uvedeným v levém sloupci tabulky, v modifikovaném kódovacím módu na bloky dvou tříbitových kanálových slov, uvedených v pravém sloupci výše uvedené tabulky II.
·· · ta·· ·· • ta · · • ta · * · ta · ta ta·· ··
-10• ··· • ta ta
Jak je patrné, k porušení omezovači podmínky d=l již nedochází. Kromě toho se při modifikovaném kódování zachovává parita. Dále se jedno ze dvou dvoubitových kódových slov, a to slovo, které je v uvedené tabulce druhé, kóduje na tříbitové kanálové slovo, které je různé od čtyř kanálových slov z tab.I. Důvodem pro to je, že na přijímací straně je možná detekce tříbitového kanálového slova nenáležejícího do souboru čtyř tříbitových kanálových slov z tab.I, takže je možné provádět odpovídající dekódování, které je inverzní kódování definovanému s odvoláním na tab.II.
Blok tříbitových kanálových slov, získaných kódování podle tab.II, je veden logickým obvodem LC na jeho výstupy až o6, a tato kanálová slova jsou vedena do šesti buněk až Y6 posouvacího registru 4.
Bude zřejmé, že převádění dvoubitových kódových zdrojových slov na tříbitová kanálová slova převáděcí jednotky LC je následováno posunem o čtyři polohy doleva v posouvacího registru 2 a posunem o šest poloh doleva v posouvacím registru 4. Posun o čtyři polohy v posouvacím registru 2 je potřebný pro to, aby byl posouvací registr 2 a tím i převodník připravený pro následné převádění. Posouvání v posouvacím registru 4 o šest poloh je potřebné pro vydávání dvou tříbitových kanálových slov.
Omezení hodnotou k v sekvenčním prostředku (d,k) znamená, že mezi dvěma po sobé následujícími jedničkami v kanálovém signálu je povoleno maximálně k nul. Může dojít k tomu, že nemodifikované převádění tří po sobé následujících dvoubitových zdrojových slov může vést k porušení podmínky omezení hodnotou k. Jako příklad je možno uvést sek-11venci zdrojových slov 11 11 11, kdy by nemodifikované převádění vedlo ke tříbitovým kanálovým slovům 000 000 000. Pokud by se mélo dosáhnout sekvence (d,k), kde k se rovná 6,7 nebo 8, by takové kombinaci tří tříbitových kanálových slov dojít nemělo.
Jiným příkladem je sekvence zdrojových slov ll ll 10, která by nemodifikovanou konverzí vedla ke tříbitovým kanálovým slovům 000 000 001. Tato kombinace tříbitových kanálových slov nesplňuje podmínku omezením hodnotami k=6 nebo k=7. Kromě toho může tato kombinace tříbitových kanálových slov následovat po předcházejícím kanálovém slově, které končí 0, takže by mohla vést k porušení podmínky omezení hodnotou k=8. Dále tato kombinace končí hodnotou 1, takže by mohla vést k porušení podmínky omezení hodnotou d=l, jestliže po kombinaci následuje tříbitové kanálové slovo, začínající hodnotou 1. Ekvivalentní uvažování platí pro sekvenci zdrojových slov 01 11 11.
Další příklad je sekvence zdrojových slov 01 ll 10, jejíž nemodifikované převádění by vedlo k tříbitovým kanálovým slovům 100 000 001. Tato kombinace může vést stejným způsobem, jak bylo uvedeno výše, k porušení podmínky omezení hodnotou d=l.
Výskyt takových kombinací by měl být detekován tak, aby docházelo k modifikovanému kódování. Zařízení podle obr.l je tak kromě normálního kódování dvoubitových zdrojových slov na tříbitová kanálová slova, jakož i modifikovaného kódování podle tab.II, způsobilé detekovat výše uvedené kombinace a je schopné realizovat modifikované kódování, při kterém by bylo současně zajištěno splnění podmínky omezení • φ φ φ •ΦΦ φφφ • · φ
Φ φφφ φ φ φ φ φφφ • ΦΦΦ φφ φ φ
-12φ φφφ φφ φ
φφ hodnotou k v kanálovém signálu.
Kromě skutečnosti, že výstupy buněk 3^ až X6 posouvacího registru 2 jsou spojeny se vstupy detekční jednotky 10, je tato detekční jednotka způsobilá detekce polohy v sériovém bitovém proudu zdrojového signálu, kde by nemodifikované kódování vedlo k porušení podmínky omezení hodnotou k v kanálovém signálu c, a uzpůsobená vést na svůj výstup o2 v odezvě na takovou detekci řídicí signál.
Konkrétněji detekuje detekční jednotka 10, zda jsou buňky X^ až X6 obsahují jednu ze šestibitových sekvencí, uvedených v tab.III, a generuje na svém výstupu druhý řídicí signál p2. Jakmile detekční obvod 10 detekuje kombinaci tří dvoubitových zdrojových slov, přítomných v šesti buňkových polohách x-p x2, x3, x4, x5, χθ, která se shoduje s jednou z kombinací uvedených v levém sloupci tabulky III, logický obvod LC provádí převádění kombinace modifikovaným kódováním, jak je uvedeno v tab.III:
TAB.III
zdrojová slova nemodifikované kódování modifikované kódování
11 11 11 000 000 000 000 010 010
11 11 10 000 000 001 001 010 010
01 11 10 100 000 001 101 010 010
01 11 11 100 000 000 100 010 010
Logický obvod LC převádí v druhé modifikaci kódovacího módu bloky tří dvoubitových zdrojových slov, uvedené v levém sloupci uvedené tab.III, na bloky tříbitových kanálových slov, uvedené v pravém sloupci tabulky. Provedení
9 9 • ·9 9·9
-13uvedeného modifikovaného kódování, jaké je uvedeno v tab.III, se získá kanálový signál, uspokojující podmínku omezení hodnotou k=8. Kromě toho se kódování obdobně vyznačuje zachováváním parity. To v dané situaci znamená, že jestliže počet jedniček v kombinaci tří dvoubitových kódových slov je lichý (sudý), je počet jedniček v kombinaci získaných tří tříbitových kanálových slov lichý (sudý). Dále jsou dvě ze tří dvoubitových zdrojových slov, a to druhé a třetí, kódována do tříbitového kanálového slova, které se liší od čtyř kanálových slov z tab.I. Důvodem pro to je, že na přijímací straně je možná detekce těchto dvou po sobě následujících tříbitových kanálových slov, nenáležejících k souboru čtyř tříbitových kanálových slov z tab.I, takže může být provedeno odpovídající dekódování, které je inverzní kódování definovanému v obr.III.
Blok tří tříbitových kanálových slov, získaných prostřednictvím kódování podle tab.III, je veden logickým obvodem LC na jeho výstupy p·^ až og, a kanálová slova jsou vedena do devíti buněk až Υθ posouvacího registru 4.
Bude dále zřejmé, že po převodu tří dvoubitových zdrojových slov na tři kanálová slova převáděcí jednotkou LC následuje posun o šest poloh doleva v posouvacím registru 2 a posun o devět poloh doleva v posouvacím registru 4. Posun o šest poloh v posouvacím registru 2 je potřebný pro to, aby se posouvací registr 2 a tím i převodník připravil na následné převádění. Posun o devět poloh v posouvacím registru 4 je potřebný proto, aby se vydávala generovaná tři tříbitová kódová slova.
Dalším požadavkem na kódování zdrojového signálu je, • · · · ··· ··· • * · « · · « • · · · · · ···· ♦· ·*· ·
-14aby se omezila opakovaná minimální délka sekvence přechodů v kanálovém signálu. Opakovaná minimální délka sekvence přechodů je definována jako délka sekvence po sobě následujících přechodů mezi hodnotou '*0” a 1 nebo sekvence
.....01010101010... v případě, kde pro omezení hodnotou d platí d=l. Jako příklad je možné uvést, že bitová sekvence 00 01 00 Ol vede, po modifikovaném převodu při použití tabulky II, na sekvenci 101 010 101 010. Podobně vede bitová sekvence 10 01 00 01 po modifikovaném převádění při použití tabulky II k bitové sekvenci 001 010 101 010. Takové sekvence narušují detekci bitů v přijímači. Je tak požadováno omezení délky sekvence sledů 01.
Vzhledem k tomu, že výstupy buněk 3^ až Χθ posouvacího registru 2 jsou připojeny k odpovídajícím vstupům detekční jednotky 10, je tato detekční jednotka 10 způsobilá detekovat polohu v sériovém bitovém proudu zdrojového signálu, kde by nemodifikované kódování vedlo k porušení požadavku, že opakovaná minimální délka sekvence přechodů je omezená, a je přizpůsobená pro poskytování řídicího signálu na svém výstupu o3 v odezvě na takovou detekci.
Konkrétněji detekční jednotka 10 detekuje, zda buňky X1 až Χθ obsahují jednu z osmibitových sekvencí, uvedených v tab.IV, a generuje třetí signál na výstupu o3. Jakmile detekční jednotka 10 detekuje kombinaci čtyř dvoubitových zdrojových kódových slov, přítomných v osmi bitových polohách x X2, X3, X4, x5, χθ, x7, χθ, která odpovídá jedné z kombinací poskytovaných v levém sloupci tabulky IV, převádí logický obvod LC kombinaci modifikovaným kódováním, jak je uvedeno v tab.IV, na dvanáctibitovou sekvenci, jak je uvedena v pravém sloupci této tabulky IV.
• t to · •to ·*· to to ·· toto • · · toto toto • to to • to« ··
-15to ·· • to ·· • to to •toto· ·«
TAB.IV
8-bitová sekvence ve zdrojovém signálu
12-bitová sekvence v kanálovém signálu
01 00 01 10 01 00 01
100 010 010 010 000 010 010 010
Modifikované převádění, jak je uvedeno v tab.IV, se uskutečňuje opět se zachováním parity.
Je třeba poznamenat, že proud kanálových slov je v zápisu NRZI (bez návratu k nule inverzní), což znamená, že jednička má za následek změnu záznamového proudu pro záznam kanálového signálu na magnetický nosič záznamu.
V předchozím popisu byly probírány situace, kdy se má modifikované kódování detekovat detekční jednotkou 10 ze zdrojových slov. Je však třeba poznamenat, že detekce se má provádět na generovaných kanálových slovech. Je třeba se v této souvislosti odvolat na obr.2a patentového spisu US Č.5 477 222.
Obr.2 znázorňuje jiné provedení kódovacího zařízení, v němž se provádí detekce situací, kde je zapotřebí modifikované kódování, na základě kanálových slov generovaných nemodifikovaným kódováním jako pomocí tab.I. Zařízení obsahuje detektor 10', mající dvanáct vstupů, přijímajících čtyři po sobě následující tříbitová kanálová slova, získaná prostřednictvím nemodifikovaného kódování, jako pomocí tab.I v obvodu LC' . Detektor 101 detekuje, zda dvě po sobě následující « v « v w v « · · » » « » • ι · ' ··· »·« « · * · · ·«· ·* ·· *·
-16V «V • ··· « * · · • · · ··· »· tříbitová kanálová slova na výstupech až o6 obvodu LC*, získaná při použití nemodifikovaného kódování, odpovídají některé ze čtyř šestibitových sekvencí, uvedených v prostředním sloupci jako nemodifikované kódování v tab.II. Je-li tomu tak, vydává detektor 10' na výstupu 12 přepínací signál a adresový signál AD na výstupu 12'. Přepínací signál je veden na odpovídající vstup 45 posouvacího registru 4'. Adresový signál AD je veden na příslušný vstup 46 paměti ROM 47. Detektor 10' generuje jeden ze čtyř možných adresových signálů ADI až AD4 v odezvě na detekci odpovídající jedné ze čtyř šestibitových sekvencí ve středním sloupci tab.II.
Kupříkladu se generuje adresový signál ADI, když detektor 10' detekuje sekvenci 101101 a generuje adresový signál AD4 při detekci šestibitové sekvence 001100. Paměť ROM 47 má v sobě uložené šestibitové sekvence, znázorněné v pravém sloupci tabulky II. Při příjmu adresového signálu ADI dodává paměť ROM šestibitovou sekvenci 100 010 na výstupy o-L až g6, a při příjmu adresového signálu AD2 poskytuje paměť ROM na tyto výstupy šestibitovou sekvenci 101 010. Při příjmu adresového signálu AD3 poskytuje paměť ROM na tyto výstupy šestibitovou sekvenci 000 010, a při příjmu adresového signálu AD4 poskytuje paměť ROM na tyto výstupy šestibitovou sekvenci 001 010. Každá paměťová poloha posouvacího registru 4' má nyní dva vstupy, z nichž jeden je spojen s odpovídajícím výstupem logického obvodu LC' a druhý je spojen s odpovídajícím výstupem paměti ROM 47. V odezvě na přepínací signál, přiváděný na vstup £5, přijímá posouvací registr informaci vedenou na jeho nižší vstupy a posouvá svůj obsah přes šest poloh doleva. Výsledkem je, že je posouvacím registrem £' vedena na výstup 8 modifikovaná šestibitová sekvence.
4 4 4
4 4 4
444 444
4
44 » » 4 • 444
4
4 •444 44 *
• 4 4
4
44
-17Detektor 10' také detekuje, zda tři po sobě následující tříbitová kanálová slova na výstupech o^ až o9 obvodu LC, získaná při použití nemodifikovaného kódování, odpovídají jedné ze čtyř devítibitových sekvencí, uvedených ve středním sloupci tab.III jako nemodifikované kódování. Je-li tomu tak, detektor 10' vydává na svém výstupu 12 přepínací signál, a na svém výstupu 12/ adresový signál AD. Detektor 10 1 generuje jeden ze čtyř možných adresových signálů AD5 až AD8 v odezvě na detekci odpovídající jedné ze čtyř devítibitových sekvencí ve středním sloupci tabulky III.
Jako příklad je generován adresový signál AD5. když detektor 10' detekuje sekvenci 000 000 000 a generuje adresový signál AD8 při detekci devítibitové sekvence 100 000 000. Paměť ROM 47 má v sobě uložené devítibitové sekvence, uvedené v pravém sloupci tab.III. Při příjmu adresového signálu AD5 poskytuje pamět ROM devítibitovou sekvenci 000 010 010 na výstupech Oj až o9, a při příjmu adresového signálu AD6 poskytuje pamět ROM na těchto výstupech devítibitovou sekvenci 001 010 010. Při příjmu adresového signálu AD7 se pamět ROM poskytuje na těchto výstupech devítibitovou sekvenci 101 010 010, a při příjmu adresového signálu AD8 poskytuje pamět ROM na těchto výstupech devítibitovou sekvenci 100 010 010.
V odezvě na přepínací signál, přiváděný na vstup 45 přijímá posouvací registr informaci, dodávanou na své nižší vstupy, a posouvá svůj obsah přes devět poloh doleva. Výsledkem je, že posouvacím registrem 4' je vedena na výstup 8 modifikovaná devítibitová sekvence.
• · • ··
-18« » · • ··· • · • · • ·Μ ·» » * · ♦ · • · · φ · • « ·· »·· » · « ·· φφ
Detektor 10' dále detekuje, zda po sobě následující tříbitová kanálová slova na výstupech g^ až o12 obvodu LC', získaná použitím nemodifikovaného kódování, odpovídají jedné ze dvou dvanáctibitových bitových sekvencí, a to 101 010 101 010 nebo ”001 010 101 010. Je-li tomu tak, detektor 10' vydává přepínací signál na výstupu 12 a adresový signál AD na výstupu 12'. Detektor 10’ generuje jeden z možných adresových signálů AD9. AD10 na základě detekce odpovídajícího ze dvou výše uvedených dvanáctibitových signálů. Jako příklad je možné uvést, že se generuje adresový signál AD9, když detektor 10' detekuje sekvenci 101 010 101 010 a generuje adresový signál AD10 při detekci dvanáctibitové sekvence 001 010 010 101. Paměť ROM 47 má v sobě uložené dvanáctibitové sekvence, uvedené v pravém sloupci tab.IV. Při příjmu adresového signálu AD9 poskytuje paměť ROM na své výstupy o-j^ až o12 dvanáctibitovou sekvenci 100 010 010 010 a při příjmu adresového signálu A10 vydává paměť ROM na tyto výstupy dvanáctibitovou sekvenci 000 010 010 010.
V odezvě na přepínací signál, přiváděný na vstup 45. přijímá posouvací registr informaci, přiváděnou na jeho nižší vstupy, a přepíná svůj obsah přes dvanáct poloh doleva. Důsledkem toho je, že je posouvacím registrem 4' vydávána na výstup 8 modifikovaná dvanáctibitová sekvence.
V normální situaci, kdy není porušeno žádné omezení, se provádí nemodifikované převádění podle tab.I, a není přítomen přepínací signál, takže posouvací registr přijímá bity poskytované logickým obvodem LC' přes vyšší vstupy posouvací ho registru 4'.
Výše bylo uvedeno, že jsou možná jiná převáděcí pra-19* *9 • ···
9 9 • · ·
9999 99 · 9 · · 9 9 9
9 · · · 9 9
9 9 9 ··· 999
9 « ·9
999 99 ·· 99 vidla pro převádění jednotlivých dvoubitových zdrojových slov na jednotlivá tříbitová kanálová slova. Tato převáděcí pravidla jsou uvedena v následujících třech tabulkách tab.IVA až tab.VI.
TAB.IVA zdrojové slovo (χχ2) kanálové slovo (ΥΧ,Υ2/Υ)3
sw1 00 cwx 101
sw2 01 cw2 001
sw3 10 cw3 100
sw4 11 cw4 000
TAB.V
zdrojové slovo (xlfx2) kanálové slovo <yvY2,y)3
SWX 00 CW-j. 000
sw2 01 cw2 100
sw3 10 cw3 001
sw4 11 CW4 101
* TAB.VI
zdrojové slovo (xlfx2) kanálové slovo (Υΐ/Υ2/Υ)3
* SWX 00 cwi 000
SW2 01 cw2 001
sw3 10 cw3 100
SW4 11 CW4 101
Φ * * · · * • · · * · · • · · ··♦ ·*· • ♦ ♦ ·
-20• ··· • » · · • « « «!« aa
Je zřejmé, že při použití výše uvedených pravidel je možné dosáhnout rozšíření převáděcích pravidel pro kódování bloků dvou nebo tříbitových zdrojových slov na bloky dvou nebo tří tříbitových kanálových slov.
Obr.3 znázorňuje obměnu zařízení z obr.l. Zařízení z obr.3 je způsobilé generovat kanálový signál s nižším hodnotou omezení k, konkrétněji s omezením hodnotou k=7. Obměna spočívá v přidání dalšího posouvacího registru 70, majícího tři paměťové polohy 70.1, 70.2 a 70.3, a majícího vstup 72 připojený k výstupu 6 posouvacího registru 4, a dále výstupy 74.1, 74.2 a 74.3, které příslušejí odpovídajícím paměťovým polohám 70.1, 70.2 a 70,3. Dále zařízení obsahuje detektor 76, mající vstupy 78.1, 78.2 a 78.3, připojené k odpovídajícím výstupům 74.1. 74.2 a 74.3 posouvacího registru 70, a mající výstup 82. Výstup 74.1 posouvacího registru 70 je také připojen k řídicímu vstupu c5 převáděcího obvodu LCm. a výstup 82 detektoru 76 je připojen k řídicímu vstupu c4 převáděcího obvodu LCm. Dále je detektor 10 z obr.l poněkud upravený na detektor 80 z obr.3.
Pokud jde o převádění jednotlivých dvoubitových zdrojových slov na tříbitová kanálová slova, převádění dvou dvoubitových zdrojových slov na dvě tříbitová kanálová slova, a převádění tří dvoubitových zdrojových slov na tři tříbitová kanálová slova, je toto převádění stejné, jaké bylo vysvětleno výše s odvoláním na zařízení z obr.l.
Obměna konkrétně spočívá v převádění osmibitových sekvencí konkrétního tvaru, jaké se vyskytují ve zdrojovém signálu. Detektor 80 je kromě detekce čtyřbitových sekvencí z tab.II a Šestibitových sekvencí z tab.III (jak je vysvět• ··· • · · • · · ···· ·· • · ·»·
-21··· ♦·· • · »* ·· léna s odvoláním na provedení z obr.l), způsobilý detekování osmibitových sekvencí, uvedených v níže uváděné tab.VII. V odezvě na takovou detekci generuje detektor 80 na svém výstupu o3 řídicí signál, který je veden na řídicí vstup c3 logického obvodu LCm.
Posouvací registr 70 má poslední tři bity kanálového signálu, až dosud uložené v jeho paměťových polohách 70.1. 70.2 a 70.3. kde paměťová poloha 70.1 obsahuje poslední bit až dosud vytvářeného kanálového signálu, který je v ní uložen. Poslední bit kanálového signálu, který je bud bit hodnoty ”0 nebo bit hodnoty i, se používá jako další řídicí signál pro logický obvod LCm. a je veden do logického obvodu LCm přes jeho řídicí vstup c4. Dále je detektor 76 uzpůsobený pro generování řídicího signálu na výstupu 82., když má posouvací registr 70 uloženou tříbitovou bitovou sekvenci 010 v jeho paměťových polohách 70.1. 70.2 a 70.3. Tento řídicí signál je veden do logického obvodu LCm prostřednictvím jeho řídicího vstupu c5.
V souladu s obsahem tab.VII převádí logický obvod LCm osmibitovou sekvenci 00 01 00 01 na odpovídající dvanáctibitovou sekvenci 100 010 010 010 v odezvě na řídicí signál, vedený na jeho řídicí vstup c3 a bez ohledu na řídicí signály přítomné na jeho vstupech c4 a c5. Dále převádí logický obvod LCm osmibitovou sekvenci 10 01 00 01 na dvanáctibitovou sekvenci 100 000 010 010” v odezvě na to, že signál na jeho vstupu c5 má hodnotu 0, a převádí uvedenou osmibitovou sekvenci na dvanáctibitovou sekvenci 000 010 010 010 v odezvě na to, že řídicí signál je rovný hodnotě tl 1 II • v « • 999 «9·
9 9
999» 99
9**9 fl 9 999 ··· · 9 • 9 9·
99
-22Když se na vstupech až i8 logického obvodu objeví osmibitová sekvence ”11 10 00 00, je detektorem 80 generován řídicí signál na jeho výstupu o3. Když dále odpovídá obsah posouvacího registru 70 tříbitové sekvenci 010, je detektorem 76 generován řídicí signál. V odezvě na oba řídicí signály převádí logický obvod LCm tuto osmibitovou sekvenci na dvanáctibitovou sekvenci 000 001 010 010, jak je znázorněno na tab.VIl. Když se na vstupech i.! až i8 logického obvodu objeví osmibitová sekvence 11 10 00 10, je detektorem 80 generován na jeho výstupu o3 řídicí signál. Když dále odpovídá obsah posouvacího registru 70 tříbitové sekvenci 010, je generován detektorem 76 řídicí signál. V odezvě na oba řídicí signály převádí logický obvod LCm tuto osmibitovou sekvenci na dvanáctibitovou sekvenci 100 001 010 010, jak je uvedeno v tab.VIl.
Když se na vstupech ij až i8 logického obvodu objeví osmibitová sekvence 11 10 00 10, je detektorem 80 generován na jeho výstupu o3 řídicí signál. Když se dále obsah posouvacího registru 70 shoduje s tříbitovou sekvencí 010, je generován detektorem 76 řídicí signál. V odezvě na oba řídicí signály převádí logický obvod LCm tuto osmibitovou sekvenci na dvanáctibitovou sekvenci 001 010 010 010, jak je uvedeno v tab.VIl.
Když se objeví na vstupech až i8 logického obvodu osmibitová sekvence 11 10 00 11, je detektorem 80 generován na jeho výstupu g3 řídicí signál. Když se dále shoduje obsah posouvacího registru 70 s tříbitovou sekvencí 010, je generován detektorem 76 řídicí signál. V odezvě na oba řídicí signály převádí logický obvod LCm tuto osmibitovou sekvenci na dvanáctibitovou sekvenci 101 010 010 010, jak • * • · • ·» • » · tet • 999 *» ···
-23je znázorněno v tato.VII.
• · «· * · · · • ·9* ··»
9 • 9 99
TAB.VII
8-bitová sekvence ve zdrojovém sign. poslední bit(y) v kanál.signálu 12-bitová sekvence v kanál.signálu
00 01 00 01 nebrat na zřetel 100 010 010 010
10 01 00 01 0 100 000 010 010
10 01 00 01 1 000 010 010 010
11 10 00 00 010 000 001 010 010
11 10 00 10 010 100 001 010 010
11 10 00 01 010 001 010 010 010
11 10 00 01 010 101 010 010 010
Při tomto převádění vyhovuje kanálový signál podmínce
omezení hodnotou k=7 a současně omezuje opakované minimální délky sekvence přechodů na hodnotu 6.
Obr.4 znázorňuje obměnu provedení z obr.2, realizovanou tak, že se umožní převádění podle výše uvedené tab.VII. Provedení podle obr.2 je upraveno na provedení podle obr.4 tím, že se přidá posouvací registr 70 a detekční jednotka 76, které vedou své řídicí signály na řídicí vstupy c4 a c5 paměti ROM 47'. Žádný další popis provedení nebude prováděn, protože při výše uvedeném popisu provedení z obr.2 a vysvětlení modifikovaného kódování osmibitových sekvencí ve zdrojovém signálu bude pro odborníka v oboru zřejmé, jak dále upravit uspořádání z obr.4 pro umožnění těchto funkcí bez potřeby vynálezecké činnosti.
Jak bylo vysvětleno výše, jsou výše uvedená zařízení velmi vhodná pro začlenění do kódovacího zařízení, kde se • · • ·
-24fr frfr • ··· fr « fr · frfr·· frfr fr · • frfr fr • frfr fr • fr·· frfrfr fr fr frfr frfr vkládá jeden bit po každých q bitů v sériovém datovém proudu, aby se prováděla nebo neprováděla konverze polarity. Takové kódovací uspořádání je schematicky znázorněno na obr.5, kde je kodér 40 následován kódovacím zařízením 41 podle vynálezu a lT-předkodérem 42, dobře známým v oboru. Výstupní signál lT-předkodéru 42 je veden ke generátoru 43 řídicího signálu, který generuje řídicí signál pro převodník za účelem ovládání toho, zda se bude vkládat 0 nebo 1 do sériového datového proudu, přiváděného do převodníku 40. Kódovací zařízení 41 může být vkládáno mezi převodník 40 a lT-předkodér 42 bez jakékoli změny, jelikož kodér 41 neovlivňuje polaritu signálu, vytvářeného převodníkem 40. Prostřednictvím uspořádání znázorněného na obr.5 je možné vkládat do sériového datového proudu sledovací tón určité frekvence, nebo udržovat datový proud na nule. Když je kódovací zařízení uzpůsobeno pro generování (d,k) sekvence, jak je vysvětleno výše, působí, že výstupní signál zařízení z obr.4 je výstupní signál s omezením délky (RLL - run length limited) sledů (d,k). Provedení převodníku 40 jsou uvedena v Bell System Technical Journal, sv.53, č.6, str.1103-1106.
Výstupní signál lT-předkodéru 42 je veden do záznamové jednotky 21 pro záznam signálu do stopy na nosiči 23 záznamu. Nosič 23 záznamu může být magnetický nosič záznamu v podélné nebo diskové formě. Nosič záznamu může být také optický nosič záznamu, jako je optický disk 22'. Záznamová jednotka 21 obsahuje záznamovou hlavu 25. která je je formě magnetické záznamové hlavy, když se signál zaznamenává na magnetický nosič záznamu, nebo optické záznamové hlavy, když se záznamový signál zaznamenává na optický nosič záznamu.
• · · * ··· • · ♦ • · · ···· ··
-25·· · · · · · · • ♦ · · · · · • * · · ··· ··· • · · · · «·· ·· »· ··
Obr.6 znázorňuje provedení dekódovacího zařízení pro dekódování sériového datového proudu, získaného kódovacím zařízením z obr.l nebo 2, pro získání binárního zdrojového signálu. Dekódovací zařízení má vstupní svorku 50 pro přijímání kanálového signálu, která je připojena ke vstupu 56 posouvacího registru 51, obsahujícímu dvanáct buněk Y-^ až Y^2· Posouvací registr 51 funguje jako sériově-paralelní převodník, takže bloky čtyř tříbitových kanálových slov jsou vedeny na vstupy ij až i12 logického obvodu 52. Logický obvod 52 obsahuje čtyři tabulky I,II,III a IV. Výstupy až o8 logického obvodu 52 jsou připojeny ke vstupům buněk X-^ až Χθ posouvacího registru 54, který má výstup 57 připojený k výstupní svorce 55.
Zařízení obsahuje detekční obvod 53, který je přes spojení 60 spojen se vstupy až ig, připojenými k výstupům buněk Y4 až —12 posouvacího registru, a má výstupy ox, p2 a p3 připojené k odpovídajícím řídicím vstupů, clf c2 a c3 logického obvodu 52. Detekční obvod 53 je způsobilý jednak detekce bitové kombinace 010 010 010 v buňkách Y4 až Ϊ12 posouvacího registru, jednak detekce bitové kombinace 010 010 v buňkách Y4 až Yg posouvacího registru 51, zatímco bity v buňkách Ylo, Υ^ a Y12 se liší od 010, a jednak detekce bitové kombinace 010 v buňkách Y4, Yg a Y6, zatímco bity v bitových buňkách Y7, Yg a Yg jsou odlišné od kombinace 010.
Při detekci bitové kombinace 010 010 010 vytváří detekční obvod 53 řídicí signál na svém výstupu o při detekci bitové kombinace 010 010 v buňkách Y4 až Yg vytváří detekční obvod 53 řídicí signál na svém výstupu g2, při detekci kombinace o10 v buňkách Y4 až Y6 vytváří detekční • tata* ta · · · * · · ta· tata · · · · ··· ··· • ta· ta·· · · ··«· ·· tata· ·· ·· tata
-26obvod 53 řídicí signál na svém výstupu o3, zatímco když v buňkách Y^ až Υ12 není žádná bitová kombinace 010, nevytváří na svých výstupech žádný řídicí signál.
V nepřítomností řídicích signálů převádí logický obvod 52 tříbitové kanálové slovo, uložené v buňkách Y^, Y2 a Y3 na odpovídající dvoubitové zdrojové slovo, jako prostřednictvím převáděcí tabulky I, a vede dvoubitové zdrojové slovo do buněk a X2. v přítomnosti řídicího signálu na vstupu c3 převádí logický obvod 52 blok dvou tříbitových kanálových slov, uložených v buňkách Y·^ až Y6, do bloku dvou dvoubitových zdrojových slov, jako prostřednictvím převodní tabulky II, a vede dvě dvoubitová zdrojová slova do buněk až X4. V přítomnosti řídicího kanálu na vstupu c2 převádí logický obvod 52 blok tří tříbitových kanálových slov, uložených v buňkách Y3 až Yg, na blok tří dvoubitových zdrojových slov, jako prostřednictvím převodní tabulky III, a vede tři dvoubitová zdrojová slova do buněk X^. až Χ6· V přítomnosti řídicího signálu na vstupu c3 převádí logický obvod 52 blok čtyř tříbitových kanálových slov, uložených v buňkách Υ^ až Y12, na čtyř dvoubitových zdrojových slov, jako převáděním pomocí tabulky IV, a vede čtyři dvoubitová zdrojová slova do buněk Χχ až Χθ. Tímto způsobem se sériový datový proud kanálového signálu převádí na sériový datový proud zdrojového signálu.
Kódovaná informace, přiváděná na vstup 50, může být získána například reprodukcí informace z nosiče záznamu, jako magnetického nosiče 23 záznamu nebo optického nosiče 231 záznamu. Zařízení, znázorněné na obr.6, k tomuto účelu obsahuje čtecí jednotku pro čtení informace ze stopy na nosiči záznamu, kde jednotka 62 obsahuje čtecí hlavu 64 pro čtení
-27• ··· • to · · to»* ·♦·· ·· • · · · to · · to* · · ··« toto· ·«· « · • to ·♦ ·« ·· informace z této stopy.
Obr.7 znázorňuje provedení dekodéru pro dekódování kanálového signálu, generovaného kodéry z obr.3 nebo 4. Z tab.VII je patrné, že konkrétní dvanáctibitové sekvence v kanálovém signálu, které by měly být dekódovány na základě tabulky VII, nemohou být všechny detekovány sekvencí 010 010 010. Detektor 53' proto vyžaduje zavádění dvanáctibitové sekvence pro identifikaci všech sedmi dvanáctibítových sekvencí, obsažených v tab.VII.
I když vynález byl popsán na konkrétních přednostních provedeních, je třeba mít na zřeteli, že tato provedení nepředstavují omezovači příklady. Odborníkům v oboru tak budou zřejmé různé obměny, aniž by se opustil rámec vynálezu, definovaný patentovými nároky. Kupříkladu může být dekódovací zařízení z obr.6 obměněno na zařízení, v němž detektor 53. detekuje různé obměněné dekódovací situace z dekódované informace místo z kódované informace, jak je popsáno na obr.6.
Vynález dále spočívá v každém jednotlivém novém znaku nebo v kombinaci takových znaků.

Claims (36)

1. Zařízení pro kódování proudu datových bitů binárního zdrojového signálu na proud datových bitů binárního kaA nálového signálu, přičemž bitový proud zdrojového signálu je rozdělen na n-bitová zdrojová slova, přičemž zařízení obsahuje převáděcí prostředky pro převádění zdrojových slov na odpovídající m-bitová kanálová slova, které jsou uzpůsobené pro převádění bloku p po sobě následujících n-bitových zdrojových slov na odpovídající blok p po sobě následujících m-bitových kanálových slov tak, že k převádění každého bloku p po sobě následujících n-bitových zdrojových slov dochází v podstatě se zachováním parity, kde n, m a p jsou celá čísla, m>n>l, p>l a kde p se může měnit, vyznačené tím, že převáděcí prostředky jsou uzpůsobené pro převádění osmibitové sekvence 00010001 v bitovém proudu binárního zdrojového signálu na dvanáctibitovou sekvenci 100010010010 binárního kanálového signálu.
2. Zařízení pro kódování proudu datových bitů binárního zdrojového signálu na proud datových bitů binárního kanálového signálu, přičemž bitový proud zdrojového signálu je rozdělen na n-bitová zdrojová slova, přičemž zařízení obsahuje převáděcí prostředky pro převádění zdrojových slov na odpovídající m-bitová kanálová slova, které jsou uzpůsobené pro převádění bloku p po sobě následujících n-bitových zdrojových slov na odpovídající blok p po sobě následujících m-bitových kanálových slov tak, že k převádění každého bloku p po sobě následujících n-bitových zdrojových slov dochází v podstatě se zachováním parity, kde n, m a p jsou celá čísla, m>n>l, p>l a kde p se může měnit, vyznačené tím, že převáděcí prostředky jsou uzpůsobené pro převádění osmibitové
-299 9 9 9 «9*9 9«9 «99
999 999 9 9
9999 99 999 99 99 99 sekvence 10010001 v bitovém proudu binárního zdrojového signálu na dvanáctibitovou sekvenci 000010010010 binárního kanálového signálu.
3. Zařízení podle nároku 2, vyznačené tím, že převáděcí prostředky jsou uzpůsobené pro převádění osmibitové sekvence 10010001 v bitovém proudu binárního zdrojového signálu na dvanáctibitovou sekvenci 000010010010 binárního kanálového signálu v případě, že poslední bit kanálového signálu, generovaného před touto bitovou sekvencí, je bit o hodnotě 1.
4. Zařízení podle nároku 3, vyznačené tím, že převáděcí prostředky jsou uzpůsobené pro převádění osmibitové sekvence 10010001 v bitovém proudu binárního zdrojového signálu na dvanáctibitovou sekvenci 100000010010 binárního kanálového signálu v případě, že poslední bit kanálového signálu, generovaného před do touto bitovou sekvencí, je bit o hodnotě 0.
5. Zařízení pro kódování proudu datových bitů binárního zdrojového signálu na proud datových bitů binárního kanálového signálu, přičemž bitový proud zdrojového signálu je rozdělen na n-bitová zdrojová slova, přičemž zařízení obsahuje převáděcí prostředky pro převádění zdrojových slov na odpovídající m-bitová kanálová slova, které jsou uzpůsobené pro převádění bloku p po sobě následujících n-bitových zdrojových slov na odpovídající blok p po sobě následujících m-bitových kanálových slov tak, že k převádění každého bloku p po sobě následujících n-bitových zdrojových slov dochází v podstatě se zachováním parity, kde n, m a p jsou celá čísla, m>n>l, p>l a kde p se může měnit, vyznačené tím, že pře• ··♦ • φ φ
Φ
ΦΦΦ
-30převádění osmibitové binárního zdrojového • · 1 ΦΦΦ ΦΦ • · » * *·♦ ΦΦ* • Φ
ΦΦ ·· váděcí prostředky jsou uzpůsobené pro sekvence 11100000 v bitovém proudu signálu na dvanáctibitovou sekvenci 000001010010 binárního kanálového signálu v případě, že poslední tři bity kanálového signálu, který byl generován před touto bitovou sekvencí, jsou 010.
6. Zařízení pro kódování proudu datových bitů binárního zdrojového signálu na proud datových bitů binárního kanálového signálu, přičemž bitový proud zdrojového signálu je rozdělen na n-bitová zdrojová slova, přičemž zařízení obsahuje převáděcí prostředky pro převádění zdrojových slov na odpovídající m-bitová kanálová slova, které jsou uzpůsobené pro převádění bloku p po sobě následujících n-bitových zdrojových slov na odpovídající blok p po sobě následujících m-bitových kanálových slov tak, že k převádění každého bloku p po sobě následujících n-bitových zdrojových slov dochází v podstatě se zachováním parity, kde n, m a p jsou celá čísla, m>n>l, p>l a kde p se může měnit, vyznačené tím, že převáděcí prostředky jsou uzpůsobené pro převádění osmibitové sekvence 11100010 v bitovém proudu binárního zdrojového signálu na dvanáctibitovou sekvenci 100001010010 binárního kanálového signálu v případě, že poslední tři bity kanálového signálu, který byl generován před touto bitovou sekvencí, jsou 010.
7. Zařízení pro kódování proudu datových bitů binárního zdrojového signálu na proud datových bitů binárního kanálového signálu, přičemž bitový proud zdrojového signálu je rozdělen na n-bitová zdrojová slova, přičemž zařízení obsahuje převáděcí prostředky pro převádění zdrojových slov na odpovídající m-bitová kanálová slova, které jsou uzpůsobené
-31» · • » · • · » • ·· · aa • « φ φ · · φ φ * • Φ · ·· » » V aa« ·»» • · «· ·· pro převádění bloku ρ po sobě následujících n-bitových zdrojových slov na odpovídající blok p po sobě následujících m-bitových kanálových slov tak, že k převádění každého bloku p po sobě následujících n-bitových zdrojových slov dochází v podstatě se zachováním parity, kde n, m a p jsou celá čísla, m>n>l, p>l a kde p se může měnit, vyznačené tím, že převáděcí prostředky jsou uzpůsobené pro převádění osmibitové sekvence 11100001 v bitovém proudu binárního zdrojového signálu na dvanáctibitovou sekvenci 001010010010 binárního kanálového signálu v případě, že poslední tři bity kanálového signálu, který byl generován před touto bitovou sekvencí, jsou 010.
8. Zařízení pro kódování proudu datových bitů binárního zdrojového signálu na proud datových bitů binárního kanálového signálu, přičemž bitový proud zdrojového signálu je rozdělen na n-bitová zdrojová slova, přičemž zařízení obsahuje převáděcí prostředky pro převádění zdrojových slov na odpovídající m-bitová kanálová slova, které jsou uzpůsobené pro převádění bloku p po sobé následujících n-bitových zdrojových slov na odpovídající blok p po sobě následujících m-bitových kanálových slov tak, že k převádění každého bloku p po sobě následujících n-bitových zdrojových slov dochází v podstatě se zachováním parity, kde n, m a p jsou celá čísla, m>n>l, p>l a kde p se může měnit, vyznačené tím, že převáděcí prostředky jsou uzpůsobené pro převádění osmibitové sekvence 11100011 v bitovém proudu binárního zdrojového signálu na dvanáctibitovou sekvenci 101010010010 binárního kanálového signálu v případě, že poslední tři bity kanálového signálu, který byl generován před touto bitovou sekvencí, jsou 010.
-324 44· 4 4 4 · 4 4 4
44 44 *4 44 444 444 • 4« 444 4 4 «444 44 444 4« *4 «4
9. Zařízení podle kteréhokoli z nároků 1 až 8, vyznačené tím, že m=n+l.
10. Zařízení podle nároku 9, vyznačené tím, že n=2.
11. Zařízení podle nároku 10, vyznačené tím, že je uzpůsobeno pro převádění jednotlivých zdrojových slov na odpovídající jednotlivá kanálová slova podle následující tabulky:
zdrojové slovo kanálové slovo SWj^ 00 CW-l 101 sw2 01 cw2 001 sw3 10 cw3 100 sw4 11 cw4 000
12. Zařízení podle nároku 10 nebo 11, vyznačené tím, že převáděcí prostředek je uzpůsoben pro převádění dvoubitových zdrojových slov na odpovídající tříbitová kanálová slova pro získání kanálového signálu ve formě (d,k) sekvence, kde d=l, přičemž zařízení dále obsahuje prostředky pro detekci polohy v bitovém proudu zdrojového signálu, kde by kódování jednotlivých dvoubitových zdrojových slov na odpovídající jednotlivá kanálová slova vedlo k porušení podmínky omezení hodnotou d na hranicích mezi kanálovými slovy a pro poskytování řídicího signálu v odezvě na takovou detekci, vyznačené tím, že převáděcí prostředky jsou uzpůsobené tak, že v nepřítomnosti řídicího signálu převádějí jednotlivá dvoubitová zdrojová slova na odpovídající jednotlivá tříbitová kanálová slova tak, že při převádění každého dvoubitového zdrojového slova se zachovává parita.
13. Zařízení podle nároku 12, ve kterém v přítomnosti
-33• 00 ·· 0 · · * 0 0 0 00* 0 0 0 0 0 0 0
0 0*· »00« «00 000
000 »00 0 0 ··«· 00 000 »0 00 0· řídicího signálu, vyskytujícího se během převádění dvou po sobě následujících zdrojových slov, jsou převáděcí prostředky uzpůsobené pro převádění bloku uvedených dvou po sobě následujících dvoubitových zdrojových slov na blok dvou odpovídajících tříbitových kanálových slov tak, že jedno ze dvou zdrojových slov v bloku zdrojových slov se převádí na tříbitové kanálové slovo, které není totožné z jedním ze čtyř kanálových slov CW^ až CW4, za účelem zachování omezení d=l, vyznačené tím, že v přítomnosti uvedeného řídicího signálu jsou převáděcí prostředky dále uzpůsobené tak, že převádějí blok uvedených dvou po sobě následujících dvoubitových zdrojových kódových slov na odpovídající blok dvou po sobě následujících tříbitových kanálových slov tak, že při převádění uvedeného bloku dvou po sobě následujících dvoubitových slov se zachovává parita.
14. Zařízení podle nároku 13, vyznačené tím, že převáděcí prostředky jsou uzpůsobené pro převádění bloků dvou po sobé následujících dvoubitových zdrojových slov do bloků dvou po sobě následujících tříbitových kanálových slov kódováním podle následující tabulky:
blok dvou zdroj.slov blok dvou kanál, slov
00 00 100 010 00 01 101 010 10 00 000 010 10 01 001 010
15. Zařízení podle nároku 13 nebo 14, kde hodnota k má velikost větší než 5, přičemž zařízení je dále opatřeno prostředky pro detekování polohy v bitovém proudu zdrojového signálu, kde kódování jednotlivých dvoubitových zdrojových
-34* Φ·« · ♦ · · φ · φ φ · « · · φ · « ··· Φ·φ « · · φφφ φ φ ««*· ·· ·Φ· «φ ·· φ* slov na jednotlivá tříbitová kanálová slova by vedlo k porušení omezení hodnotou k a vydávání druhého řídicího signálu v odezvě na takovou detekci, vyznačené tím, že v přítomnosti druhého řídicího signálu, vyskytujícího se během převádění tří po sobě následujících dvoubitových zdrojových slov, jsou převáděcí prostředky uzpůsobené pro převádění bloku uvedených tří po sobě následujících dvoubitových zdrojových slov na blok odpovídajících tří po sobě následujících tříbitových kanálových slov tak, že k převádění uvedeného bloku tří dvoubitových zdrojových slov dochází se zachováním parity, přičemž převáděcí prostředky jsou dále uzpůsobené pro převádění dvou ze tří zdrojových slov v bloku na odpovídající tříbitová kanálová slova, která nejsou totožná se čtyřmi kanálovými slovy CW^ až CW4, za účelem zachování omezení hodnotou k.
16. Zařízení podle nároku 15, vyznačené tím, že převáděcí prostředky jsou uzpůsobené pro převádění bloků tří po sobě následujících dvoubitových zdrojových slov na bloky tří po sobě následujících tříbitových kanálových slov kódováním podle následující tabulky:
blok tří zdroj.slov blok tří kanál.slov
11 11 11 000 010 010 11 11 10 001 010 010 01 11 10 101 010 010 01 11 11 100 010 010
17. Zařízení podle kteréhokoli z nároků 1 až 16, vyznačené tím, že dále obsahuje prostředky pro detekci osmibitových sekvencí 00010001 a 10010001 v bitovém proudu zdrojového signálu a prostředky pro detekci hodnoty posled-35* *·· · » · * »· · • * ·» · k » · ·»· ··· • * * « i * * * í·»· *· ··« ·« ·* »* ního kanálového signálu, generovaného z binárního zdrojového signálu před osmibitovou sekvencí, přičemž převáděcí prostředky jsou uzpůsobeny pro převádění osmibitových sekvencí na dvanáctibitové sekvence v kanálovém signálu kódováním podle následující tabulky, v závislosti na hodnotě uvedeného
posledního kanálového bitu: 8-] bitová sekvence 12-bitová sekvence ve zdrojovém signálu v kanálovém signálu 00 01 00 01 100 010 010 010 10 01 00 01 (posl.kan.bit=0) 100 000 010 010 10 01 00 01 (posl.kan.bit=l) 000 010 010 010 pro omezení opakované minimální délky sekvence přechodů
v kanálovém signálu
18. Zařízení podle kteréhokoli z nároků 1 až 17, vyznačené tím, že dále obsahuje prostředky pro detekci osmibitové sekvence v bitovém proudu binárního zdrojového signálu a prostředky pro detekci hodnoty posledních tří bitů kanálového signálu, generovaného z binárního zdrojového signálu před uvedenou osmibitovou sekvencí, která je rovná 010, přičemž převáděcí prostředky jsou uzpůsobené pro převádění osmibitových sekvencí, uvedených v následující tabulce, na dvanáctibitové sekvence v kanálovém signálu při detekci uvedené tříbitové sekvence 010 v kanálovém signálu, a to kódováním na základě následujíc! tabulky:
-368-bitová sekvence 12-bitová sekvence ve zdrojovém signálu v kanálovém signálu φ φφ* φφφ φ φ φ i φφ Φ · φφ Φφ ·Φ« Φ·· • ·« φφφ φ φ «·· ·· «ΦΦ « φφ φφ
11 10 00 00 000 001 010 010 11 10 00 10 100 001 010 010 11 10 00 01 001 010 010 010 11 10 00 11 101 010 010 010
19. Zařízení podle nároku 18, vyznačené tím, že převáděcí prostředky jsou uzpůsobené pro převádění osmibitových sekvencí podle uvedené tabulky pro omezení velikosti omezovači hodnoty k na 7.
20. Záznamové zařízení pro zaznamenávání kanálového signálu ve stopě na nosiči záznamu, obsahující kódovací zařízení podle kteréhokoli z nároků 1 až 19 a obsahující záznamové prostředky pro záznam kanálového signálu do uvedené stopy na nosiči záznamu.
21. Záznamové zařízení podle nároku 20, vyznačené tím, že záznamové prostředky obsahují předkódovací prostředky pro provádění předkódovacího pochodu na kanálovém signálu před záznamem do stopy na nosič záznamu.
22. Nosič záznamu vytvořený záznamovým zařízením podle nároku 20.
23. Nosič záznamu podle nároku 22, přičemž nosič záznamu je optický nosič záznamu.
24. Zařízení pro dekódování proudu datových bitů binárního kanálového signálu na proud datových bitů binárního to to to · to to to ··» «toto • toto •to *to • ♦·· · · * Β · to · * «Φ* ·· ·«»· ·· ···
-37zdrojového signálu, přičemž bitový proud kanálového signálu je rozdělen do m-bitových kanálových slov, přičemž zařízení obsahuje převáděcí prostředky pro zpětné převádění m-bitových kanálových slov na odpovídající n-bitová zdrojová slova, přičemž převáděcí prostředky jsou uzpůsobeny pro zpětné převádění bloku p po sobě následujících m-bitových kanálových slov na odpovídající blok p po sobě následujících n-bitových zdrojových slov tak, že se při převádění každého bloku p po sobě následujících m-bitových kanálových slov zachovává parita, přičemž n, m a p jsou celá čísla, kde m>n, p>l, a kde p se může měnit, vyznačené tím, že převáděcí prostředky jsou uzpůsobené pro převádění nejméně jedné z dvanáctibítových sekvencí z následující tabulky, které se objevují v bitovém proudu binárního kanálového signálu, na odpovídající osmibitovou sekvenci binárního zdrojového signálu, podle této tabulky:
12-bitová sekvence odpovídající 8-bitová sekvence v kanálovém signálu v binárním zdrojovém signálu
100 010 010 010 00 01 00 01 100 000 010 010 10 01 00 01 000 010 010 010 10 01 00 01 000 001 010 010 11 10 00 00 100 001 010 010 11 10 00 10 001 010 010 010 11 10 00 01 101 010 010 010 11 10 00 11
25. Zařízení podle nároku 24, vyznačené tím, že dále obsahuje prostředky pro detekci uvedených dvanáctibítových sekvencí, jak jsou uvedeny v tabulce.
-389 * 9 · 9 9 9 9 999 999
999 999 9 9 999 99 99· 99 99 »9
26. Způsob kódování proudu datových bitů binárního zdrojového signálu na proud datových bitů binárního kanálového signálu, přičemž bitový proud zdrojového signálu je rozdělen na n-bitová zdrojová slova, přičemž se při způsobu uvedená zdrojová slova převádějí na odpovídající m-bitová kanálová slova, přičemž při převádění bloku p po sobě následujících n-bitových zdrojových slov na odpovídající blok p po sobě následujících m-bitových kanálových slov se při převádění každého bloku p po sobě následujících n-bitových zdrojových slov v podstatě zachovává parita, přičemž n, map jsou celá čísla, kde m>n>l, p>l, a kde p se může měnit, vyznačený tím, že převádění obsahuje dílčí převáděcí krok, při kterém se převádí osmibitová sekvence 00010001 v bitovém proudu binárního zdrojového signálu na dvanáctibitovou sekvenci 100010010010 binárního kanálového signálu.
27. Způsob kódování proudu datových bitů binárního zdrojového signálu na proud datových bitů binárního kanálového signálu, přičemž bitový proud zdrojového signálu je rozdělen na n-bitová zdrojová slova, přičemž se při způsobu uvedená zdrojová slova převádějí na odpovídající m-bitová kanálová slova, přičemž při převádění bloku p po sobě následujících n-bitových zdrojových slov na odpovídající blok p po sobě následujících m-bitových kanálových slov se při převádění každého bloku p po sobě následujících n-bitových zdrojových slov v podstatě zachovává parita, přičemž n, map jsou celá čísla, kde m>n>l, p>l, a kde p se může měnit, vyznačený tím, že převádění obsahuje dílčí převáděcí krok, při kterém se převádí osmibitová sekvence 10010001 v bitovém proudu binárního zdrojového signálu na dvanáctibitovou sekvenci 000010010010 binárního kanálového signálu.
• ··· • · · ·
-39··· ··*· ·· • * · · ··» *··
28. Způsob podle nároku 27, vyznačený tím, že se dílčí krok převádění osmibitové sekvence 10010001 v bitovém proudu binárního zdrojového signálu na dvanáctibitovou sekvenci 000010010010 binárního kanálového signálu provádí v případě, Že poslední bit kanálového signálu, který byl generován před touto bitovou sekvencí, je bit o hodnotě 1.
29. Způsob podle nároku 28, vyznačený tím, že se dílčí krok převádění osmibitové sekvence 10010001 v bitovém proudu binárního zdrojového signálu na dvanáctibitovou sekvenci 100000010010 binárního kanálového signálu provádí v případě, že poslední bit kanálového signálu, který byl generován před touto bitovou sekvencí, je bit o hodnotě 0.
30. Způsob kódování proudu datových bitů binárního zdrojového signálu na proud datových bitů binárního kanálového signálu, přičemž bitový proud zdrojového signálu je rozdělen na n-bitová zdrojová slova, přičemž se při způsobu uvedená zdrojová slova převádějí na odpovídající m-bitová kanálová slova, přičemž při převádění bloku p po sobě následujících n-bitových zdrojových slov na odpovídající blok p po sobě následujících m-bitových kanálových slov se při převádění každého bloku p po sobě následujících n-bitových zdrojových slov v podstatě zachovává parita, přičemž n, map jsou celá čísla, kde m>n>l, p>l, a kde p se může měnit, vyznačený tím, že převádění obsahuje dílčí převáděcí krok, při kterém se převádí osmibitová sekvence 11100000 v bitovém proudu binárního zdrojového signálu na dvanáctibitovou sekvenci 000001010010 binárního kanálového signálu v případě, že poslední tři bity kanálového signálu, který byl generován před touto bitovou sekvencí, jsou 010.
·«* » »*> I < 1 « I - 1 I < ' t < í * e ' » i »> »«< »i »' »'
-40rmi
31. Způsob kódování proudu datových bitů binárního zdrojového signálu na proud datových bitů binárního kanálového signálu, přičemž bitový proud zdrojového signálu je rozdělen na n-bitová zdrojová slova, přičemž se při způsobu uvedená zdrojová slova převádějí na odpovídající m-bitová kanálová slova, přičemž při převádění bloku p po sobě následujících n-bitových zdrojových slov na odpovídající blok p po sobě následujících m-bitových kódových slov se při převádění každého bloku p po sobě následujících n-bitových zdrojových slov v podstatě zachovává parita, přičemž n, map jsou celá čísla, kde m>n>l, p>l, a kde p se může měnit, vyznačený tím, že převádění obsahuje dílčí převáděcí krok, při kterém se převádí osmibitová sekvence 11100010 v bitovém proudu binárního zdrojového signálu na dvanáctibitovou sekvenci 100001010010 binárního kanálového signálu v případě, že poslední tři bity kanálového signálu, který byl generován před touto bitovou sekvencí, jsou 010.
32. Způsob kódování proudu datových bitů binárního zdrojového signálu na proud datových bitů binárního kanálového signálu, přičemž bitový proud zdrojového signálu je rozdělen na n-bitová zdrojová slova, přičemž se při způsobu uvedená zdrojová slova převádějí na odpovídající m-bitová kanálová slova, přičemž při převádění bloku p po sobě následujících n-bitových zdrojových slov na odpovídající blok p po sobě následujících m-bitových kanálových slov se při převádění každého bloku p po sobě následujících n-bitových zdrojových slov v podstatě zachovává parita, přičemž n, map jsou celá čísla, kde m>n>l, p>l, a kde p se může měnit, vyznačený tím, že převádění obsahuje dílčí převáděcí krok, při kterém se převádí osmibitová sekvence 11100001 v bitovém proudu binárního zdrojového signálu na dvanáctibi* * ··· * · • *
9*99 «9 *
9 · •99 • »
-419 9 9 • 99 99*
9 9
99 99 tovou sekvenci 001010010010 binárního kanálového signálu v případě, že poslední tři bity kanálového signálu, který byl generován před touto bitovou sekvencí, jsou 010.
33. Způsob kódování proudu datových bitů binárního zdrojového signálu na proud datových bitů binárního kanálového signálu, přičemž bitový proud zdrojového signálu je rozdělen na n-bitová zdrojová slova, přičemž se při způsobu uvedená zdrojová slova převádějí na odpovídající m-bitová kanálová slova přičemž při převádění bloku p po sobě následujících n-bitových zdrojových slov na odpovídající blok p po sobě následujících m-bitových kanálových slov se při převádění každého bloku p po sobě následujících n-bitových zdrojových slov v podstatě zachovává parita, přičemž n, map jsou celá čísla, kde m>n>l, p>l, a kde p se může měnit, vyznačený tím, že převádění obsahuje dílčí převáděcí krok, při kterém se převádí osmibitová sekvence 11100011 v bitovém proudu binárního zdrojového signálu na dvanáctibitovou sekvenci 101010010010 binárního kanálového signálu v případě, že poslední tři bity kanálového signálu, který byl generován před touto bitovou sekvencí, jsou ”010.
34. Způsob podle kteréhokoli z nároků 26 až 33, vyznačený tím, že se kanálový signál zaznamenává do stopy na nosiči záznamu.
35. Způsob podle nároku 34, vyznačený tím, že nosič záznamu je optický nosič záznamu.
36. Způsob podle nároku 34 nebo 35, vyznačený tím, že se kanálový signál před jeho zaznamenáváním na nosič záznamu podrobuje předkódování.
CZ19992966A 1998-12-07 1998-12-07 Způsob kódování a zařízení pro kódování zdrojového signálu na kanálový signál, záznamové zařízení, nosič záznamu, dekódovací zařízení kanálového signálu CZ296699A3 (cs)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CZ19992966A CZ296699A3 (cs) 1998-12-07 1998-12-07 Způsob kódování a zařízení pro kódování zdrojového signálu na kanálový signál, záznamové zařízení, nosič záznamu, dekódovací zařízení kanálového signálu

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CZ19992966A CZ296699A3 (cs) 1998-12-07 1998-12-07 Způsob kódování a zařízení pro kódování zdrojového signálu na kanálový signál, záznamové zařízení, nosič záznamu, dekódovací zařízení kanálového signálu

Publications (1)

Publication Number Publication Date
CZ296699A3 true CZ296699A3 (cs) 2000-02-16

Family

ID=5465922

Family Applications (1)

Application Number Title Priority Date Filing Date
CZ19992966A CZ296699A3 (cs) 1998-12-07 1998-12-07 Způsob kódování a zařízení pro kódování zdrojového signálu na kanálový signál, záznamové zařízení, nosič záznamu, dekódovací zařízení kanálového signálu

Country Status (1)

Country Link
CZ (1) CZ296699A3 (cs)

Similar Documents

Publication Publication Date Title
CZ9602389A3 (cs) Nosič záznamu, způsob výroby nosiče se záznamem, kódovací zařízení, způsob dekódování a dekódovací zařízení
US6664905B1 (en) Device for encoding n-bit source words into corresponding m-bit channel words and decoding m-bit channel words into corresponding n-bit source words
US6275175B1 (en) Device for encoding/decoding n-bit source words into corresponding m-bit channel words, and vice versa
US6265994B1 (en) Device for encoding/decoding n-bit source words into corresponding m-bit channel words, and vice versa
JP3935217B2 (ja) mビット情報ワードのシーケンスから変調信号への変換
US6225921B1 (en) Device for encoding/decoding n-bit source words into corresponding m-bit channel words, and vice versa
US20030201919A1 (en) Encoding/decoding n-bit source words into corresponding m-bit channel words, and vice versa, such that the conversion is parity inverting
US6710724B2 (en) Device for encoding/decoding n-bit source words into corresponding m-bit channel words, and vice versa
US6545615B2 (en) Device for encoding a stream of databits of a binary source signal into a stream of databits of a binary channel signal, memory means, device for recording information, record carrier, device for coding and device for playing back
CZ296699A3 (cs) Způsob kódování a zařízení pro kódování zdrojového signálu na kanálový signál, záznamové zařízení, nosič záznamu, dekódovací zařízení kanálového signálu
US6232896B1 (en) Device for encoding n-bit source words into corresponding m-bit channel words and decoding m-bit channel words into corresponding n-bit source words
MXPA99007750A (en) DEVICE FOR ENCODING/DECODING n-BIT SOURCE WORDS INTO CORRESPONDING m-BIT CHANNEL WORDS, AND VICE VERSA
MXPA00008158A (en) Device for encoding n-bit source words into corresponding m-bit channel words and decoding m-bit channel words into corresponding n-bit source words
MXPA00008156A (es) Dispositivo para codificar palabras fuente de n bits en palabras de canal de m bits correspondientes y decodificar palabras de canal de m bits en palabras fuentes de bits correspondientes
CZ20003051A3 (cs) Zařízení pro kódování toku datových hitů, způsob kódování, binární kanálový signál, nosič záznamu a dekódovací zařízení

Legal Events

Date Code Title Description
PD00 Pending as of 2000-06-30 in czech republic