CS272740B1 - Adaptive threshold analog-to-digital converter with digital-to-analog converters - Google Patents

Adaptive threshold analog-to-digital converter with digital-to-analog converters Download PDF

Info

Publication number
CS272740B1
CS272740B1 CS240588A CS240588A CS272740B1 CS 272740 B1 CS272740 B1 CS 272740B1 CS 240588 A CS240588 A CS 240588A CS 240588 A CS240588 A CS 240588A CS 272740 B1 CS272740 B1 CS 272740B1
Authority
CS
Czechoslovakia
Prior art keywords
converter
analog
digital
input
comparator
Prior art date
Application number
CS240588A
Other languages
English (en)
Slovak (sk)
Other versions
CS240588A1 (en
Inventor
Jozef Ing Cernak
Original Assignee
Cernak Jozef
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Cernak Jozef filed Critical Cernak Jozef
Priority to CS240588A priority Critical patent/CS272740B1/cs
Publication of CS240588A1 publication Critical patent/CS240588A1/cs
Publication of CS272740B1 publication Critical patent/CS272740B1/cs

Links

Landscapes

  • Analogue/Digital Conversion (AREA)

Description

Vynález sa týká adaptivného prahového analógovo-číslicového prevodníka s Číslicovo-analógovými prevodníkmi.
Doterajšie známe vyhotovenia prahových analógovo-čislícových prevodníkov mali pevne definované prahové úrovně,* které sa počas činnosti prevodníka neměnili. Nevýhodou prevodnika s pevne definovanými úrovňami je; že rozloženie kvantizačných úrovní ea nemóžs optimálně prisposobovat,' měnit podlá Statistických vlastnosti spracovaného signálu.
Uvedené nevýhody sú odstránené adaptívnyra prahovým analogovo-číslícovým prevodnikom s čielicovo-analógovými prevodníkmi i' podlá vynálezu/ ktorého-podetata spočívá v tom, že na vstupy prvého komparátora js připojený analogový vstup a výstup prvého Čislicovo-analógového prevodníka/ na vstupy posledného komparátora Je připojený analogový vstup a výstup posledného čislicovo-analogového prevodníka; výstupy prvého komparátora až poslednóho komparátora sú vedené na vstupy kombinačného obvodu.
Takto riešený adaptívny prahový analúgovo-čislicový převodník raá výhody V tom,* že umožni analógovo-číslicový převod 3 optimálňyra rozložením kvantizačných hladin,* ktoré sú určené zo Statistických parametrov spracovaného signálu.
Na pripojenom výkrese je znázorněná štruktúra adaptivného prahového analogovo-čislícového prevodníka s čislicovo-analogovými prevodníkmi/ kde 8 je analogový vstup; Iaž 3Ú rýchle komparátoryJ 3 a 4 eú čislicovo-analógové převodníky/ 5 a 6 8Ú regietre údajov, 7 je kombinačný obvod a Sí je obojsmerná údajová zbernica mikroprocesorového systému.
Analogový vstup jí js připojený k prvému komparátoru J spolu β výstupom prvého čislicovo-analógového prevodníka 3; analogový vstup 8 je připojený na pdaledný komparátor 2 spolu 3 výstupom posledného čislicovo-analogového prevodníka 4. Výstupy prvého komparátora JL až posledného komparátora 2 sú připojené na vstupy kombinačného obvodu 7/ výstup kombinačného obvodu 7 je připojený k údajověj zbernici 9. K údajovéj žbernici eú připojené čislicovo-analógové převodníky 3 a 4.
Mikroprocesorový systém coz údajovú zbsrnicu jí zapiše do rsgistrov 5 až 6 hodnoty kvantizačných hladin. Analogový signál na analógovom vstupe 8 sa porovnává s kvantizačnými hladinami a výsladok porovnania je na prvom JL až poslednom 2 komparátore. Výstupy komparátorov JL až 2 vstupujú do kombinačného obvodu 7/ kde sa kvantizaČné hladiny kódujú a výsledný kód vstupuje cez údajovú zbernicu 9 do mikroproceeorového systému. Počas analógovo-číslicového převodu mikroprocesorový systém sleduje Statistické vlastnosti vstupného signálu pri danom rozdělení kvantizačných hladin; ok existuje výhodnejšie rozdelenie kvantizačných hladin; tak ho realizuje prepisom hodnot v registrech 5 až E5.
Adaptívny prahový analógovo-číslicový převodník je možné použit ako rýchly 4 až 6 bitový analógovo-čisliccvý převodník e možnosťou programovo nastavit kvantizaČné hlediny najma pri spracovaní videosignálu/ vo videosystéras robota/ pri predspracovani obrazových pradlach.

Claims (1)

  1. PREDMET VYNÁl/EZU Adaptívny prahový analógovo-číslicový převodník s čislicovo-analogovými prevodnikmí,’ vyznačuje sa tým/ že na-vstupy prvého komparátora (1) je připojený analogový vstup (8) a výstup prvého čislicovo-analágovébo prevodníka (3)/ ne vstupy posledného komparátora (2) je připojený analogový vstup (8) a výstup posledného číelicovo-analógového prsvodníka (4); výstupy prvého komparátora {1} až posledného komparátora (2) sú· vedená na vstupy kombinačného obvodu (7). 1 výkrse CS 272 740 Bl
    <N
    A ‘ » · · —— Λ C= F <d V 00
CS240588A 1988-04-08 1988-04-08 Adaptive threshold analog-to-digital converter with digital-to-analog converters CS272740B1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CS240588A CS272740B1 (en) 1988-04-08 1988-04-08 Adaptive threshold analog-to-digital converter with digital-to-analog converters

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CS240588A CS272740B1 (en) 1988-04-08 1988-04-08 Adaptive threshold analog-to-digital converter with digital-to-analog converters

Publications (2)

Publication Number Publication Date
CS240588A1 CS240588A1 (en) 1990-06-13
CS272740B1 true CS272740B1 (en) 1991-02-12

Family

ID=5361119

Family Applications (1)

Application Number Title Priority Date Filing Date
CS240588A CS272740B1 (en) 1988-04-08 1988-04-08 Adaptive threshold analog-to-digital converter with digital-to-analog converters

Country Status (1)

Country Link
CS (1) CS272740B1 (cs)

Also Published As

Publication number Publication date
CS240588A1 (en) 1990-06-13

Similar Documents

Publication Publication Date Title
US5353027A (en) Multistep analog-to-digital converter with error correction
US5231398A (en) Method and apparatus for self-tracking multiple analog to digital conversion
EP0308583A3 (en) Digital computer having signal circuitry
WO1991005409A3 (en) Analog-to-digital converter employing a pipelined multi-stage architecture
DK0613256T3 (da) Analog-digitalomsætter med moduleret rystesignal
US4973976A (en) Multiplexing parallel analog-digital converter
US4990917A (en) Parallel analog-to-digital converter
CS272740B1 (en) Adaptive threshold analog-to-digital converter with digital-to-analog converters
GB2089606A (en) Analog-to-digital converter circuits
US6011503A (en) Half-flash type analog-to-digital converter capable of converting data at high speed
US4032914A (en) Analog to digital converter with noise suppression
EP0155702A3 (de) Analog/Digital-Wandlung
KR920704429A (ko) 아날로그-디지탈 전압변환방법
EP0279419A2 (en) Image signal binary encoder
US5530443A (en) Digital circuit for the introduction of dither into an analog signal
EP0366229A3 (en) Noise-reducing analog-to-digital converters
DE69208922T2 (de) Rauschformerschaltung
KR900003264B1 (ko) 멀티플렉싱 병렬 아나로그 디지탈 변환기
JPS5683127A (en) Analog-digital converter
SU1039025A1 (ru) Параллельно-последовательный аналого-цифровой преобразователь
KR0146068B1 (ko) 논리 문턱전압을 이용한 아날로그/디지탈 변환기
US4680774A (en) Method and circuit for suppression of quantitizing noise ambiguities
KR930008337Y1 (ko) 디지탈 신호의 노이즈 방지회로
KR20000004592A (ko) 가변 크기의 비교창을 이용한 아날로그-디지털 변환 장치
SU980276A1 (ru) Аналого-цифровой преобразователь