CS272492B1 - Connection of digital pulse generator - Google Patents

Connection of digital pulse generator Download PDF

Info

Publication number
CS272492B1
CS272492B1 CS884142A CS414288A CS272492B1 CS 272492 B1 CS272492 B1 CS 272492B1 CS 884142 A CS884142 A CS 884142A CS 414288 A CS414288 A CS 414288A CS 272492 B1 CS272492 B1 CS 272492B1
Authority
CS
Czechoslovakia
Prior art keywords
output
input
counter
circuit
pulse
Prior art date
Application number
CS884142A
Other languages
Czech (cs)
Slovak (sk)
Other versions
CS414288A1 (en
Inventor
Irena Ing Simkova
Dobroslav Ing Kovac
Original Assignee
Irena Ing Simkova
Kovac Dobroslav
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Irena Ing Simkova, Kovac Dobroslav filed Critical Irena Ing Simkova
Priority to CS884142A priority Critical patent/CS272492B1/en
Publication of CS414288A1 publication Critical patent/CS414288A1/en
Publication of CS272492B1 publication Critical patent/CS272492B1/en

Links

Landscapes

  • Control Of Eletrric Generators (AREA)
  • Measurement Of Length, Angles, Or The Like Using Electric Or Magnetic Means (AREA)
  • Transmission And Conversion Of Sensor Element Output (AREA)

Abstract

Generátor impulzov je určený hlavne pre bipolárne riadenie štvorkvadrantovýph impulzových meničov. Rieši problém číslicovej kompaktibility s číslicovými, regulačnými obvodmi, problém přesného opakovatelného nastavania žiadanej hodnoty striedy a jej dostatočnú jemnost nastavsnia. Do upravovacieho obvodu (6) a testovacieho obvodu (3) vstupuje svorkou (38) žiadaná hodnota striedy. Testovací obvod (3) testuje nepřípustné stavy a upravovači obvod (6) ich upraví. Otestovaná a upravená žiadaná hodnota striedy je privádzaná na vstup čítača (10) atriadv. ktorV čita z nastaveněji hodnotystriedy naďol. Po dočítání do nuly generuje impulz. Podobné pracujú oba čítače (14, 18) bezpečnostných medzier. Klopné obvody (27, 21, 24) vytvárajú impulz žladanaj velkosti prvej bezpečnostnej msdzery, impulz žiadansj velkosti striedy, doplňkový impulz k impulzu žiadanej velkosti striedy a impulz žiadanej velkosti druhsj bezpečnostnej medzsry. Súčinovó obvody (30, 32) vytvárajú z týchto impulzov impulzy žiadanej a doplnkovej hodnoty striedy skrátené o impulzy bezpečnostných medzier. Tisto signály sa impedančně upravujú vo výstupných obvodech (33, 34).The pulse generator is designed mainly for bipolar four-quadrant control pulse converters. It solves the digital problem compactability with digital, control circuits, the problem of accurate repeatability setpoint setting alternate and smooth enough. To the adjustment circuit (6) and the test circuit (3) enters the terminal (38) Alternate Setpoint. test circuit (3) tests for inadmissible states a the adjusting circuit (6) adjusts them. tested and the adjusted stp value is fed to the input of the counter (10). which is of more variable value down. After reading to zero generates pulse. Both counters work similarly (14, 18) security gaps. Flip-flops (27, 21, 24) generate a mingle the size of the first security msdzery impulse of demand-size, complementary impulse to the desired size pulse alternation and impulse of desired size security gaps. Súčinovó obvody (30, 32) form these impulses pulses of desired and additional value alternatives shortened by security impulses gaps. Tisto signals are impedance in the output circuits (33, 34).

Description

Vynález sa týká číslicového generátore impulzov, ktorý umožňuje riadenie štvorkvadrantových impulzových meničov. Výstupná frekvencia jeho signálu može byť až 200 kHz a minimálny počet dekrementov na periodu pri tejto frekvenci! až 256. Uvedené zapojenie rieši problém přesného opakovatelného nastavenia striedy, spolehlivého generovania výstupného signálu v oblasti stovák kHz a kompaktibility generátora s číslicovou mikropočítačovou regulačnou slučkou.The present invention relates to a digital pulse generator that allows control of four-quadrant pulse converters. The output frequency of its signal can be up to 200 kHz and the minimum number of decrements per period at this frequency! to 256. Said connection solves the problem of precise repeatable AC setting, reliable generation of the output signal in the region of kHz and the compatibility of the generator with a digital microcomputer control loop.

Doterajšie sposoby zapojenia generátorov impulzov pre bipolárne riadenie štvorkvadrantových impulzových meničov využívajú prvky analógovej techniky pre tvorbu výstupného signálu. Nevýhodou spomenutého riešenia je, že neumožňuje přesné opakovatelné nastavenie výstupného signálu a že pri generovaní výstupného signálu o frekvenciách řádové stovky kHz dochádza k skresleniu, nelinearite a poruchám, ktoré sa prejavujú hlavně pri spolupráci generátora impulzov s výkonovým obvodom. Modeme jšie sposoby riešenia generátora impulzov využívajú pre tento účel číslicové obvody mikropočítačov. Takéto riešenie však blokuje výpočtový čas mikropočítače, o ktorý je potom ochudobnený výpočtový čas potřebný pre výpočet regulačného obvodu. Spomenuté riešenie má ešte aj tú nevýhodu, že využívané číslicové obvody mikropočítače neumožnujú generovanie výstupného signálu s minimálnym počtom 256 dekrementov na periodu o frekvenciách viac ako 10 kHz.Previous methods of connecting pulse generators for bipolar control of four-quadrant pulse converters use elements of analog technology to generate the output signal. The disadvantage of the mentioned solution is that it does not allow precise repeatable setting of the output signal and that when generating the output signal with frequencies of the order of hundreds of kHz, distortion, nonlinearity and faults occur, which are manifested mainly in the cooperation of the pulse generator with the power circuit. More modern methods of pulse generator solutions use digital circuits of microcomputers for this purpose. However, such a solution blocks the calculation time of the microcomputer, by which the calculation time required for the calculation of the control circuit is then depleted. The mentioned solution also has the disadvantage that the used digital circuits of the microcomputer do not allow the generation of the output signal with a minimum number of 256 decrements per period with frequencies more than 10 kHz.

Vyššie uvedené nedostatky odstraňuje zapojenie generátora impulzov podía vynálezu pozostávajúce zo zdroja impulzov, upravovacieho obvodu, testovacieho obvodu, čítaČa striedy, čítače periody, dvoch čítačov bezpečnostněj medzery, 'troch klopných obvodov, dvoch súčinových obvodov a dvoch výstupných obvodov, ktorého podstata spočívá v tom, že svorka žiadanej hodnoty striady sa přepojí so vstupom testovacieho obvodu a prvým vstupom upravovacieho obvodu. Výstup z testovacieho obvodu je spojený s druhým vstupom upravovacieho obvodu. Výstup z upravovacieho obvodu je připojený spolu s výstupom čítača periody a výstupem zdroja impulzov na prvý, druhý a třetí vstup čítača striedy. Prvý a druhý vstup čítača prvej bezpečnostnej medzery sú připojené na výstup čítača periody a výstup zdroja impulzov. Okrem toho je však třetí vstup přepojený so svorkou žiadanej hodnoty prvej bezpečnostnej medzery. Výstup z čítača prvej bezpečnostnej medzery spolu s výstupem čitařa periody je připojený na druhý a prvý vstup prvého klopného obvodu, ktorého výstup js s prvým výstupom druhého klopného obvodu přivedený na prvý a druhý súčinový obvod. Výstup tohto obvodu je spojený so vstupom prvého výstupného obvodu, ktorého výstup je prvým výstupom z generátora impulzov. Prvý a druhý vstup čítača druhaj bezpečnostnej me dzery súSpOjené s výstupom Čítača striedy a výstupom zdroja impulzov. Opať tak ako u čítača prvej bezpečnostnej medzery, aj tu je ešte s jeho třetím vstupem přepojená svorka žiadanej hodnoty druhej bezpečnostnej medzery. Výstup čítača druhej bezpečnostnej medzery je spolu s výstupom čítača striedy připojený na prvý a druhý vstup tretieho klopného obvodu, ktorého výstup je s druhým výstupom druhého klopného obvodu připojený na prvý a druhý vstup druhého súčinového obvodu; výstup zo súčinového obvodu je spojený se vstupom druhého výstupného obvodu, ktorého výstup js druhým výstupom z generátora impulzov. Na prvý a druhý vstup druhého klopného obvodu sú připojené výstupy z čítača striedy a čitača periody.The above-mentioned drawbacks are eliminated by the connection of a pulse generator according to the invention consisting of a pulse source, a conditioning circuit, a test circuit, an AC counter, a period counter, two safety gap counters, three flip-flops, two product circuits and two output circuits. that the AC setpoint terminal is connected to the input of the test circuit and the first input of the conditioning circuit. The output of the test circuit is connected to the second input of the conditioning circuit. The output of the conditioning circuit is connected together with the output of the period counter and the output of the pulse source to the first, second and third inputs of the AC counter. The first and second inputs of the first safety gap counter are connected to the output of the period counter and the output of the pulse source. In addition, however, the third input is connected to the setpoint terminal of the first safety gap. The output of the first safety gap counter together with the output of the period counter is connected to the second and first inputs of the first flip-flop, the output of which is fed to the first and second product circuits with the first output of the second flip-flop. The output of this circuit is connected to the input of the first output circuit, the output of which is the first output of the pulse generator. The first and the second input of the counter druhaj security Me Space bar to Jena S p is the output of the counter and the duty cycle output of the source pulse. Again, as with the counter of the first safety gap, the terminal of the setpoint of the second safety gap is also connected to its third input. The output of the second safety gap counter is connected together with the output of the alternating current counter to the first and second inputs of the third flip-flop, the output of which is connected to the first and second inputs of the second product circuit with the second output of the second flip-flop; the output of the product circuit is connected to the input of the second output circuit, the output of which is the second output of the pulse generator. The outputs from the AC counter and the period counter are connected to the first and second inputs of the second flip-flop circuit.

Výhodou tohto zapojenia je, že umožňuje dosiahnuť výstupný signál s minimálně 256 dekrementami na periodu o frekvenci! až do 200 kHz. Umožňuje tiež přesné opakovatelné nastavenie výstupného signálu a je kompaktibilné s mikropočítačovým regulačným obvodom.The advantage of this connection is that it allows to achieve an output signal with at least 256 decrements per period of frequency! up to 200 kHz. It also allows precise repeatable setting of the output signal and is compatible with a microcomputer control circuit.

Na pripojenom výkrese je na obrázku nakreslené blokové zapojenie číslicového generátora impulzov pře bipolárne riadenie štvorkvadrantových impulzových meničov so spínacou frekvenciou do 200 kHz, podía vynálezu.The accompanying drawing shows a block circuit of a digital pulse generator for bipolar control of four-quadrant pulse converters with a switching frequency of up to 200 kHz, according to the invention.

Svorka 38 žiadanej hodnoty striedy je přepojená s prvým vstupom 4 upravovacieho obvodu 6 a vstupom testovacieho obvodu 3, ktorého výstup je připojený na druhý vstup 5 upravovacieho obvodu £. Výstup z upravovacieho obvodu 6 je připojený na prvý vstup 7 čítača 10 striedy, na ktorého druhý vstup _9 je připojený výstup čítača 2 periody a třeThe AC setpoint terminal 38 is connected to the first input 4 of the control circuit 6 and the input of the test circuit 3, the output of which is connected to the second input 5 of the control circuit 6. The output of the conditioning circuit 6 is connected to the first input 7 of the alternator 10, to the second input 9 of which the output of the counter 2 of the period and the third

CS 272 492 Bl 2 tí vstup 8 js připojený výstup zo zdroja jL impulzov. Výstup z čitača 10 striedy je spojený s prvým vstupom 22 druhého klopného obvodu 24 a s druhým vstupom 20 trstieho klopného obvodu 21. Druhý vstup 13 čítača 14 prvej bezpečnostnej medzery je připojený na výstup zo zdroja j. impulzov. Prvý vstup 12 čítača 14 prvej bezpečnostnej medzery je spojený s výstupom čítača 2 periody. Třetí vstup 11 čítača 14 prvej bezpečnostnej medzery je přepojený so svorkou 39 žiadanej hodnoty prvej bezpečnostnej medzery. Výstup čítača 14 prvej bezpečnostnej medzery je připojený na druhý vstup 25 prvého klopného obvodu 27, na ktorého prvý vstup 26 je připojený výstupný signál z čítača 2 strisdy. Výstup z prvého klopného obvodu 27 je spolu $ prvým výstupom 35 druhého klopného obvodu 24 připojený na prvý vstup 28 a druhý vstup 29 prvého súčinového obvodu 30. Výstup z prvého súčinového obvodu 30 je spojený so vstupom prvého výstupného obvodu 33, ktorého výstup je prvým výstupom z generátora impulzov. Na prvý vstup 17 čítača 18 druhej bezpečnostnej medzery je připojený výstup z čitača 10 striedy. Na druhý vstup 16 čítača 18 druhej bezpečnostnej medzery je připojený výstup zo zdroja 1. impulzov. Svorka 40 žiadanej hodnoty druhej bezpečnostnej medzery je spojená s třetím vstupom 15 čítača 18 druhej bezpečnostnej medzery. Výstup z čítača druhej bezpečnostnej medzery spolu s výstupom čitača 10 striedy spojený s prvým a druhým vstupom 19, 20 tretieho klopného obvodu 21 , Výstup z tretieho klopného obvodu 21 a druhý výstup 36 druhého klopného obvodu 24 sú připojené prvý a druhý vstup 31 a 37 druhého súčinového obvodu 32,ktorého výstup je spojený so vstupom druhého výstupného obvodu 34. Výstup z tohto obvodu je zároveň druhým výstupom z generátora impulzov. Druhý vstup 23 druhého klopného obvodu 24 je spojený s výstupom čítača 10 striedy.CS 272 492 B1 2 th input 8 js connected output from the pulse source jL. The output of the alternating counter 10 is connected to the first input 22 of the second flip-flop circuit 24 and to the second input 20 of the reed flip-flop circuit 21. The second input 13 of the counter 14 of the first safety gap is connected to the output of the source j. impulses. The first input 12 of the counter 14 of the first safety gap is connected to the output of the counter 2 of the period. The third input 11 of the first safety gap counter 14 is connected to the first safety gap setpoint terminal 39. The output of the counter 14 of the first safety gap is connected to the second input 25 of the first flip-flop 27, to the first input 26 of which the output signal from the counter 2 of the output is connected. The output of the first flip-flop circuit 27 is connected together with the first output 35 of the second flip-flop circuit 24 to the first input 28 and the second input 29 of the first product circuit 30. The output of the first product circuit 30 is connected to the input of the first output circuit 33 whose output is the first output. from the pulse generator. An output from the shift counter 10 is connected to the first input 17 of the counter 18 of the second safety gap. The output from the pulse source 1 is connected to the second input 16 of the counter 18 of the second safety gap. The second safety gap setpoint terminal 40 is connected to the third input 15 of the second safety gap counter 18. The output of the second safety gap counter together with the output of the alternating counter 10 is connected to the first and second inputs 19, 20 of the third flip-flop 21, the output of the third flip-flop 21 and the second output 36 of the second flip-flop 24 are connected to the first and second inputs product circuit 32, the output of which is connected to the input of the second output circuit 34. The output of this circuit is also the second output of the pulse generator. The second input 23 of the second flip-flop 24 is connected to the output of the AC counter 10.

Signál žiadanej hodnoty striedy v binárnej forme připojený na svorku 38 žiadanej hodnoty striedy v binárnej forme, vstupuje prvým vstupom 4 do upravovacieho obvodu 6. Taktiež vstupuje do testovacieho obvodu 3. Keňže binárna forma vyjadrenia žiadanej hodnoty striedy može mať osem alebo viac bitov a može nadobúdať medzné stavy, to sú nuly na všetkých bitoehalebo jednotky na všetkých bitoch, ktoré navrhovaný generátor impulzov nemože spracovať, tak testovací obvod 3 vyhodnocuje tieto stavy. Testovací obvod 3 svojim výstupom cez druhý vstup 5 upravovacieho obvodu 6, v případe zistenia nedovolenej kombinácie, aktivizuje upravovači obvod 6, ktorý upraví najnižši váhový bit čislicovej formy žiadanej hodnoty striedy tak, že ho změní na doplňkový a tým nedojde k narušeniu činnosti generátora impulzov podlá vynálezu. Žiadaná hodnota strisdy z výstupu upravovacieho obvodu 6 je připojená na prvý vstup 7 čitača striedy 10. čítač 2 periody počítá impulzy prichádzajúce na jeho vstupy zo zdroja j. impulzov. Po dočítáni do koncovsj hodnoty a opatovnom začati čítania, pretože čítač 2 periody pracuje cyklicky, na jeho výstupe sa generuje impulz, ktorý je privádzaný na druhý vstup 9 čitača 10 striedy a ktorý sposobuje nastavenie čitača 10 striedy na hodnotu danú signálom na prvom vstupe 7. Na treti vstup 8 čitača 10 striedy prichádza signál zo zdroja j. impulzov, ktorý sposobuje, že čítač 10 strisdy čita z nastavenej hodnoty, pomocou signálov na prvom a druhem6vstupe 7 a 9 nadol. Po dočítaní do nuly generuje čítač 10 striedy na svojom výstupe impulz rovný jednému impulzu zdroja j. impulzov. Kečíže aj čítač 10 striedy po dočítaní do nuly pokračuje cyklicky v čítaní smerom nadol z najvyššej možnej hodnoty, ktorú skokom nadobúda, preto musíme zabezpečit rovnakú časová dížku cyklického čítania čitača 2 periody aj čítača 10 striedy. Musíme teda volit také zapojenie oboch spominaných čítačov, aby maximálna hodnota, ktorú možu pri cyklickom čítaní nadobudnút, vyjádřená pomocou logických núl a jsdnotiek na jednotlivých čítačích bitoch čítačov, bola úplné rovnaká. Ako bude 3alej uvádzané, tak aj čítač 14 prvej bezpečnostnej medzery a čítač 18 druhej bezpečnostnej medzery čitajú cyklicky a teda musia spínat uvedenú podmienku zapojenia tiež. Čítač 14 prvej bezpečnostnej medzery pracuje podobné ako čítač 10 striedy. Na prvý vstup 12 čitača 14 prvej bezpečnostnej medzery prichádza tiež výstupný impulz z čítača 2 periody, ktorý sposobí nastavenie čitača 14 prvej bezpečnostnej medzery na hodnotu žiadanej prvej bezpečnostnej medzery vyjadrenú v binárnej formě tiThe binary form setpoint signal connected to the binary setpoint set terminal 38 enters the control circuit 6 through the first input 4. It also enters the test circuit 3. If the binary AC setpoint expression may have eight or more bits and may acquire limit states, i.e. zeros on all bits or units on all bits, which the proposed pulse generator cannot process, so the test circuit 3 evaluates these states. By its output via the second input 5 of the adjustment circuit 6, in case of detecting an illegal combination, the test circuit 3 activates the adjustment circuit 6, which adjusts the lowest weight bit of the digital form of the AC setpoint so that it changes to additional and thus does not disturb the pulse generator. of the invention. The setpoint value of the output from the output of the conditioning circuit 6 is connected to the first input 7 of the AC counter 10. The period counter 2 counts the pulses coming to its inputs from the source j. impulses. After counting to the final value and restarting the reading, since the period counter 2 operates cyclically, a pulse is generated at its output, which is fed to the second input 9 of the alternating counter 10 and which causes the alternating counter 10 to be set to the value given by the signal at the first input 7. A signal from the source j arrives at the third input 8 of the AC counter 10. pulses, which causes the shift counter 10 to read from the set value, by means of signals on the first and second 6 inputs 7 and 9 downwards. After reading to zero, the AC counter 10 generates at its output a pulse equal to one pulse of the source j. impulses. As well as the counter 10 of the shift, after reading to zero, it continues to read down cyclically from the highest possible value, which it jumps, so we must ensure the same time length of the cyclic reading of the counter 2 of the period and the counter 10 of the shift. We must therefore choose the connection of both mentioned counters so that the maximum value that can be obtained during cyclic reading, expressed by logical zeros and units on the individual counter bits of the counters, is exactly the same. As will be described below, the counter 14 of the first safety gap and the counter 18 of the second safety gap read cyclically and must therefore switch said connection condition as well. The first safety gap counter 14 operates similarly to the shift counter 10. The first input 12 of the counter 14 of the first safety gap also receives an output pulse from the counter 2 of the period, which causes the counter 14 of the first safety gap to be set to the value of the desired first safety gap expressed in binary form ti

CS 272 492 Bl a privádzanú cez svorku 39 žiadanej hodnoty prve] bezpečnostně] medzery v binárně] formě na třetí vstup 11 čítača 14 prvá] bezpečnostně] medzery. Signál zo zdroja jL impulzov privádzaný na druhý vstup 13 čítača 14 prve] bezpečnostně] medzery sposabuje čitanie čítača 14 prve] bezpečnostně] medzery smerom nadol z nastavena] hodnoty. Pri dočítaní do nuly generuje čítač 14 prvej bezpečnostně] medzery na svojom výstupe impulz rovný jednému impulzu zo zdroja j. impulzov. Čitač 18 druhé] bezpečnostně] medzery pracuje rovnako ako Čítač 14 prvej bezpečnostně] medzery len nastavovací signál privádzaný na jeho prvý vstup 17 je výstupným signálom čítača 10 striedy. Žiadaná hodnota druhej bezpečnostně] medzery je privádzaná cez svorku 40 žiadanej hodnoty druhej bezpečnostně] medzery na třetí vstup 15 a signál zo zdroja JL impulzov na druhý vstup 16. Po dočítaní čítača 18 druhej bezpečnostně] medzery zo žiadanej hodnoty druhej bezpečnostně] medzery do nuly, sa opat na jeho výstupe generuje impulz rovný jednému impulzu Zo zdroja .1 íbpulzov. Na prvý vstup 26 prvého klopného obvodu 27 je přivedený výstupný impulz čítača 2 periody, ktorý překlopí výstup prvého klopného obvodu 27. Na druhý vstup 25 prvého klopného obvodu 27 je po dočítáni čítača 14 prvej bezpečnostně] medzery přivedený jeho výstupný impulz, ktorý překlopí výstup prvého klopného obvodu 27 do povodného stavu, aký mal před prichodom impulzu z výstupu čítača 2 periody. Tým sa na výstupe prvého klopného obvodu 27 generuje impulz časové] dížky o žiadanej hodnota prvej bezpečnostnej me dzepy. Druhý klopný obvod 24 pracuje tak isto ako prvý klopný obvod 27. Prvýkrát je preklápaný výstupným impulzem z čítača 2 periody privádzaný na druhý vstup 23. Preklopenie jeho výstupu do povodného stavu je sposobené přivedením výstupného impulzu z čítača 10 striedy na prvý vstup 22. Prvý výstup 35 z druhého klopného obvodu 24 generuje impulz o žiadanej hodnotě striedy. Druhý výstup 36 druhého klopného obvodu 24 generuje doplňkový impulz k impulzu na výstupe 35. Třetí klopný obvod 21 pracuje rovnako ako dva predchádzajúce. Prvýkrát je preklápaný výstupným impulzom z čitača 10 striedy privádzaným na druhý vstup 20 tretieho klopného obvodu 21, do p'ovodnej polohy je preklápaný výstupným impulzom z čitača 18 druhej bezpečnostnej medzery privádzaným na prvý vstup 19. Na výstupe tretieho klopného obvodu 21 sa preto generuje impulz o časovej dížke rovnej hodnotě druhej bezpečnostnej medzery. Na prvý vstup 28 súčinového obvodu 30 je připojený výstupný signál prvého klopného obvodu 27. Na druhý vstup 29 toho istého obvodu 30 je připojený výstupný signál z prvého výstupu 35 druhého klopného obvodu 24. Prvý súčinový obvod 30 robi súčin týchto dvoch vstupných signálov, čim na jeho výstupe dostaneme signál ako na prvom výstupe 35 druhého klopného obvodu 24, len na začiatku skrátený o časový interval žiadanej hodnoty prvaj bezpečnostnej medzery. Prvý výstupný obvod 33 tento signál upraví tak, aby bol prvý výstup z generátore impulzov skratuvzdorný. Druhý súčinový obvod 32 robí súčin výstupného signálu druhého klopného obvodu 24 snimaného z druhého výstupu 36 a připojeného na druhý vstup 37 druhého súčinového obvodu 32 a výstupného signálu tretieho klopného obvodu 21 připojeného na prvý vstup 31 druhého súčinového obvodu 32. Výstupný impulz z druhého súčinového obvodu 32 je rovný doplňku k výstupnému impulzu na prvom výstupe 35 druhého klopného obvodu 24 skrátenému na začiatku impulzu o dížku trvania žiadanej druhej hodnoty bezpečnostnej medzery. Výstupný signál druhého súčinového obvodu 32 sa v druhom výstupnom obvode 34 upraví tak, aby bol aj druhý výstup z generátora impulzov skratuvzdorný. Žiadané hodnoty striedy a bezpečnostných medzier sú vyjádřené v binárnej forme a sú vlastně kombinácie logických núl a jednotiek v binárnom kóde, ktoré v desiatkovej sústave určujú číslo, ktoré určuje, kolko impulzov zo zdroja impulzov musí příst na čitač, aby časová dížka počitania týchto impulzov bola rovnaká ako žiadaná hodnota dížky trvania striedy alebo jednotlivých bezpečnostných medzier. Výstupná frekvencia a počet dekrementov na periodu je daný frekvenciou zdroja impulzov, ktorá može byť premenlivá s maximálnou hodnotou, do ktorej čítajú vSetky čítače.CS 272 492 B1 and fed via the setpoint terminal 39 of the first safety gap in binary form to the third input 11 of the counter 14 of the first safety gap. The signal from the pulse source 11 fed to the second input 13 of the first safety gap counter 14 causes the counter 14 of the first safety gap to read downwards from the set value. When read to zero, the counter 14 of the first safety gap generates a pulse equal to one pulse from the source j at its output. impulses. The second safety gap counter 18 operates in the same way as the first safety gap counter 14, only the setting signal applied to its first input 17 is the output signal of the alternating counter 10. The second safety gap setpoint is fed through the second safety gap setpoint terminal 40 to the third input 15 and the signal from the pulse source JL to the second input 16. After reading the second safety gap counter 18 from the second safety gap setpoint to zero. the pulse is generated at its output equal to one pulse from the source of 1 pulses. An output pulse of a period counter 2 is applied to the first input 26 of the first flip-flop circuit 27, which flips the output of the first flip-flop circuit 27. Its output pulse is applied to the second input 25 of the first flip-flop circuit 27. flip-flop circuit 27 to the flooded state which it had before the arrival of the pulse from the output of the counter 2. This generates a time-length pulse by the desired value of the first safety gap at the output of the first flip-flop circuit 27. The second flip-flop circuit 24 operates in the same way as the first flip-flop circuit 27. It is first flipped by an output pulse from the period counter 2 to the second input 23. The flipping of its output to the flood state is caused by 35 generates a pulse of the AC setpoint from the second flip-flop 24. The second output 36 of the second flip-flop circuit 24 generates an additional pulse to the pulse at the output 35. The third flip-flop circuit 21 operates in the same way as the two previous ones. For the first time, it is flipped by an output pulse from the AC counter 10 applied to the second input 20 of the third flip-flop 21, to the original position it is flipped by an output pulse from the second safety gap counter 18 to the first input 19. of a time length equal to the value of the second safety gap. The output signal of the first flip-flop circuit 27 is connected to the first input 28 of the product circuit 30. The output signal from the first output 35 of the second flip-flop circuit 24 is connected to the second input 29 of the same circuit 30. The first product circuit 30 makes the product of these two input signals. at its output we get a signal as at the first output 35 of the second flip-flop 24, only at the beginning shortened by the time interval of the setpoint of the first safety gap. The first output circuit 33 adjusts this signal so that the first output from the pulse generator is short-circuit proof. The second product circuit 32 is the product of the output signal of the second flip-flop 24 sensed from the second output 36 and connected to the second input 37 of the second product circuit 32 and the output signal of the third flip-flop 21 connected to the first input 31 of the second product circuit 32. Output pulse from the second product circuit. 32 is equal to the output of the output pulse at the first output 35 of the second flip-flop 24 shortened at the beginning of the pulse by the duration of the desired second value of the safety gap. The output signal of the second product circuit 32 is adjusted in the second output circuit 34 so that the second output from the pulse generator is also short-circuit-proof. The setpoints of the AC and safety gaps are expressed in binary form and are actually combinations of logic zeros and units in binary code that specify a number in the decimal system that determines how many pulses from the pulse source must arrive at the counter to count these pulses. equal to the setpoint of the duration of the shift or of the individual safety gaps. The output frequency and the number of decrements per period is given by the frequency of the pulse source, which can be variable with the maximum value to which all counters read.

Zapojenie generátora impulzov podlá vynálezu sa dá využit hlavně pre bipolárne riadenie štvorkvadrantových impulzových meničov.The connection of the pulse generator according to the invention can be used mainly for bipolar control of four-quadrant pulse converters.

Claims (1)

Zapojenie číslicového generátora impulzov pre bipolárne riadenie štvorkvadrantových impulzových meničov so spinacou frekvenciou do 200 kHz pozostávajúce zo zdroja impulzov, upravovacieho obvodu, testovacieho obvodu, čítača striedy, čítača periody, dvoch čítačov bezpečnostných medzier, troch klopných obvodov, dvoch súčinových obvodov a dvoch výstupných obvodov, vyznačujúce sa tým, že svorka (38) žiadanej hodnoty striedy je přepojená s prvým vstupom (4) upravovacieho obvodu (6) a vstupem testovacieho obvodu (3), ktorého výstup je připojený na druhý vstup (5) upravovacieho obvodu (6), ktorého výstup je připojený na prvý vstup (7) čítača (10) striedy, na ktorého druhý vstup (9) je připojený výstup z čítača (2) periody, ktorý má vstup spojený s výstupom zdroja (1) impulzov, ktorý je taktlež připojený na treti vstup (8) čítača (10) striedy, ktorého výstup je připojený na prvý vstup (17) čítača (18) druhej bezpečnostnej medzery, ktorý má třetí vstup (15) přepojený so svorkou (40) žiadanej hodnoty druhej bezpečnostnej medzery a na ktorého druhý vstup (16) je připojený výstup zo zdroja (1) impulzov, ktorého výstup je taktiež připojený na druhý vstup (13) čítača (14) prvej bezpečnostnej medzery, ktorého třetí vstup (11) je přepojený so svorkou (39) žiadanej hodnoty prvej bezpečnostnej medzery a ktorého prvý vstup (12) je přepojený s výstupom čítača (2) periody, ktorý je taktiež přepojený s prvým vstupom (26) prvého klopného obvodu (27), ktorého druhý vstup (25) je připojený na výstup čítača (14) prvsj bezpečnostnej medzery, ktorého vstup (12) je přepojený s druhým vstupom (23) druhého klopného obvodu (24), na ktorého prvý vstup (22) je připojený výstup z čitača (10) striedy, ktorého výstup je taktiež připojený na druhý vstup (20) tretieho klopného obvodu (21), ktorého prvý vstup (19) je spojený s výstupom Čitača (18) druhej bezpečnostnej medzery a že výstup z tretieho klopného obvodu (21) je spojený s prvým vstupom (31) druhého súčinového obvodu (32), ktorého druhý vstup (37) je spojený s druhým výstupom (36) druhého klopného obvodu (24), ktorého prvý výstup (35) je spojený s druhým vstupom (29) prvého súčinového obvodu (30), ktorého prvý vstup (28) je spojený s výstupom prvého klopného obvodu (27), a že výstup prvého súčinového obvodu (30) je spojený s prvým výstupným obvodom (33), ktorého výstup je prvým výstupom generátora impulzov a výstup z druhého súčinového obvodu (32) je spojený so vstupom druhého výstupného obvodu (34), výstup ktorého je druhým výstupom generátora impulzov.Connection of digital pulse generator for bipolar control of four-quadrant pulse converters with switching frequency up to 200 kHz consisting of pulse source, conditioning circuit, test circuit, AC counter, period counter, two safety gap counters, three flip-flops, two product circuits and two output circuits characterized in that the AC setpoint terminal (38) is connected to the first input (4) of the control circuit (6) and the input of the test circuit (3), the output of which is connected to the second input (5) of the control circuit (6), the output is connected to the first input (7) of the AC counter (10), to the second input (9) of which the output of the period counter (2) is connected, which has an input connected to the output of the pulse source (1) which is also connected to the third input (8) of the alternator counter (10), the output of which is connected to the first input (17) of the counter (18) of the second safety gap, which has a third input (15) connected to the setpoint terminal (40) the second input (16) is connected to an output from a pulse source (1), the output of which is also connected to the second input (13) of the counter (14) of the first safety gap, the third input (11) of which is connected to a setpoint terminal (39) of the first safety gap and whose first input (12) is connected to the output of the period counter (2), which is also connected to the first input (26) of the first flip-flop (27), the second input (25) of which is connected to the output of the counter (14) of the first safety gap, the input (12) of which is connected to the second input (23) of the second flip-flop (24), to the first input (22) of which the output of the alternating counter (10) is connected is also connected to the second input (20) of the third flip-flop (21), the first input (19) of which is connected to the output of the second safety gap counter (18) and that the output of the third flip-flop (21) is connected to the first input (31). ) of a second product circuit (32), the second input (37) of which is connected to the second output (36) of the second flip-flop (24), the first output (35) of which is connected to the second input (29) of the first product circuit (30), the first input (28) of which is connected to the output of the first flip-flop ( 27), and that the output of the first product circuit (30) is connected to a first output circuit (33), the output of which is the first output of the pulse generator and the output of the second product circuit (32) is connected to the input of the second output circuit (34). which is the second output of the pulse generator.
CS884142A 1988-06-15 1988-06-15 Connection of digital pulse generator CS272492B1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CS884142A CS272492B1 (en) 1988-06-15 1988-06-15 Connection of digital pulse generator

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CS884142A CS272492B1 (en) 1988-06-15 1988-06-15 Connection of digital pulse generator

Publications (2)

Publication Number Publication Date
CS414288A1 CS414288A1 (en) 1990-05-14
CS272492B1 true CS272492B1 (en) 1991-01-15

Family

ID=5383497

Family Applications (1)

Application Number Title Priority Date Filing Date
CS884142A CS272492B1 (en) 1988-06-15 1988-06-15 Connection of digital pulse generator

Country Status (1)

Country Link
CS (1) CS272492B1 (en)

Also Published As

Publication number Publication date
CS414288A1 (en) 1990-05-14

Similar Documents

Publication Publication Date Title
US4657406A (en) Timing generating device
KR890017866A (en) Filter circuit
CS272492B1 (en) Connection of digital pulse generator
JPH02124637A (en) Synchronization detection circuit
US3882404A (en) Timing device with pulse splitting feedback
JP2695037B2 (en) Error pulse stretching circuit
SU1370604A1 (en) Digital phase meter
SU1495724A2 (en) Pulse edge duration meter
RU2022455C1 (en) Time-slot train and intertrain space shaper
JP2810713B2 (en) Timing generator
JP2658126B2 (en) Input frequency generator
SU1580545A1 (en) Device for revealing loss of pulses
JPH06284560A (en) System anomaly detection method
SU1649468A1 (en) Device to measure resistance
SU864538A1 (en) Device for tolerance checking
SU1422189A1 (en) Pulse edge duration meter
SU1363430A1 (en) Digital frequency discriminator
SU1571753A1 (en) Pulse repetition period-voltage converter
JP2774588B2 (en) Electronic watt-hour meter
KR930000149Y1 (en) Motor speed measurement circuit
SU1629943A1 (en) Device for checking synchronizer lead time
SU842695A1 (en) Digital time interval meter
SU1737721A1 (en) Device for pulse-phase automatic-frequency control
SU1255985A1 (en) Versions of device for measuring time intervals
SU1356240A2 (en) Device for checking authenticity of information transmission by quasiternary code