CS266893B1 - Modul programově řízených víceúrovňových přenosů - Google Patents
Modul programově řízených víceúrovňových přenosů Download PDFInfo
- Publication number
- CS266893B1 CS266893B1 CS881906A CS190688A CS266893B1 CS 266893 B1 CS266893 B1 CS 266893B1 CS 881906 A CS881906 A CS 881906A CS 190688 A CS190688 A CS 190688A CS 266893 B1 CS266893 B1 CS 266893B1
- Authority
- CS
- Czechoslovakia
- Prior art keywords
- logic
- transmission
- bit
- input
- output
- Prior art date
Links
Landscapes
- Communication Control (AREA)
Abstract
Řešení se týká zejména modulu pro obousměrnou komunikaci dat mezi řídícím systémem, nadřazeným počítačem systému při řízení technologických procesů a pracovních strojů v reálném čase, čehož se dosáhlo vhodným zapojením logiky galvanického rozhraní nadřazeného počítače, logiky terminálového přenosu, logiky dálnopisného přenosu, logiky výběru přenosu, logiky řízení přenosu a logiky výpadku napájecích víceúrovňových napětí. Dále modul sestává z logiky přenosu řídícího počítače, obvodů víceúrovňového napájení. Obousměrný přenos dat lze libovolně volit na základě požadavků řízeného technologického procesu.
Description
Vynález se týká modulu programově řízených víceúrovňových přenosů pro komunikaci dat mezi uživaldem a řídícím systémem.
Dosud známá zapojení používají pro obousměrnou komunikaci dal mezi uživalelcm a ří divím systémem různě funkčně zapojené moduly, které již nevyhovují z hlediska montážního prostoru, způsobu volby přenosu a zejména spolehlivosti, která jc při řízení technologických procesů v reálném čase nutným předpokladem.
Uvedené nevýhody odstraňuje modul programově řízených víceúrovňových přenosů podle vynálezu, jehož podstata spočívá v tom, že první vícebitový vstup-výstup logiky výběru přenosu je připojen přes logiku galvanického rozhraní nadřazeného počítače na vícebitový vstup-výstup nadřazeného počítačového systému. Druhý vícebitový vstup-výstup logiky výběru přenosu je připojen přes logiku galvanického rozhraní terminálového přenosu na vícebitový vstup-výstup terminálu uživatele a třetí vícebitový vstup-výstup logiky výběru přenosu je připojen přes logiku galvanického rozhraní dálnopisného přenosu na vícebitový vstup-výstup dálnopisu uživatele. Čtvrtý vícebitový vstup-výstup logiky výběru přenosu je připojen přes první a druhý vícebitový vstup-výstup logiky řízení přenosu na druhý vícebitový vstupvýstup logiky přenosu řídícího počítače. První vícebitový vstup-výstup logiky přenosu řídícího počítače je připojen přes první a druhý vícebitový vstup-výstup řídícího počítače na vícebitový vstup-výstup řízeného technologického procesu. Vícebitový výstup obvodů víceúrovňového napájení je připojen přes logiku výpadku napájecích napětí na první jednobitový vstup logiky přenosu řídícího počítače. První výstup obvodů víceúrovňového napájení je připojen jednak na první vstup logiky výběru přenosu, jednak na vstup logiky řízení přenosu a jednak na druhý vstup logiky přenosu řídícího počítače jednobitový výstup logiky řízení přenosu je připojen na druhý vstup logiky výběru přenosu. Druhý výstup obvodů víceúrovňového napájení je připojen jednak na vstup logiky galvanického rozhraní dálnopisného přenosu, jednak na vstup logiky galvanického rozhraní terminálového přenosu a jednak na vstup logiky galvanického rozhraní nadřazeného počítače.
Modul programově řízených víceúrovňových přenosů podle vynálezu, odstraňuje dosavadní nevýhody současných systémů. Největší výhodou jsou jeho funkční možnosti. Velká obousměrná komunikační rychlost, využitím obvodů velké integrace, malý montážní prostor. Další výhodou je spolehlivost a možnost libovolné předvolby přenosu na základě požadavku řízeného technologického procesu.
Příklad praktického provedení modulu programově řízených víceúrovňových přenosů je znázorněn blokovým schématem na přiloženém obrázku.
Modul programově řízených víceúrovňových přenosů sestává z logiky 4 výběru přeno
CS 266 893 B1 su, jejíž první vícebitový vstup-výstup 4.1 je připojen přes logiku 1 galvanického rozhraní nadřazeného počítače na vícebitový vstup-výstup nadřazeného počítačového systému 13. Druhý vícebitový vstup-výstup 4.2 logiky 4 výběru přenosu je připojen přes logiku 2 galvanického rozhraní terminálového přenosu na vícebitový vstup-výstup terminálu 12 uživatele a třetí vícebitový vstup-výstup 4.3 logiky 4 výběru přenosu je připojen přes logiky 3 galvanického rozhraní dálnopisného přenosu na vícebitový vstup-výstup dálnopisu 11 uživatele. Čtvrtý vícebitový vstup-výstup 4.4 logiky 4 výběru přenosu je připojen přes druhý a první vícebitový vstup-výstup 5.2, 5.1 logiky 5 řízení přenosu na druhý vícebitový vstup-výstup 6.2 logiky 6 přenosu řídícího počítače 14, přičemž první vícebitový vstup-výstup 6.1 logiky 6 přenosu řídícího počítače 14 je připojen přes první a druhý vícebitový vstup-výstup řídícího počítače 14 na vícebitový vstup-výstup řízeného technologického procesu 15. Vícebitový výstup 8.3 obvodů 8 víceúrovňového napájení je připojen přes vícebitový vstup a jednobitový výstup logiky 7 výpadku napájecích napětí na první jednobitový vstup 6.3 logiky 6 přenosu řídícího počítače. První výstup 8.1 obvodů 8 víceúrovňového napájení je připojen jednak na první vstup 4.5 logiky 4 výběru přenosu, jednak na vstup 5.3 logiky 5 řízení přenosu a jednak na druhý vstup 6.4 logiky 6 přenosu řídícího počítače. Jednobitový výstup 5.4 logiky 5 řízení přenosu je připojen na druhý vstup 4.6 logiky 4 výběru přenosu. Druhý výstup 8.2 obvodů 8 víceúrovňového napájení je připojen jednak na vstup 3.1 logiky 3 galvanického rozhraní dálnopisného přenosu, jednak na vstup 2.1 logiky 2 galvanického rozhraní terminálového přenosu a jednak na vstup 1.1 logiky 1 galvanického rozhraní nadřazeného počítače.
Modul podle vynálezu pracuje tak, že obousměrná komunikace dat mezi řízeným technologickým procesem 15, řídícím počítačem 14 a logikou 6 přenosu řídícího počítače závisí na volbě logiky 5 řízení přenosu. Z logiky 5 řízení přenosu se data obousměrně přenáší na základě algoritmu řízení buď do nadřazeného počítačového systému 13 přes logiku 1 galvanického rozhraní nadřazeného počítače a logiku 4 výběru přenosu, nebo do terminálu 12 uživatele přes logiku 2 galvanického rozhraní terminálového přenosu a logiku 4 výběru přenosu, nebo do dálnopisu 11 uživatele přes logiku 3 galvanického rozhraní dálnopisného přenosu a logiku 4 výběru přenosu. Výpadek napájecí úrovně u obvodů 8 víceúrovňového napájení je automaticky indikován na čelním panelu modulu programově řízených víceúrovňových přenosů pomocí logiky 6 přenosu řídícího počítače a logiky 7 výpadku napájecích napětí.
Modul programově řízených víceúrovňových přenosů lze použít všude tam, kde dochází k obousměrnému přenosu dat mezi řídícím mikropočítačovým systémem a uživatelem při řízení technologických procesů a pracovních strojů.
Claims (1)
- PŘEDMĚT VYNÁLEZUModul programově řízených víceúrovňových přenosů sestávající z logiky galvanického i<>/.liiani nadřa/cnélni počítače, logiky galva nického rozhraní terminálového přenosu, logiky galvanického rozhraní dálnopisného přenosu, logiky výběru přenosu, logiky řízení přenosu, logiky přenosu řídícího počítače, logiky výpadku napájecích napětí a obvodů víceúrovňového napájení, vyznačený tím, že první vícebitový vstup-výstup (4.1) logiky (4) výběru přenosu je připojen přes logiku (I) galvanického rozhraní nadřazeného počítače na vícebitový vstup-výstup nadřazeného počítačového systému (13), přičemž druhý vícebitový vstup-výstup (4.2) logiky (4) výběru přenosu je připojen přes logiku (2) galvanického rozhraní terminálového přenosu na vícebitový vstup-výstup terminálu (12) uživatele a třetí vícebitový vstup-výstup (4.3) logiky (4) výběru přenosu je připojen přes logiku (3) galvanického rozhraní dálnopisného přenosu na vícebitový vstup-výstup dálnopisu (11) uživatele, zatímco čtvrtý vícebitový vstup-výstup (4.4) logiky (4) výběru přenosu je připojen přes druhý vícebitový vstup-výstup (5.2) a první vícebitový vstup-výstup (5.1) logiky (5) řízení přenosu na druhý vícebitový vstup výstup (6.2) logiky (6) přenosu řídícího počítače (14) a první vícebitový vstup-výstup (6.1) logiky ((>) přenosu řídícího počítače je připojen přes první a druhý vícebitový vstup-výstup řídícího počítače (14) na vícebitový vstup-výstup řízeného technologického procesu (15) a vícebitový výstup (8.3) obvodů (8) víceúrovňového napájení je připojen přes vícebitový vstup a jednobitový výstup logiky (7) výpadků napájecích napětí na první jednobitový vstup (6.3) logiky (6) přenosu řídícího počítače, přičemž první výstup (8.1) obvodů (8) víceúrovňového napájení je připojen jednak na první vstup (4.5) logiky (4) výběru přenosu, jednak na vstup (5.3) logiky (5) řízení přenosu a jednak na druhý vstup (6.4) logiky (6) přenosu řídícího počítače, zatímco jednobitový výstup (5.4) logiky (5) řízení přenosu je připojen na druhý vstup (4.6) logiky (4) výběru přenosu, přičemž druhý výstup (8.2) obvodů (8) víceúrovňového napájení je připojen jednak na vstup (3.1) logiky (3) galvanického rozhraní dálnopisného přenosu, jednak na vstup (2.1) logiky (2) galvanického rozhraní terminálového přenosu a jednak na vstup (1.1) logiky (1) galvanického rozhraní nadřazeného počítače.
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| CS881906A CS266893B1 (cs) | 1988-03-24 | 1988-03-24 | Modul programově řízených víceúrovňových přenosů |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| CS881906A CS266893B1 (cs) | 1988-03-24 | 1988-03-24 | Modul programově řízených víceúrovňových přenosů |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| CS190688A1 CS190688A1 (en) | 1989-05-12 |
| CS266893B1 true CS266893B1 (cs) | 1990-01-12 |
Family
ID=5354588
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| CS881906A CS266893B1 (cs) | 1988-03-24 | 1988-03-24 | Modul programově řízených víceúrovňových přenosů |
Country Status (1)
| Country | Link |
|---|---|
| CS (1) | CS266893B1 (cs) |
-
1988
- 1988-03-24 CS CS881906A patent/CS266893B1/cs unknown
Also Published As
| Publication number | Publication date |
|---|---|
| CS190688A1 (en) | 1989-05-12 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| US6151650A (en) | Central processing unit of a modular programmable controller | |
| US5115235A (en) | Flexible module interconnect system | |
| US5479618A (en) | I/O module with reduced isolation circuitry | |
| CH646562A5 (de) | Nachrichtenvermittlungsanlage mit einem vermittlungsnetzwerk. | |
| JPS60186919A (ja) | オ−トノ−マスタイマ回路 | |
| CA1203876A (en) | Peripheral control for a digital telephone system | |
| CA1080318A (en) | Communication bus coupler | |
| CS266893B1 (cs) | Modul programově řízených víceúrovňových přenosů | |
| KR830008575A (ko) | 모듀울 전송통신 시스템 제어를 위한 방법 및 장치 | |
| US5086505A (en) | Selective individual reset apparatus and method | |
| JPS56146342A (en) | Transmission controlling system | |
| MXPA94005782A (es) | Sistema de control de alimentacion hacia adelante,metodo y modulo de control. | |
| EP0342021A3 (en) | System for restructuring input/output control system | |
| US4677437A (en) | Input signal switching matrix for an elevator | |
| US6964045B1 (en) | Multiple program storage within a programmable logic controller system | |
| DK0419920T3 (da) | Forbindelsesindretning til et centralstyret telekommunikationsomstillingsanlæg, i særdeleshed PCM-telefonomstillingsanlæg, med en central koordinationsprocessor og decentrale tilslutningsgrupper med delstyreanlæg | |
| KR900002365B1 (ko) | 프로그래머블 콘트롤러의 디지탈 입/출력 제어모듈장치 | |
| KR940004633Y1 (ko) | 직렬통신을 사용한 피엘씨의 입출력 카드 | |
| CH683806A5 (de) | Digitale Schnittstellenschaltung für den seriellen Datenaustausch mit programmierbarer Geräteadresse. | |
| CN1120199A (zh) | 数字模拟混合总线的工业控制微型计算机 | |
| KR910008253Y1 (ko) | 프로그램어블 로직 콘트롤러의 입출력장치 | |
| JPS6426262A (en) | 16 bit microprocessor system | |
| KR920005093Y1 (ko) | 프로그래머블 콘트롤러의 입출력 카드 임의 지정 및 그의 확인장치 | |
| EP0050116B1 (en) | Microprocessor system | |
| JPS5762414A (en) | Programmable controller |