CS264728B1 - Zapojenie pra prepojenie obvodov TTL so zariadeniami so zápornými logickými úrovniami - Google Patents
Zapojenie pra prepojenie obvodov TTL so zariadeniami so zápornými logickými úrovniami Download PDFInfo
- Publication number
- CS264728B1 CS264728B1 CS874964A CS496487A CS264728B1 CS 264728 B1 CS264728 B1 CS 264728B1 CS 874964 A CS874964 A CS 874964A CS 496487 A CS496487 A CS 496487A CS 264728 B1 CS264728 B1 CS 264728B1
- Authority
- CS
- Czechoslovakia
- Prior art keywords
- ttl
- input
- circuit
- logic
- power supply
- Prior art date
Links
Landscapes
- Logic Circuits (AREA)
Description
264728 2
Vynález sa týká zapojenia pre prepojenie obvodov TTL so zariadeniami so zápornými logic-kými úrovniami, ktoré pozostáva z meraného objektu a zariadenia s TTL logikou a napájecímzdrojom, medzi ktorými je zapojený převodník úrovně meraného. signálu, a v ktorom prvý výstupmeraného objektu je spojený s druhou napájacou zbernicou zariadenia s TTL logikou a napája-cieho zdroja, ktorého prvá napájacia zbernica je spojená s prvou napájacou zbernicou zaria-denia s TTL logikou. i
Doteraz známe zapojenia vstupných prevodníkov pre prepojenie obvodov TTL so zariadeniamiso zápornými logickými úrovniami sú riešené tak, že pozostávajú z obvodu TTL obyčajne zapoje-ného ako invertor a vstupného prevodníka úrovně. Převodník úrovně upravuje vstupné signályso zápornou logickou úrovňou na logické úrovně vhodné pre spracovanie invertorom TTL. U doteraz známých zapojení vstupných prevodníkov pre prepojenie obvodov TTL so zariade-niami so zápornými logickými úrovniami pozostáva převodník úrovně z viac ako dvoch prvkov,t. j. obsahuje viac ako 2 rezistory alebo 2 rezistory a dalšie prvky ako Zenerova dioda, spí-nacia dioda ap., alebo z viac ako 2 rezistorov a dalších prvkov okrem prvkov ochranného obvo-du, ktorý obvykle je realizovaný dvomi diodami zapojenými medzi signály vstup obvodu TTL aobidve napájacie zbernice. Obvod TTL sa využívá len ako samostatný převodník v zapojení akoinvertor, pričom výstupná kludová logická úroveň prevodníka je odvodená z napájacej zberniceobvodu TTL cez rezistor připojený na vstup obvodu TTL.
Nevýhodou doteraz známých zapojeni je nutnost napájacieho zdroja pre napájanie vstupnéhoprevodníka úrovně, z ktorého je odvodená vstupná kludová úroveň prevodníka. Kludová výstupnálogická úroveň vstupného prevodníka je L. Táto výstupná úroveň neumožňuje spájanie výstupovvstupných prevodníkov na spoločnú zbernicu a odoberá z napájacieho zdroja 2násobný příkon.Doteraz známe převodníky sa využívájú hlavně pre převod záporných napSťových úrovní. Převodsignálov z rezistorov alebo kontaktov zapojených oproti spoločnej napájacej zbernici umožňujelen za cenu podstatného zníženia vstupného odporu celého zapojenia. Nevýhodou je tiež použitýpočet prvkov prevodníka úrovně.
Uvedené nevýhody sú odstránené zapojením podlá vynálezu, ktorého podstata spočívá v tom,že převodník úrovně meraného signálu je tvořený aspoň jedným obvodom pozostávajúcim z prvejdiody a prvého rezistoru, ktorý je spojený prvým svojím vývodom s jedným z druhých výstupovmeraného objektu a druhým svojím vývodom jednak s logickým vstupom obvodu TTL, jednak s kato-dou prvej diody, ktorej anoda je spojená s druhým napájacím vstupom obvodu TTL a jednaks anodou druhej diody, ktorej katoda je spojená s prvým napájacím vstupom obvodu TTL, ktoréhovýstup je připojený k vstupu zariadenia s TTL logikou, pričom k prvému napájaciemu vstupuobvodu TTL je připojená prvá napájacia zbernica napájacieho zdroja a k druhému napájaciemuvstupu obvodu TTL je připojená druhá napájacia zbernica napájacieho zdroja.
Hlavné výhody zapojenia podlá vynálezu spočívajú v tom, že umožňuje s minimálnym počtomprvkov univerzálny převod vstupných záporných napSťových alebo odporových signálov bez změnyvstupného odporu prevodníka úrovně. Převodník úrovně je napájaný z meraného objektu z napá-jacieho napHtia, z ktorého sú odvodené vstupné záporné logické úrovně. Kludová výstupná úro-veň vstupného prevodníka je H. Táto má nižšie nároky na příkon napájacieho zdroja a umožňujepripojenie výstupov viacej prevodníkov na spoločnú zbernicu.
Minimalizácia prvkov prevodníka úrovně bola dosiahnutá využitím prvkov ochranného obvodupre účely úpravy vstupného signálu pre obvod TTL. Pripojenie prevodníka úrovně ku každémuvstupu viacvstupového obvodu TTL (dvojvstupové až n-vstupové hradlo, multiplexor, převodníkkódu, čítač ap.) umožňuje využíval jeho funkčně vlastnosti pre spracovanie informácii zozariadení, ktoré pracujú so signálmi so zápornými logickými úrovniami.
Na pripojenom obr. je schematicky znázorněný příklad zapojenia podlá vynálezu.
Prvý výstup i meraného objektu _1 je připojený k druhému napájaciemu vstupu 12 obvodu 2
Claims (2)
- 3 264728 TTL a k druhej napájacej zbernici 15 zariadenia 2 s TTL logikou, ktorá je spojená s druhou napájacou zbernicou 17 napájacieho zdroja 2· K meranému objektu 2 je připojený převodník úrovně meraného signálu, tvořený obvodom pozostávajúcim z prvého rezistoru 6, prvej diody ]_ a druhého rezistoru 18. Prvý vývod prvého rezistoru J5 je spojený jednak s druhým výstupom ji meraného objektu 2a jednak cez druhý rezistor 18 s třetím výstupom 19 meraného objektu 2· Druhý vývod prvéhorezistoru j6 je spojený jednak s logickým vstupom 10 obvodu 9 TTL, jednak s katodou prvejdiody 7 a jednak s anodou druhej diody j). Anoda prvej diody T_ je spojená s druhým napájecímvstupom 12 obvodu 9 TTL a katoda druhej diody 2 je spojená s prvým napájacím vstupom 11obvodu 9 TTL, ktorého výstup je připojený k vstupu 13 zariadenia 2 s TTL logikou. Prvá napá-jacia zbernica 14 zariadenia 2 s TTL logikou a prvá napájacia zbernica 16 napájacieho zdroja3,sú vzájomne spojené a sú připojené k prvému napájaciemu vstupu 11 obvodu 9 TTL. Činnost uvedeného zapojenia jetóra TTL so zariadením so zápornýmia jemu odpovedajúce výstupné úrovně popísaná pre najjednoduchší případ pre prepojenie inver-logickými úrovniami. Hodnoty vstupného záporného signáluTTL sú nasledovné. Záporný signál o nižšej úrovni ako je nastavená prvým rezistorom 6 a druhým rezistorom18 polarizuje prvú diodu 2 v priepustnom smere, logický vstup 10 obvodu 9. TTL je na úrovniL a jeho výstup je na úrovni H. Záporný signál připojený na druhý výstup 2 meraného objektu2 o vyššej úrovni ako je nastavená prvým rezistorom <> a druhým rezistorom 18 alebo signáls úrovňou OV pripája k logickému vstupu 10 obvodu 2 TTL vysokoohmový prvý rezistor 2» vstupobvodu 9 TTL je na úrovni H a jeho výstup je na úrovni L. Prvá dioda 2 spolu s druhou diodou 2 tvoria ochranu a zabezpečujú požadované vstupnénapStie logického vstupu 10 obvodu TTL. Pre viacvstupový obvod TTL je činnost prevodníkaúrovně rovnaká. Logické a kombinačně funkcie je možné vytvárať podlá funkčnej tabulky kon-krétné použitého obvodu TTL pričom úroveň nižšieho záporného signálu označíme L. Uvedené zapojenie pre prepojenie obvodov TTL so zariadeniami so zápornými logickýmiúrovniami sa mĎže využívat v oblasti telekomunikácií a spojových organizácií pre převod,spracovanie a vytváranie logických funkci! s výstupnou úrovňou TTL zo vstupných zápornýchlogických úrovní - 60V/0V, - 48V/0V, ktoré sa vyskytujú v elektromechanických ústredniach av iných odvetviach národného hospodářštva, v ktorých je potřebný převod signálov so záporný-mi logickými úrovniami s následným spracovaním zariadeniami realizovanými obvodmi TTL. PREDMET VYNÁLEZU1. Zapojenie pre prepojenie obvodov TTL so zariadeniami so zápornými logickými úrovniami,ktoré pozostáva z meraného objektu a zariadenia s TTL logikou s napájacím zdrojom, medziktorými je zapojený převodník úrovně meraného signálu, a v ktorom prvý výstup meraného objektuje spojený s druhou napájacou zbernicou zariadenia s TTL logikou s napájacieho zdroja, ktoréhoprvá napájacia zbernica je spojená s prvou napájacou zbernicou zariadenia s TTL logikou,vyznačené tým, že převodník úrovně meraného signálu je tvořený aspoň jedným obvodom pozostá-vajúcim z prvej diody (7) a prvého rezistoru (6), ktorý je spojený prvým svojím vývodoms jedným z druhých vstupov (5) meraného objektu (1) a druhým svojím vývodom jednak s logic-kým vstupom (10) obvodu (9) TTL, jednak s katodou prvej diody (7), ktorej anoda je spojenás druhým napájacím vstupom (12) obvodu (9) TTL a jednak s anodou druhej diody (8), ktorejkatoda je spojená s prvým napájacím vstupom (11) obvodu (9) TTL, ktorého výstup je připojenýk vstupu (13) zariadenia (2) s TTL logikou, pričom k prvému napájaciemu vstupu (11) obvodu(9) TTL, je připojená prvá napájacia zbernica (16) napájacieho zdroja (3) a k druhému napája-ciemu vstupu (12) obvodu (9) TTL je připojená druhá napájacia zbernica (17) napájaciehozdroja (3). 264728 4
- 2. Zapojenie podlá bodu 1, vyznačené tým, že k prvému vývodu prvého rezistoru (6) jejedným svojím vývodom připojený druhý rezistor (18), ktorého druhý vývod je připojený k tretiemu výstupu (19) meraného objektu (1). 1 výkres
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| CS874964A CS264728B1 (sk) | 1987-07-01 | 1987-07-01 | Zapojenie pra prepojenie obvodov TTL so zariadeniami so zápornými logickými úrovniami |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| CS874964A CS264728B1 (sk) | 1987-07-01 | 1987-07-01 | Zapojenie pra prepojenie obvodov TTL so zariadeniami so zápornými logickými úrovniami |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| CS496487A1 CS496487A1 (en) | 1988-11-15 |
| CS264728B1 true CS264728B1 (sk) | 1989-09-12 |
Family
ID=5393567
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| CS874964A CS264728B1 (sk) | 1987-07-01 | 1987-07-01 | Zapojenie pra prepojenie obvodov TTL so zariadeniami so zápornými logickými úrovniami |
Country Status (1)
| Country | Link |
|---|---|
| CS (1) | CS264728B1 (cs) |
-
1987
- 1987-07-01 CS CS874964A patent/CS264728B1/cs unknown
Also Published As
| Publication number | Publication date |
|---|---|
| CS496487A1 (en) | 1988-11-15 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| EP0358501A3 (en) | Programmable input/output circuit | |
| KR890013904A (ko) | 비트 직렬 장치 | |
| EP0335715A3 (en) | Input circuits | |
| KR960042413A (ko) | 데이터 처리 시스템 | |
| CS264728B1 (sk) | Zapojenie pra prepojenie obvodov TTL so zariadeniami so zápornými logickými úrovniami | |
| CS264729B1 (sk) | Zapojenie pre prepojenie obvodov CMOS so zariadeniami so zápornými logickými úrovniami | |
| KR910002977Y1 (ko) | 프린터의 포트 절환회로 | |
| SU1736320A1 (ru) | Трехстабильный счетный триггер | |
| DE3570936D1 (en) | Signalling circuit | |
| SU1695293A1 (ru) | Блок переноса сумматора | |
| SU1612940A1 (ru) | Трехстабильный счетный триггер | |
| CS254258B1 (cs) | Zapojení stykové funkce příjemce přejímky pro připojení k mikropočítači | |
| SU1058050A1 (ru) | Преобразователь бипол рного кода в однопол рный | |
| SU1175027A1 (ru) | Транзисторный ключ | |
| SU1510073A1 (ru) | Г-триггер | |
| SU1193799A1 (ru) | Логический элемент НЕ | |
| SU1182632A1 (ru) | Триггерное устройство | |
| KR950005706Y1 (ko) | 입,출력 변환기 | |
| SU1536509A1 (ru) | Преобразователь кодов | |
| SU1485393A1 (ru) | Устройство для переключения электрических цепей , | |
| JPS6476211A (en) | Digital logic integrated circuit | |
| SU1649658A1 (ru) | "Элемент выбора "большинства из трех" | |
| KR910005611B1 (ko) | 고집적 바이 씨 모스 논리회로 | |
| SU718921A1 (ru) | Многоканальное переключающее устройство | |
| SU1629982A1 (ru) | Электронный ключ |