CS262276B1 - Vazební obvod mezi mikropočítačem a signálním traktem - Google Patents
Vazební obvod mezi mikropočítačem a signálním traktem Download PDFInfo
- Publication number
- CS262276B1 CS262276B1 CS867997A CS799786A CS262276B1 CS 262276 B1 CS262276 B1 CS 262276B1 CS 867997 A CS867997 A CS 867997A CS 799786 A CS799786 A CS 799786A CS 262276 B1 CS262276 B1 CS 262276B1
- Authority
- CS
- Czechoslovakia
- Prior art keywords
- input
- microcomputer
- memory
- output
- bus
- Prior art date
Links
Landscapes
- Time-Division Multiplex Systems (AREA)
Abstract
Řešení se týká vazebního obvodu mezi mikropočítačem a signálním traktem přenosového systému s pulsně kódovou modulací - PCM. Vstupní data každé dvojice signalizačních kanálů přicházejí na první vstup první paměti, v pravidelných intervalech 125 4US. Porovnávací obvod porovnává nová data na výstupu první paměti se starými daty na výstupu druhé paměti. V případě neshody dat vyšle porovnávací obvod na výstupu signál zápisu, který způsobí přepis nových dat do druhé paměti a předá nová data na sběrnici mikropočítače. Na vysílací mikropočítač předává data ze sběrnice mikropočítače na první vstup třetí paměti, u nichž v daném okamžiku potřebuje provést změnu. Z výstupu třetí paměti jsou data čtena v pravidelných intervalech synchronně s přenosovým systémeme s PCM. Zapojení vyhledává a předává do mikropočítače a zpět pouze změny dat ze signalizačních kanálů. Tím snižuje rychlost toku informací a podstatně snižuje nároky na mikropočítač. Během jednoho multirámce převezme a předá data nejvýše jednoho signalizačního kanálu.
Description
Vynález se týká vazebního obvodu mezi mikropočítačem a signálním traktem přenosového systému s pulsně kódovou modulací - PCM.
V přenosovém systému s PCM s třicetidvěma kanály se signalizace přenáší jako sdružená v šestnáctém kanálu. Vytváří se signalizační trakt, který přenáší data dvou signalizačních kanálů každých 125^us. Časová prodleva mezi kanály této dvojice je přibližně 1 ^us. Jsou známy vazební obvody mezi signalizačním traktem a logickými obvody pro zpracováni signalizace. Tyto vazební obvody nelze použít pro zpracování signalizace mikropočítačem. Technické obtíže vznikají především proto, že rychlost toku informací v signalizačním traktu přesahuje možnosti dané operační rychlostí mikropočítačů.
Očelem vynálezu je vytvořit vhodné vazební obvody pro zpracování signalizace mikropočítači. Podle podstaty vynálezu se toto dosahuje tím, že na přijímací straně je signalizační trakt připojen na první vstup první paměti, na jejíž druhý vstup je připojen zdroj taktu zápisu a jejíž prvni výstup je připojen na první vstup druhé paměti. První výstup druhé paměti je připojen na první vstup porovnávacího obvodu, jehož druhý vstup je spojen s prvním výstupem první paměti a se sběrnicí mikropočítače, druhý výstup je připojen přímo na sběrnici mikropočítače a první výstup je připojen na první vstup blokovacího obvodu. Druhý vstup blokovacího obvodu je připojen na obvod pro vyhodnocení platnosti informace a výstup blokovacího obvodu je připojen na zápisový vstup první paměti a sběrnici mikropočítače. Obě paměti jsou připojeny na společnou adresovou sběrnici, která je připojena na sběrnici mikropočítače a na generátor přijímací adresy, na jehož vstup je připojen zdroj taktu zápisu. Na vysílací straně je sběrnice mikropočítače připojena na první vstup třetí paměti, jejíž výstup je připojen na signalizační trakt a jejíž adresová sběrnice je připojena na výstup přepínače.
První signálový vstup přepínače je připojen na sběrnici mikropočítače a druhý signálový vstup je připojen na generátor vysílací adresy, na jehož vstup je připojen zdroj taktu vysílání. Zápisový vstup třetí paměti je připojen na řídicí vstup přepínače a sběrnici mikropočítače.
Vazební obvody podle vynálezu umožňují zpracovat signalizaci mikropočítačem, což má výhody v univerzálnosti, snadné programovatelnosti, zmenšení rozměrů a snížení příkonu.
Příklad vynálezu je dále popsán pomocí výkresu. Na přijímací straně je signalizační trakt připojen na první vstup sp první paměti PÍ, na jejíž druhý vstup zl je připojen zdroj taktu zápisu a jejíž první výstup dl je připojen na první vstup druhé paměti P2. První výstup d2 druhé paměti P2 je připojen na první vstup porovnávacího obvodu DF, jehož druhý vstup je spojen s prvním výstupem dl první paměti PÍ a se sběrnicí sm mikropočítače. Druhý výstup porovnávacího obvodu DF je připojen přímo na sběrnici sm mikropočítače a první výstup je připojen na první vstup blokovacího obvodu BZ. Na druhý vstup mr blokovacího obvodu BZ je připojen obvod pro vyhodnoceni platnosti informace a na jeho výstup z2 je připojen zápisový vstup první paměti PÍ a sběrnice sm mikropočítače. První a druhá pamět PÍ a P2 jsou připojeny na společnou adresovou sběrnici ap, která je připojena na sběrnici sm mikropočítače a na generátor GAP přijímací adresy, na jehož vstup tp je připojen zdroj taktu zápisu. Na vysilači straně je sběrnice sm mikropočítače připojena na první vstup d3 třetí paměti P3, jejíž výstup sv je připojen na signalizační trakt a jejiž adresová sběrnice av je připojena na výstup přepínače PR. První signálový vstup přepínače PR je připojen na sběrnici sm mikropočítače a druhý signálový vstup je připojen na generátor GAV vysilači adresy, na jehož vstup tv je připojen zdroj taktu vysílání. Zápisový vstup z3 třetí paměti P3 je připojen na řídicí vstup přepínače PR a sběrnici sm mikropočítače.
Na přijímací i vysílací straně vazebních obvodů je signalizační trakt zakončen obvyklými sérioparalelními převodníky. Přijímací strana obsahuje obvod pro vyhledávání synchronizačního kritéria, multirámce, který umožňuje rozlišit platný signál od neplatného. Sběrnice mikropočítače je vybavena příslušnými stykovými obvody. Vstupní data každé dvojice signalizačních kanálů přicházejí na první vstup sp první paměti PÍ, do níž jsou zapisována na příslušné adresy, vyráběné generátorem GAP přijímací adresy, v pravidelných intervalech 125 ^us synchronně s přenosovým systémem s PCM. Porovnávací obvod PF ihned srovnává nová data na výstupu dl první paměti PÍ se starými daty na výstupu d2 druhé paměti P2, která tam byla zapsána v minulých cyklech. V případě shody dat činnost vazebních obvodů ustává až do příchodu další dvojice vstupních dat. V případě neshody dat vyšle porovnávací obvod PF na výstupu z2 signál zápisu, který způsobí přepis nových dat do druhé paměti P2 a současně předá nová data na sběrnici srn mikropočítače. Platnost dat je potvrzována signálem na druhém vstupu mr blokovacího obvodu BZ, který v případě poruchy zabrání zápisu a předávání neplatných dat. Porovnávací obvod PF také určuje, v kterém z dvojice signalizačních kanálů nastala neshoda a v tomto smyslu doplní údaj v adresové sběrnici ap.
Na vysílací straně, tj. ve směru do signalizačního traktu, mikropočítač předává prostřednictvím adresové sběrnice av a impulsu na zápisovém vstupu z3 třetí paměti P3 data ze sběrnice srn mikropočítače na první vstup d3 třetí paměti P3, avšak pouze těch, u nichž v daném okamžiku potřebuje provést změnu. Ostatní data zůstávají ve třetí paměti P3 z minulých zápisů beze změny. Z výstupu sv třetí paměti P3 jsou data čtena v pravidelných intervalech synchronně s přenosovým systémem s PCM tak, že adresová sběrnice av je přepínačem PR přepnuta na cyklicky vysílající generátor GAV vysílací adresy.
Zapojení podle vynálezu vyhledává a předává do mikropočítače a zpět pouze změny dat ze signalizačních kanálů. Tím snižuje rychlost toku informací nejméně třicetkrát. Během jednoho multirámce převezme a předá data nejvýše jednoho signalizačního kanálu. Tato rychlost postačuje předpokládané maximální hustotě provozu a podstatně snižuje nároky na mikropočítač.
Claims (1)
- Vazební obvod mezi signalizačním traktem a mikropočítačem v přenosových systémech s pulsně kódovou modulací - PCM, vyznačený tim, že na přijímací straně je signalizační trakt připojen na první vstup (sp) první paměti (Pl), na jejíž druhý vstup (zl) je připojen zdroj taktu zápisu a jejíž první výstup (dl) je připojen na první vstup druhé paměti (P2), jejíž první výstup (d2) je připojen na první vstup porovnávacího obvodu (DF), jehož druhý vstup je spojen s prvním výstupem (dl) první paměti (Pl) a se sběrnicí (srn) mikropočítače, druhý výstup je připojen přímo na sběrnici (sm) mikropočítače a první výstup je připojen na první vstup blokovacího obvodu (BZ), na jehož druhý vstup (mr) je připojen obvod pro vyhodnocení platnosti informace a jehož výstup (z2) je připojen na zápisový vstup první paměti (Pl) a sběrnici (sm) mikropočítače, přičemž první a druhá pamět (Pl, P2) jsou připojeny na společnou adresovou sběrnici (ap), která je připojena na sběrnici (sm) mikropočítače a na generátor (GAP) přijímací adresy, na jehož vstup (tp) je připojen zdroj taktu zápisu, zatímco na vysílací straně je připojena sběrnice (sm) mikropočítače na první vstup (d3) třetí paměti (P3) , jejíž výstup (sv) je připojen na signalizační trakt a jejíž adresová sběrnice (av) je připojena na výstup přepínače (PR), jehož první signálový vstup je připojen na sběrnici (sm) mikropočítače a druhý signálový vstup je připojen na generátor (GAV) vysílací adresy, na jehož vstup je připojen zdroj taktů vysílání, přičemž zápisový vstup (z3) třetí paměti (P3) je připojen na řídicí vstup přepínače (PR) a sběrnici (sm) mikropočítače.
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| CS867997A CS262276B1 (cs) | 1986-11-05 | 1986-11-05 | Vazební obvod mezi mikropočítačem a signálním traktem |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| CS867997A CS262276B1 (cs) | 1986-11-05 | 1986-11-05 | Vazební obvod mezi mikropočítačem a signálním traktem |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| CS799786A1 CS799786A1 (en) | 1988-08-16 |
| CS262276B1 true CS262276B1 (cs) | 1989-03-14 |
Family
ID=5430008
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| CS867997A CS262276B1 (cs) | 1986-11-05 | 1986-11-05 | Vazební obvod mezi mikropočítačem a signálním traktem |
Country Status (1)
| Country | Link |
|---|---|
| CS (1) | CS262276B1 (cs) |
-
1986
- 1986-11-05 CS CS867997A patent/CS262276B1/cs unknown
Also Published As
| Publication number | Publication date |
|---|---|
| CS799786A1 (en) | 1988-08-16 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| US4301532A (en) | Arrangement for transmitting digital data signals | |
| GB1361353A (en) | Data transmission system | |
| US4097695A (en) | Asynchronous addressable multiplex system | |
| EP0392565A3 (en) | System bus control system | |
| KR850008074A (ko) | 시분할 다중 시스템의 버스장치 | |
| CS262276B1 (cs) | Vazební obvod mezi mikropočítačem a signálním traktem | |
| US4500992A (en) | Synchronizing arrangement | |
| EP0319663A3 (en) | Bidirectional control signalling bus interface apparatus for transmitting signals between two bus system | |
| US3985963A (en) | Device for ensuring in an intermediate station the transfer and the branch connection of at least one multiplexed numerical data channel | |
| GB1212340A (en) | Transmission system comprising a transmitter and a receiver for the transmission of information in a prescribed frequency band | |
| US5319637A (en) | Synchronous control method in plurality of channel units and circuit using said method | |
| US4532627A (en) | Time multiplex controlled data system | |
| KR970028966A (ko) | 향상된 타이머 성능을 가진 집적 회로 입력/출력 프로세서 | |
| IE842334L (en) | Data and signalling time slot transfer | |
| US4726015A (en) | Digital signal channel distributor | |
| SU1509916A1 (ru) | Устройство дл сопр жени абонента с ЭВМ | |
| EP0736987B1 (en) | An electrical data transmission system | |
| SU1118999A1 (ru) | Устройство дл сопр жени информационно-вычислительной системы с мультиплексным последовательным каналом | |
| SU1608724A1 (ru) | Устройство дл обмена дискретной информацией | |
| SU1062884A1 (ru) | Устройство дл передачи и приема цифровой информации | |
| SU1405065A1 (ru) | Устройство дл сопр жени двух магистралей | |
| SU1591058A1 (ru) | Устройство для передачи и приема дискретной информации на транспортном средстве | |
| SU903935A1 (ru) | Устройство дл передачи и приема информации | |
| SU1118998A1 (ru) | Устройство дл сопр жени с линией св зи | |
| SU1401469A1 (ru) | Устройство дл сопр жени ЭВМ с объектами управлени |