CS259489B1 - Zapojení pro rozšíření operační pamětí mikropočítače postaveného na bázi osmibitového mikroprocesoru - Google Patents

Zapojení pro rozšíření operační pamětí mikropočítače postaveného na bázi osmibitového mikroprocesoru Download PDF

Info

Publication number
CS259489B1
CS259489B1 CS865086A CS508686A CS259489B1 CS 259489 B1 CS259489 B1 CS 259489B1 CS 865086 A CS865086 A CS 865086A CS 508686 A CS508686 A CS 508686A CS 259489 B1 CS259489 B1 CS 259489B1
Authority
CS
Czechoslovakia
Prior art keywords
output
input
microcomputer
memory
data
Prior art date
Application number
CS865086A
Other languages
English (en)
Other versions
CS508686A1 (en
Inventor
Jiri Stella
Original Assignee
Jiri Stella
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Jiri Stella filed Critical Jiri Stella
Priority to CS865086A priority Critical patent/CS259489B1/cs
Publication of CS508686A1 publication Critical patent/CS508686A1/cs
Publication of CS259489B1 publication Critical patent/CS259489B1/cs

Links

Landscapes

  • Executing Machine-Instructions (AREA)

Abstract

Zapojení se týká oboru operační paměti mikropočítačů především postavených na bázi osmibitového mikroprocesoru a řeší problém zápisu dat a jejich přímé dostupnosti v rozšířené paměti. Základní zapojení rozšířené o registr segmentu programu může pracovat i s programem přesahujícím základní rozsah paměti a po dalším doplnění zapojení sklípkovou pamětí segmentu programu je možno v plném rozsahu využít funkci přerušovacího systému mikropočítače v rozšířené paměti a vyvolávání podprogramů mezi pamětovými segmenty bez podstatného snížení operační rychlosti mikropočítače. Podstata spočívá v realizaci vzájemného propojení jednotlivých funkčních celků, to je sekvenčního automatu, registru segmentu dat, dočasného registru, registru segmentu sklípkové paměti, registru segmentu programu, sklípkové paměti segmentu programu adresového multiplexeru, vstupní brány a součinového obvodu tak, že plní požadovaný úkol s vyšším účinkem než dosud známá zapojení. Řešení je možno použít zejména pro rozšíření paměti mikropočítačů postavených na bázi osmibitového mikroprocesoru typu 8 080, i když není vyloučeno.jeho použití také pro jiné typy mikroprocesorů.

Description

Vynález ee týká zapojeni pro rozšíření operační paměti mikropočítače postaveného na bázi osmibitového mikroprocesoru.
V praxi se často požaduje rozšířeni stávajíc! operační paměti mikropočítače, neboť je to výhodné zejména když pak lze použit stávajícího programového vybaveni mikropočítače s vyšším účinkem. U mikropočítače s osmibitovým mikroprocesorem např. typu 8 080 není možnost vnějšího napojeni na jeho vnitřní dekodér instrukcí a proto dosud známé způsoby zapojeni pro rozšířeni paměti využívají pro vytvořeni vlče než 16bltové fyzické adresy paměti přídavný vnější adresový registr, jehož výstup je dán do logického nebo aritmetického součtu s 16bitovou adresou mikroprocesoru. Tento součet pak vytváří fyzickou adresu rozšířené paměti. Nevýhodou této metody jsou dále uvedená omezeni v oblasti programového vybaveni.
Přídavný adresový registr je dostupný instrukcemi pro vstup a výstup dat. Rozšířená pamět je tak rozdělena na segmenty, přičemž volbu segmentu, to znamená přepínáni paměťového bloku nebo takzvané stínováni paměťových bloků je třeba provést vyhrazenou instrukcí pro výstup, což komppllkuje a prodlužuje programové cykly uzavírané mezi segmenty a intenzivní přenos dat mezi segmenty. Další nevýhodou je, že není možná přímá kompatibilita mezi programy vypracovanými pro nerozšířenou a rozšířenou paměť. Oprava stávajícího programu pro rozšířenou paměť není jednoduchou záležitosti, zvláště pokud je třeba provádět časté přenosy dat mezi segmenty nebo programové skoky, protože je při tom zpravidla třeba vzít v úvahu i logickou strukturu programu.
Výše uvedené nedostatky odstraňuje zapojeni pro rozšířeni operační paměti mikropočítače podle vynálezu.
Podstatou vynálezu je, že osmibitový datový vstup, který je současně prvým vstupem sekvenčního automatu, je propojen s datovou sběrnici mikropočítače, po které sekvenční automat vždy v čase prvého cyklu instrukce přebírá operační kód instrukce. Druhý vstup sekvenčního automatu je propojen s výstupem mikropočítače pro řízeni přenosu vektorů přerušeni. Třetí vstup sekvenčního automatu je propojen s výstupem mikropočítače pro indikaci prvého cyklu instrukce a čtvrtý vstup sekvenčního automatu je propojen s výstupem mikropočítače pro synchronizaci přenosu bytu pc datové sběrnici mikropočítače.
Pátý vstup sekvenčního automatu je propojen s výstupem generujícího signál počátečního ftastavenl elektronických obvodů mikropočítače. Výstup čtecího signálu sekvenčního automatu je propojen s řídicím vstupem vstupní brány, jejíž výstup je připojen na datovou sběrnici mikropočítače, na niž je také připojen datový vstup registru segmentu dat, zatímco jeho hodinový vstup je propojen s výstupem druhého zápisového signálu sekvenčního automatu. Výstup registru segmentu dat je připojen jednak na druhý vstup adresového multiplexeru a současně na druhý datový vstup vstupní brány, přičemž výstup kódu paměťového segmentu sekvenčního automatu je propojen s datovým vstupem dočasného registru, do něhož se zapíše kód paměťového segmentu pro probíhající instrukci a jehož přímý datový výstup je propojen s třetím vstupem adresového multiplexeru. Výstup třetího zápisového signálu sekvenčního automatu je propojen s hodinovým vstupem dočasného registru a dvoubitový řidiči výstup sekvenčního automatu je propojen s dvoubitovým řídicím vstupem adresového multiplexeru. Čtvrtý vstup adresového multiplexeru je spojen s datovým výstupem registru segmentu skllpkové paměti mikropočítače, zatímco jeho výstup je připojen k neznázorněné adresové sběrnici mikropočítače. Blokovací výstup sekvenčního automatu je připojen na druhý vstup součinového obvodu, aby blokoval přerušeni programu mikroprocesoru v případě prodlouženi kterékoliv instrukce o jeden byte, protože prvý vstup součinového obvodu je propojen s přerušovacím výstupem řadiče přerušeni mikropočítače, a výstup součinového obvodu je připojen přímo na přerušovací vstup mikroprocesoru mikropočítače.
Je výhodné rozšířit základní zapojeni o registr segmentu programu, což umožňuje, aby v rozšířené paměti mohl být zaznamenán vedle kódu dat také kód programu.
Dále je výhodné rozšířit základní zapojeni nejen o registr segmentu programu, ale také o sklípkovou pamět segmentu programu, což umožňuje v plném rozsahu využít přerušovacího systému mikropočítače v rozšířené paměti a voláni podprogramů mezi paměťovými segmenty.
Výhodou zapojení podle vynálezu je, že umožňuje rozšířit pamět mikropočítače při současném zachování stávajícího programového vybavení, aniž by docházelo k podstatnému zpomalení programu nebo nárůstu strojového kódu programu. Další výhodou je, že při vypracování programového vybavení pro rozšířenou pamět lze použít stávajících překladačů a kompilátorů a umístění dat a programů v rozšířené paměti zajistit pomocí upraveného spojovacího programu.
• Zapojení podle vynálezu je výhodné zejména pro mikropočítače postavené na bázi osmibitového mikroprocesoru s vypracovaným programovým vybavením pro základní rozsah paměti, nebot rozšířením paměti mikropočítače se dosáhne vyššího účinku stávajícího programového vybavení, což může být při použití zapojení podle vynálezu provedeno s minimálními dodatečnými náklady.
Na obrázku je celkové blokové schéma zapojeni pro rozšířeni operační paměti mikropočítače, přičemž v základním zapojení, to je v první variantě, nejsou zapojeny funkční celky ohraničené ve schématu čárkovanou čarou a sice registr 2 segmentu programu a sklípková pamět 6 segmentu programu. Ve druhé variantě není zapojena jen čárkovanou čarou ohraničená sklípková pamět 6 segmentu programu.
Zapojení pro rozšíření operační paměti mikropočítače je realizováno tak, že funkční celky, to je sekvenční automat 1, registr 2 segmentu dat, dočasný registr 3, registr 4 segmentu sklípkové paměti, registr 2 segmentu programu, sklípková pamět 2 segmentu programu, adresový multiplexer 7_, vstupní brána 2 a součinový obvod 2< jsou podle vynálezu vzájemně propojeny tak, že požadovaný úkol plní s vyšším účinkem, než dosud známá zapojení. Základní zapojení je popsáno podle obrázku, ve kterém není v tomto případě zapojen registr 2 segmentu programu a sklípková pamět 2 segmentu programu. Osmibitový datový vstup, který je zároveň prvním vstupem sekvenčního automatu 2 je propojen s datovou sběrnicí 10 mikropočítače, aby po ní mohl sekvenční automat vždy v čase prvého cyklu instrukce, indikovaného stavovým signálem mikroprocesoru pro indikaci prvého cyklu instrukce, převzít operační kód. Druhý vstup 12 sekvenčního automatu 2 3e propojen s výstupem mikropočítače pro řízení přenosu vektorů přerušení za účelem správné činnosti sekvenčního automatu 2 v době přerušení.
Třetí vstup 13 sekvenčního automatu 2 je propojen s výstupem mikropočítače pro indikaci prvého cyklu instrukce pomocí příslušného stavového signálu mikroprocesoru a současně čtvrtý vstup 14 sekvenčního automatu 2 je propojen s výstupem mikropočítače pro synchronizaci přenosu bytu po datové sběrnici 10 mikropočítače. Pátý vstup 15 sekvenčního automatu 2 íe propojen s výstupem mikropočítače generujícího signál pro počáteční nastavení elektronických obvodů mikropočítače. Výstup 17 čtecího signálu sekvenčního automatu 2 3e připojen na řídicí vstup 83 vstupní brány 2» jejíž výstup 84 je připojen na datovou sběrnici 10 mikropočítače, za účelem přenesení stavu registru 2 segmentu dat nebo registru 2 segmentu programu do střadače mikroprocesoru. Na datovou sběrnici 10 mikropočítače je také připojen datový vstup 21 registru 2 segmentu dat, jehož hodinový vstup 22 je propojen s výstupem 19 druhého zápisového signálu sekvenčního automatu 2» aby bylo možno s jeho pomocí naplnit registr 2 segmentu dat obsahem střadače mikroprocesoru přes datovou sběrnici 10.
Výstup 23 registru 2 segmentu dát je přiveden jednak na druhý vstup 72 adresového multiplexeru 2> za účelem připojování výstupu 23 registru 2 segmentu dat k neznázorněné adresové sběrnici ve vhodném okamžiku během instrukce pracující s daty a současně na druhý datový vstup 82 vstupní brány 2» přičemž výstup' 110 kódu paměťového segmentu sekvenčního automatu 2 j® propojen s datovým vstupem 31 dočasného registru 2» pro zapsání kódu paměťového segmentu dat do dočasného registru 2< jehož přímý datový výstup 33 je propojen s třetím vstupem 73 adresového multiplexeru T_, aby se z jeho výstupu 7& dostal v okamžiku stanoveném definicí časového průběhu instrukce na neznázorněnou adresovou sběrnici mikropočítače. Výstup 111 třetího adresového signálu sekvenčního automatu 2 je propojen s hodinovým vstupem 32 dočasného registru 3, aby se jím nahrál stav výstupu 110 kódu paměťového segmentu sekvenčního automatu 2 dó dočasného registru 2·
Dvoubitový řídicí výstup 112 sekvenčního automatu 2 j® propojen s dvoubitovým řídicím vstupem 75 adresového multiplexeru 7_ za účelem přepínáni příslušného vstupu 72, 73 nebo 74 ’ · multiplexeru 7_ na jeho výstup 76. Čtvrtý vstup 74 adresového multiplexeru 2 je spojen s datovým výstupem 41 registru i segmentu sklípkové paměti mikropočítače a výstup 76 adresového multiplexeru 7_ je připojen k neznázorněné adresové sběrnici mikropočítače. Blokovací výstup 113 sekvenčního automatu 2 je připojen na druhý vstup 92 součinového obvodu 9_, aby blokoval přerušení programu mikroprocesoru v případě prodloužení kterékoliv instrukce o 1 byte, neboT prvý vstup 91 součinového obvodu 9_ je propojen s přerušovacím výstupem řadiče přerušení mikropočítače a výstup 93 součinového obvodu 9 je připojen přímo na přerušovací vstup mikroprocesoru mikropočítače.
Druhé zapojení popsané podle obrázku, ve kterém není v tomto případě zapojena sklípková pamět 6 segmentu programu, kde výstup 18 prvního zápisového signálu sekvenčního automatu 2 je propojen s hodinovým vstupem 52 registru 5 segmentu programu, jehož výstup 53 je spojen s prvým vstupem 71 adresového multiplexeru 7_. Datový vstup 51 registru 2 segmentu programu je připojen na oddělený datový výstup 34 dočasného registru 2· Oproti základnímu zapojeni je tak umožněno, že v rozšířené paměti může být zaznamenán vedle kódu dat také kód programu.
Třetí zapojení popsané podle obrázku je shodné s druhým zapojením rozšířeným o sklípkdvou pamět 6 segmentu programu, kde čtyřbitový řídicí výstup 16 sekvenčního automatu 2 j® propojen s čtyřbitovým řídicím vstupem 62 sklípkové paměti 2 segmentu programu, zatímco datový výstup 63 sklípkové paměti 6 segmentu programu je připojen na její datový vstup 61 a současně na datový vstup 51 registru 2 segmentu programu a prvý datový vstup 81 vstupní brány JB. Základní zapojení rozšířené o registr 2 segmentu programu a sklípkovou pamět 2 segmentu programu podle obrázku umožňuje v plném rozsahu využít funkci přerušovacího systému mikropočítače v rozšířené paměti a volání podprogramů mezi pamětovými segmenty.
Funkce 1 zapojení pro rozšířeni operační paměti mikropočítače bude blíže vysvětlena podle připojeného blokového schématu na obrázku, realizovaného zapojení, ve kterém bylo v mikropočítači použito mikroprocesoru 8 080 a jednalo se o rozšíření paměti z 64 kB na 256 kB metodou (
tzv. stránkování, při velikosti jedné stránky 64 kB. Použití přídavných pamětových bloků vyžaduje rozšíření stávající 16bitové adresové sběrnice mikropočítače o dva přídavné adresové bity, které jsou generovány z výstupu 76 adresového multiplexeru 2 na neznázorněnou adresovou sběrnici mikropočítače. Základní zapojení je popsáno podle obrázku, ve kterém není v tomto případě zapojen registr 5 segmentu programu a sklípková pamět 6 segmentu programu. Správný časový průběh přídavných adresových bitů zajištuje sekvenční automat 2» který podle instrukčního kódu, přijatého z datové sběrnice 10 mikropočítače pomocí osmibitového datového vstupu 11 v čase prvého instrukčního cyklu mikroprocesoru, přepíná podle časového průběhu právě prováděné instrukce vždy jeden z výstupů třech pracovních registrů, a sice výstup 23 registru 2 segmentu dat nebo výstup 33 dočasného registru 2 nebo výstup 41 registru 2 segmentu sklípkové paměti mikropočítače, přes příslušné vstupy 72, 73, 74 adresového multiplexeru 2 na jeho výstup 76.
Přepínání adresového multiplexeru 7_ se řídl dvoubitovým řídicím výstupem 112 sekvenčního automatu 2 tak, že v cyklu přenosu instrukčního kódu v prvém cyklu kterékoliv instrukce není připojen žádný ze vstupů 72, 21» 74 na výstup 76 multiplexeru 2« přičemž současně na tomto výstupu musí být logické hodnoty odpovídající nultému segmentu, ve kterém je umístěn program.
V cyklu, kdy instrukce pracuje se sklípkovou pamětí mikropočítače, je multiplexerem 2 připojen na výstup 76 vstup 74, a tím i výstup 41 registru i_ segmentu sklípkové paměti. Je-li instrukce pracující s daty prodloužena o smluvenou jednobytovou instrukci, jak bude vysvětleno dále, je v cyklu, ve kterém instrukce pracuje s daty, připojen na výstup 76 multiplexeru 2 jeho vstup 73 a tím i výstup 33 dočasného registru 2· Není-li instrukce pracující s daty prodloužena smluvenou jednobytovou instrukcí, pak je v tomto cyklu připojen na vystup 76 multiplexeru 2 jeho vstup 72 a tím i výstup 23 registru 2 segmentu dat.
Přepínáním multiplexeru 2 synchronně s časovým průběhem kterékoliv instrukce se dosahuje toho, že kterákoliv instrukce pracující s daty může pracovat s daty uloženými v jiném segmentu, než je umístěn program a je tak umožněna přímá dostupnost dat v rozšířené paměti.
Odaj o tom, v kterém segmentu paměti jsou uložena data, se do registru 2 segmentu dat přivádí na jeho vstup 21 přímo z datové sběrnice 10 mikropočítače a zápis do registru 2 segmentu dat se řídí zápisovým signálem generovaným z výstupu druhého zápisového signálu 19 sekvenčního automatu 2< který se směruje na hodinový vstup 22 registru 2 segmentu dat. Obsah registru 2 segmentu dat lze přenést do střadače mikroprocesoru pomocí vstupní brány 2, jejíž výstup 84 je připojen na datovou sběrnici 10 mikropočítače a to pomocí čtecího signálu, který je generován z výstupu 17 sekvenčního automatu 1· Tento přenos je účelný zejména tehdy, je-li nutno např. v podprogramu dočasně uchovat obsah registru 2 segmentu dat a po ukončení podprogramu jeho obsah opět obnovit, aby hlavní program mohl pracovat s původním obsahem registru 2 segmentu dat.
Do dočasného registru 2 3® zapisován kód, který je generován z výstupu 110 kódu parnětového segmentu sekvenčního automatu 2» přičemž tento kód má stejný počet bitů jako je počet přídavných adresových bitů generovaných z výstupu 76 multiplexeru T_, v daném případě tedy dva bity.
Kód je do dočasného registru 2 zapsán pouze tehdy, předchází-li instrukci pracující s daty smluvená jednobytová instrukce s významem prázdné, nebo neutrální instrukce. U mikroprocesoru 8 080 lze pro tento účel volit např. mimokódové kombinace mikroprocesoru v hexadecimálním vyjádření 08, 10, 18, 20 nebo instrukce typu MOV A, A, MOV B, B atd. Kód zapsaný do registru 2 výše popsaným způsobem určuje segment, ve kterém se nacházejí data, s kterými pracuje prodloužená instrukce. Prodlouženou instrukcí přitom rozumíme po sobě následující smluvenou jednobytovou instrukci a instrukci pracující s daty. Registr 2 segmentu sklípkové paměti mikropočítače může být programován podobně jako registr 2 segmentu dat z datové sběrnice mikropočítače.
Je-li sekvenčním automatem 2 přijata některá ze smluvených jednobytových instrukcí, blokuje sekvenční automat 2 ještě v témže a následujícím instrukčním cyklu pomocí svého blokovacího výstupu 113 a součinového obvodu 2 signál přerušení mikropočítače, čímž je zajištěno, že činnost mikroprocesoru nemůže být přerušena v době mezi smluvenou jednobytovou instrukcí a prvým instrukčním cyklem následující instrukce.
Činnost sekvenčního automatu 2 je synchronizována signálem přivedeným z mikropočítače na jeho čtvrtý vstup 22· Tento synchronizační signál je vytvořen jako součtový signál ze signálů mikroprocesoru nebo jeho podpůrných obvodů a sice ze signálů určených pro synchronizaci přenosu dat. Sekvenční automat 2 dále musí zpracovávat také signál prvého instrukčního cyklu generovaný mikroprocesorem a přivedený na třetí vstup 13 sekvenčního automatu 2» dále signál pro řízení přenosu vektorů přerušeni, přivedený na jeho druhý vstup 12 a signál pro počáteční nastavení, přivedený na jeho pátý vstup 15.
Druhé zapojení je rozšířeno o registr 2 segmentu programu, což umožňuje uložit v rozšířené paměti vedle kódu dat i kód programu. V tomto registru je uložen kód odpovídající segmentu paměti, ve kterém se v daném okamžiku nachází program. Registr 5 segmentu programu má stejný počet bitů, jako je počet přídavných bitů k adresové sběrnici mikropočítače. Výstup registru 2 segmentu programu je vždy v prvém cyklu zpracování instrukce prostřednictvím prvého vstupu 71 adresového multiplexeru 7 propojen na jeho výstup 76 a odtud na adresovou sběrnici mikropočítače.
<
Data do registru 2 segmentu programu jsou nahrávána z dočasného registru 3 a to v čase určeném sekvenčním automatem 2» neboř výstup 18 prvého zápisového signálu je propojen s hodinovým vstupem 52 registru 2 segmentu programu . Časový okamžik pro nahrání registru 5 segmentu programu se nachází vždy na konci instrukce skoku JMP prodloužené o smluvenou jednobytovou instrukci s významem prázdné instrukce. Konkrétní postup při realizaci instrukce skoku mezi paraětovými segmenty řízený sekvenčním atuomatem 2 3e následující.
Sekvenční automat přijme z datové sběrnice mikropočítače operační kód smluvené jednobytové instrukce, vyjádřený v hexadecimálním tvaru, např. 08 pro skok do segmentu 0, 10 pro skok do segmentu 1, 18 pro skok do segmentu 2 a 20 pro skok do* segmentu 3 a uloží do dočasného registru 3 kód odpovídající příslušnému pamětovému segmentu. Na konci třetího cyklu následující instrukce skoku JMP je provedena změna obsahu registru 5 segmentu programu tím, že je sekvenčním automatem 2 nahrán registr 5_ segmentu programu obsahem dočasného registru 2· Tím je mikroprocesorem vybírána následující instrukce z nového pamětového segmentu, protože změnou obsahu registru 5 segmentu programu dojde v čase prvého cyklu následující instrukce ke změně přídavných adresových bitů na výstupu 76 multiplexeru 7_·
Třetí zapojení je rozšířeno o sklípkovou pamět 2 segmentu programu, která slouží k dočasnému uložení obsahu registru 5 segmentu programu při skoku do podprogramu nebo při přerušení programu mikropočítače. Třetí varianta tedy umožňuje efektivní provoz přerušovacího systému v rozšířené paměti a volání podprogramů mezi pamětovými segmenty, činnost sklípkové paměti 2 segmentu programu je opět řízena sekvenčním automatem 2 a to prostřednictvím jeho čtyřbitového řídicího výstupu 12» který realizuje základní operace sklípkové paměti, tj. zápis do sklípkové paměti, inkrementaci ukazatele sklípkové paměti, dekrementaci ukazatele sklípkové paměti a nulování ukazatele sklípkové paměti. Ukazatel sklípkové paměti je součástí bloků sklípkové paměti 6 segmentu programu.
Okamžitý obsah sklípkové paměti 2 segmentu programu lze přečíst do střadače mikroprocesoru pomoci vstupní brány 8 a to v čase určeném výstupem čtecího signálu 17 sekvenčního automatu 2· Při prodloužené instrukci skoku JMP o smluvenou jednobytovou instrukci, jak bylo popsáno u varianty 2, je postup stejný jako u základního zapojení, navíc je současně se záznamem obsahu dočasného registru 2 éo registru 2 segmentu programu proveden i záznam obsahu dočasného registru 2 éo sklípkové paměti 2 segmentu programu bez pohybu ukazatele sklípkové paměti. Výstup 34 dočasného registru 2 je za tímto účelem propojen se vstupem 61 sklípkové paměti 2 segmentu programu a současně se vstupem 51 registru 2 segmentu programu.
Při prodloužené instrukci volání podprogramu CALL nebo instrukci volání podprogramu RST je proveden stejný postup, jako při prodloužené instrukci JMP. Navíc je na konci těchto instrukcí inkrementován ukazatel sklípkové paměti 2 segmentu programu.
Při instrukci návratu z podprogramu RET prodloužené o smluvenou jednobytovou instrukci, např. s kódem 08, je nejprve ukazatel sklípkové paměti 2 segmentu programu dekrementován a na konci této instrukce je okamžitý obsah sklípkové paměti 2 segmentu programu zapsán do registru 5 segmentu programu. K tomu slouží propojení výstupu 63 sklípkové paměti 2 segmentu programu na datový vstup 51 registru 2 segmentu programu.
Tento postup umožňuje návrat z podprogramu do původního pamětového segmentu, ze kterého byl podprogram volán a rovněž návrat do přerušeného programu v celém rozsahu rozšířené paměti.
Zapojení rozšíření operační paměti podle vynálezu je vhodné především pro mikropočítače postavené na bázi mikroprocesoru 8 080, i když není vyloučeno jeho použití také pro jiné typy mikroprocesorů.

Claims (3)

  1. P R B D Μ £ T VYNÁLEZU
    1. Zapojeni pro rozšířeni operační paměti mikropočítače, postaveného na bázi osmibitového mikroprocesoru, vyznačené tím, že osmibitový datový vstup (11), který je současně prvým vstupem sekvenčního automatu (1), je propojen s datovou sběrnicí (10) mikropočítače, druhý vstup (12) sekvenčního automatu (1) je propojen s výstupem mikropočítače pro zařízení přenosu vektorů přerušení, třetí vstup (13) sekvenčního automatu (1) je propojen s výstupem mikropočítače pro indikaci prvého cyklu instrukce, čtvrtý vstup (14) sekvenčního automatu (1) je propojen s výstupem mikropočítače pro synchronizaci přenosu bytu po datové sběrnici (10) mikropočítače, pátý vstup (15) sekvenčního automatu (1) je propojen s výstupem mikropočítače generujícího signál počátečního nastavení, zatímco výstup čtecího signálu (17) sekvenčního automatu (1) je propojen s řídicím vstupem (83) vstupní brány (8), jejíž výstup (84) je připojen na datovou sběrnici (10, mikropočítače, na níž je také připojen datový vstup (21) registru (2, segmentu dat, zatímco jeho hodinový vstup (22) je propojen s výstupem (19) druhého zápisového signálu sekvenčního automatu (1) a jeho výstup (23, je připojen na druhý vstup (72) adresového multiplexeru (7, a současně na druhý datový vstup (82) vstupní brány (8), přičemž výstup (110) kódu pamětového segmentu sekvenčního automatu (1) je propojen s datovým vstupem (31) dočasného registru (3), jehož přímý datový výstup (33) je propojen s třetím vstupem (73) adresového multiplexeru (7), zatímco výstup (111, třetího zápisového signálu sekvenčního automatu (1) je propojen s hodinovým vstupem (32) dočasného registru (3) a dále dvoubitový řídicí výstup (112) sekvenčního automatu (1) je propojen s dvoubitovým řídicím vstupem (75) adresového multiplexeru (7), jehož čtvrtý vstup (74) je spojen s datovým výstupem (41) registru (4) segmentu skllpkové paměti mikropočítače, přičemž výstup (76) adresového multiplexeru (7) je připojen k adresové sběrnici mikropočítače, zatímco blokovací výstup (113) sekvenčního automatu (1) je připojen na druhý vstup (92) součinového obvodu (9), jehož prvý vstup (91) je spojen s přerušovacím výstupem řadiče přerušeni mikropočítače a výstup (93) součinového obvodu (9) je připojen přímo na přerušovací vstup mikroprocesoru mikropočítače.
  2. 2. Zapojení pro rozšíření operační paměti mikropočítače, postaveného na bázi osmibitového mikroprocesoru podle bodu 1 vyznačené tím, že výstup (18) prvého zápisového signálu sekvenčního automatu (1) je propojen s hodinovým vstupem (52, registru (5) segmentu programu, jehož výstup (53) je spojen S prvým vstupem (71) adresového multiplexeru (7), přičemž datový vstup (51)‘ registru (5) segmentu programu, je připojen na oddělený datový výstup (34) dočasného registru (3).
    /
  3. 3. Zapojení pro rozšíření operační paměti mikropočítače, postaveného na bázi osmibitového mikroprocesoru podle bodu 1 a 2 vyznačené tím, že čtyřbitový řídicí výstup (16) sekvenčního automatu (1) je propojen s čtyřbitovým řídicím vstupem (62) skllpkové paměti (6, segmentu programu, zatímco datový výstup (63) skllpkové paměti (6) segmentu programu je připojen na její datový vstup (61) a současně na datový vstup (51) registru (5) segmentu programu a na prvý datový vstup (81) vstupní brány (8).
CS865086A 1986-07-04 1986-07-04 Zapojení pro rozšíření operační pamětí mikropočítače postaveného na bázi osmibitového mikroprocesoru CS259489B1 (cs)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CS865086A CS259489B1 (cs) 1986-07-04 1986-07-04 Zapojení pro rozšíření operační pamětí mikropočítače postaveného na bázi osmibitového mikroprocesoru

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CS865086A CS259489B1 (cs) 1986-07-04 1986-07-04 Zapojení pro rozšíření operační pamětí mikropočítače postaveného na bázi osmibitového mikroprocesoru

Publications (2)

Publication Number Publication Date
CS508686A1 CS508686A1 (en) 1988-02-15
CS259489B1 true CS259489B1 (cs) 1988-10-14

Family

ID=5395040

Family Applications (1)

Application Number Title Priority Date Filing Date
CS865086A CS259489B1 (cs) 1986-07-04 1986-07-04 Zapojení pro rozšíření operační pamětí mikropočítače postaveného na bázi osmibitového mikroprocesoru

Country Status (1)

Country Link
CS (1) CS259489B1 (cs)

Also Published As

Publication number Publication date
CS508686A1 (en) 1988-02-15

Similar Documents

Publication Publication Date Title
US4181934A (en) Microprocessor architecture with integrated interrupts and cycle steals prioritized channel
US4467447A (en) Information transferring apparatus
EP0169565B1 (en) Microprocessor compatible with any software represented by different types of instruction formats
US3930236A (en) Small micro program data processing system employing multi-syllable micro instructions
EP0007028B1 (en) External memory device with base register
EP0248436B1 (en) Method of and apparatus for processing data
EP0054243A2 (en) Memory controlling apparatus
US4631668A (en) Storage system using comparison and merger of encached data and update data at buffer to cache to maintain data integrity
US4323964A (en) CPU Employing micro programmable control for use in a data processing system
US4291372A (en) Microprocessor system with specialized instruction format
US4287560A (en) Dual mode microprocessor system
EP0193654A2 (en) Data-processing apparatus fetching operands from independently accessible memories
CA1143850A (en) Method and apparatus to execute data transfer between computing devices
US4047245A (en) Indirect memory addressing
EP0010197A1 (en) Data processing system for interfacing a main store with a control sectron and a data processing section
US5799144A (en) Microcomputer for resolving problems found in a program stored in a ROM
EP0240606A2 (en) Pipe-line processing system and microprocessor using the system
US4371931A (en) Linear micro-sequencer for micro-processor system utilizing specialized instruction format
US4032898A (en) Interface control unit for transferring sets of characters between a peripheral unit and a computer memory
US4374418A (en) Linear microsequencer unit cooperating with microprocessor system having dual modes
CS259489B1 (cs) Zapojení pro rozšíření operační pamětí mikropočítače postaveného na bázi osmibitového mikroprocesoru
EP0461631B1 (en) Data storing device having a plurality of registers allotted for one address
US5021990A (en) Output pulse generating apparatus
US4942573A (en) Loosely coupled parallel network simulator
JP2861560B2 (ja) データ処理装置