CS256810B1 - Zapojení pro kontrolu kvality přenosu - Google Patents
Zapojení pro kontrolu kvality přenosu Download PDFInfo
- Publication number
- CS256810B1 CS256810B1 CS867803A CS780386A CS256810B1 CS 256810 B1 CS256810 B1 CS 256810B1 CS 867803 A CS867803 A CS 867803A CS 780386 A CS780386 A CS 780386A CS 256810 B1 CS256810 B1 CS 256810B1
- Authority
- CS
- Czechoslovakia
- Prior art keywords
- log
- input
- output
- monostable circuit
- circuit
- Prior art date
Links
Landscapes
- Detection And Prevention Of Errors In Transmission (AREA)
- Dc Digital Transmission (AREA)
Abstract
Řešení se týká zapojení pro kontrolu kvality přenosu v digitálních přenosových systémech s pulsně kodovou modulací - PClí. Ha vstupní svorku j^sou přiváděny chybové impulsy. Přicházejí-li s četností k nebo větší, je první monostabilní obvod udržován trvale ve stavu log 1. Trvá-li stav vyšší četnosti déle nez dobu T2, přejde invertující výstup druhélio monostabiiního obvodu dg stavu log 1. Ha výstupní svorce je úroveň log 1, která indikuje překročení přípustné četnosti chyb. Přicházejí-li chybové impulsy s četnosti nižší než k, na výstupní svorce je úroveň log 0, která indikuje, že přípustná četnost k chyb nebyla překročena. Zapojení je použitelné v dohlížecích obvodech linkových traktu přenosových systémů s PCL; i vyšších řádů na metalických i optických vedeních.
Description
Vynález se týká zapojení pro kontrolu kvality přenosu v digitálních přenosových systémech s pulsně kódovou modulací - PCMO
V přenosových systémech s PCM se během provozu kontroluje kvalita přenosu. Zjišťuje se skutečný počet chybových impulsů a porovnává se s přípustnou četností chyb na výstupu digitálního traktu.
Známé zapojení pro kontrolu kvality přenosu využívá několikastupňový čítač impulsů. Nevýhodou je nutnost použít větší počet čítačů, než odpovídá počtu řádů přípustné četnosti chyb a citlivosti na shluky poruch, které mají malý vliv na průměrnou četnost chyb, ale mohou vyvolat naléhavý poplach a přerušení provozu. Jiná známa zapojení sice odstraňují tuto nevýhodu, avšak používají větší množství logických obvodů, a tím stoupá jejich složitost.
Účelem vynálezu je odstranit uvedené nevýhody. Podle podstaty vynálezu se toho dosahuje tím, že vstupní svorka je připojena na vstup prvního monostabilního obvodu, jehož neinvertující výstup je připojen na hodinový vstup a nulovací vstup druhého monostabilního obvodu. Invertujíoí výstup druhého monostabilního obvodu je připojen na druhý vstup součinového hradla, na jehož první vstup je připojen neinvertující výstup prvního monostabilního obvodu a na jehož výstup je připojena výstupní svorka.
Zapojení podle vynálezu nereaguje na shluky poruch vyhlášením poplachu. Je spolehlivé, jednoduché a levné.
Příklad vynálezu je dále popsán pomocí výkresu. Vstupní svorka
236 810
A je připojena na vstup prvního monostabilního obvodu 1. Jeho neinvertující výstup je připojen na hodinový vstup a nulovací vstup druhého monostabilního obvodu £, jehož invertující výstup je připojen na druhý vstup součinového hradla 2· Na první vstup součinového hradla 3 je připojen neinvertující výstup prvního monostabilního obvodu 1. Výstup součinového hradla 2 á® Připojen na výstupní svorku B.
Na vstupní svorku A jsou přiváděny chybové impulsy· První monostabilní obvod 1 pracuje v režimu s prodlužováním výstupního impulsu, pokud vstupní impulsy po sobě následují v době kratší, než je délka TI výstupního impulsu pro osamocený impuls. TI = 1/fk, kde f je přenosová rychlost v bit/s a k je přípustná četnost chyb. Druhý monostabilní obvod 2, pracuje v režimu s prodlužováním výstupního impulsu, pokud vstupní impulsy po sobě následují v době kratší, než je délka T2 výstupního impulsu pro osamocený vstupní impuls.
V době T2 se zjišťuje průměrná četnost chyb. Tato doba je rovna několikanásobku doby TI. Přicházejí-li chybové impulsy s četností k nebo větší, je první monostabilní obvod 1 udržován trvale ve stavu log 1. Kladnou hranou prvního chybového impulsu přejde invertující výstup druhého monostabilního obvodu 2 do stavu log 0. Trvá-li stav vyšší četnosti déle než dobu T2, přejde invertující výstup druhého monostabilního obvodu 2 do stavu log 1. Na výstupní svorce B, tj. na výstupu součinového hradla 2» 4® úroveň log 1, která indikuje překročení přípustné četnosti chyb. Přicházejí-li chybové impulsy s četností nižší než k, přejde neinvertující výstup prvního monostabilního obvodu 1 na úroveň log O· Výstup invertující druhého monostabilního obvodu 2 přejde na úroveň log 1* Na výstupní svorce B je úroveň log 0, která indikuje, že přípustná četnost chyb nebyla překročena·
Zapojení podle vynálezu je použitelné v dohlížecích obvodech lijákových traktů přenosových systémů s PGM všech řádů na metalických i optických vedeních.
Claims (1)
- Zapojení pro kontrolu kvality přenosu v digitálních přenosových systémech s pulsně kódovou modulací - PCM, vyznačené tím, že vstupní svorka (A) je připojena na vstup prvního monostabilního obvodu (1), jehož neinvertující výstup je připojen na hodinový vstup a nulovaci vstup druhého monostabilního obvodu (2), jehož invertující výstup je připojen na druhý vstup součinového hradla (3), na jehož první vstup je připojen neinvertující výstup prvního monostabilního obvodu (1) a na jehož výstup je připojena výstupní svorka (B).
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| CS867803A CS256810B1 (cs) | 1986-10-29 | 1986-10-29 | Zapojení pro kontrolu kvality přenosu |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| CS867803A CS256810B1 (cs) | 1986-10-29 | 1986-10-29 | Zapojení pro kontrolu kvality přenosu |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| CS780386A1 CS780386A1 (en) | 1987-09-17 |
| CS256810B1 true CS256810B1 (cs) | 1988-04-15 |
Family
ID=5427808
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| CS867803A CS256810B1 (cs) | 1986-10-29 | 1986-10-29 | Zapojení pro kontrolu kvality přenosu |
Country Status (1)
| Country | Link |
|---|---|
| CS (1) | CS256810B1 (cs) |
-
1986
- 1986-10-29 CS CS867803A patent/CS256810B1/cs unknown
Also Published As
| Publication number | Publication date |
|---|---|
| CS780386A1 (en) | 1987-09-17 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| GB2243269A (en) | Decoding binary-coded transmissions | |
| GB1249364A (en) | Data transmission | |
| BR7802090A (pt) | Comunicacao de estado | |
| CS256810B1 (cs) | Zapojení pro kontrolu kvality přenosu | |
| JPS6224980B2 (cs) | ||
| SE439866B (sv) | Anordning for overvakning av en pulskodmodulerad dataoverforing | |
| CS214169B1 (cs) | Vanojení pro průběžnou kontrolu kvality přenosu | |
| ES459378A1 (es) | Un dispositivo de deteccion de error para sistemas de trans-mision digital. | |
| DE3164453D1 (en) | Monitoring system for a pipe system | |
| CS214170B1 (cs) | Způsob kontroly kvality přenosu v digitálních traktech systémů s pulsně kódovou modulací | |
| US3299216A (en) | Signal evaluation circuits | |
| SU1156070A1 (ru) | Устройство дл умножени частоты на код | |
| SU942029A1 (ru) | Устройство дл контрол блока управлени | |
| CS230121B1 (cs) | Zapojení převodníku linkového kódu optoelektronického přenosového systému | |
| JPH0349485Y2 (cs) | ||
| SU845294A1 (ru) | Устройство контрол информацион-НОгО КОдА | |
| SU1545330A1 (ru) | Устройство дл контрол Р-кодов Фибоначчи | |
| SU1142894A1 (ru) | Устройство контрол дискретных каналов | |
| JPS6021503B2 (ja) | Ais信号受信回路 | |
| SU1109741A1 (ru) | Устройство дл определени разности двух чисел | |
| SU1444714A1 (ru) | Многоканальное устройство дл контрол параметров | |
| SU506762A1 (ru) | Многоточечна система дл автоматического контрол температуры | |
| KR200191156Y1 (ko) | 스테퍼알람장치 | |
| SU1223379A1 (ru) | Устройство дл контрол дискретных каналов св зи | |
| SU361520A1 (ru) | Преобразователь частоты в двоичный код |