CS251701B1 - Obvod dynamického nulování - Google Patents

Obvod dynamického nulování Download PDF

Info

Publication number
CS251701B1
CS251701B1 CS836949A CS694983A CS251701B1 CS 251701 B1 CS251701 B1 CS 251701B1 CS 836949 A CS836949 A CS 836949A CS 694983 A CS694983 A CS 694983A CS 251701 B1 CS251701 B1 CS 251701B1
Authority
CS
Czechoslovakia
Prior art keywords
flip
resistor
terminal
flop
input
Prior art date
Application number
CS836949A
Other languages
English (en)
Other versions
CS694983A1 (en
Inventor
Rudolf Mueller
Original Assignee
Rudolf Mueller
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Rudolf Mueller filed Critical Rudolf Mueller
Priority to CS836949A priority Critical patent/CS251701B1/cs
Publication of CS694983A1 publication Critical patent/CS694983A1/cs
Publication of CS251701B1 publication Critical patent/CS251701B1/cs

Links

Landscapes

  • Retry When Errors Occur (AREA)

Abstract

fiešení se týká obvodu dynamického nulování, který je tvořen klopným obvodem, k jehož vstupu jsou připojeny první vývody prvního kondenzátoru, jejichž druhé vývody jsou připojeny k nulovému vstupu klopného obvodu, k prvnímu vývodu druhého rezistorů, a k prvnímu vývodu třetího rezistorů, který je svým druhým vývodem připojen k výstupu klopného obvodu a prvnímu vývodu čtvrtého rezistoru, který je svým druhým vývodem připojen k fázi tranzistoru, jehož emitor je uzemněn a. jeho kolektor je spojen s druhým vývodem druhého rezistorů a přes pátý rezistor se vstupem klopného obvodu, přičemž vstup klopného obvodu je přes druhý kondenzátor připojen k zemi. fiešení je svýhodou možno použít v mikropočítačových systémech, zejména pro přímé řízení technologických procesů a textilních strojů.

Description

Vynález se týká obvodu dynamického nulování. 701
Pro zajištění uchování dat v dynamických pamětech připojených k centrální jednotce je nutné zabezpečit obnovování dynamických pamětí v intervalech stanovených výrobcem, což znamená, že centrální jednotka, jíž se provádí obnova dat v dynamických pamětech, nesmí být vyřazena z činnosti pro interval delší, než je zapotřebí k obnově dat v pamětech. Tohoto stavu se v současné době dosahuje tím, že se pro generování nulovaciho impulzu používá monostabilních klopných obvodů, jejichž délka kyvu je nastavena pod přípustnou hranici obnovování dat.
Nevýhodou současného stavu však je, že funkce monostabilních klopných obvodů nebývá synchronní s funkcí mikroprocesoru a tím může při jejich činnosti dojít k porušení dat v pamětech.
Uvedenou nevýhodu do značmé míry odstraňuje obvod dynamického nulování podle vynálezu, jehož podstatou je, že je tvořen klopným obvodem, k jehož vstupu D jsou připojeny první vývody prvního kondenzátoru a prvního rezistoru, jejichž druhé vývody jsou připojeny k nulovacímu vstupu klopného obvodu, k prvnímu vývodu druhého rezistoru a k prvnímu vývodu třetího rezistoru, který je svým druhým vývodem připojen k výstupu Q klopného obvodu a prvnímu vývodu čtvrtého rezistoru, který je svým druhým vývodem připojen k bázi tranzistoru, jehož emitor je uzemněn a jehož kolektor je spojen s druhým vývodem druhého rezistoru a přes pátý rezistor s S vstupem klopného obvodu, přičemž S vstup klopného obvodu je přes druhý kondenzátor připojen k zemi.
Výhodou obvodu dynamického nulování podle vynálezu je, že eliminuje nutnost použiti monostabilního klopného obvodu a zároveň nulovací impuls generuje synchronně s funkci centrální jednotky, a to v době, kdy nemůže dojít k poruše zápisu dat do paměti či čtení dat z pamětí, to jest v době, kdy centrální jednotka provádí dekódování operačního kódu instrukce.
251 701
Vynález je dále blíže popsán podle přiloženého výkresu, na němž je znázorněno schéma zapojení příkladného provedení obvodu dynamického nulování podle vynálezu.
Klopný obvod 1 je svýmvstupem D spojen s prvními vývody prvního kondenzátoru 2 a prvního rezistoru 2» jejichž druhé vývody jsou připojeny k nulovacímA vstupu R klopného obvodu JL» k prvnímu vývodu druhého rezistoru 4 a k prvnímu vývodu třetího rezistoru 2· Druhý vývod třetího rezistoru 2 Je spojen s výstupem Q klopného obvodu 1 a přes čtvrtý rezistor 6 s bází tranzistoru 2 8 uzemněným emitorem. Kolektor tranzistoru 2 Je spojen s druhým .vývodem druhého rezistoru 4 a přes pátý rezistor j8 s vstupem J5 klopného obvodu 1. Vstup klopného obvodu 1 je přes druhý kondenzátor £ připojen na zem. .
V činnosti se přivádí na vstup D klopného obvodu 1 řídicí signál RESIN pro externí nulování centrální jednotky a na hodinový vstup C klopného obvodu 1 řídicí signál MÍ centrální jednotky, udávající, že se jedná o první strojový cyklus, to je čtení operačního kódu instrukce. Řídící signál RESIŇ představuje nulovací impuls s aktivní nízkou úrovní, jehož překlopení je odvozeno od závěrné hrany řídicího signálu Μ 1 . V případě, že v tuto dobu je na vstupu D klopného obvodu 1 nízká úroveň, dojde k přechodu výstupu Q klopného obvodu 1 do vysoké úrovně, čímž dojde k sepnutí tranzistoru 2» který přes asynchronní vstup S nastavení klopného obvodu 1 překlopí klopný obvod 1 zpět do výchozího stavu. Doba, která uplyne od překlopení v důsledku vnějšího požadavku na nulování až do okamžiku asynchonního nastavení klopného obvodu 1 do výchozího stavu, je dána časovou konstantou členu, tvořeného pátým rezistorem 8 a druhým kondenzátorem 2· Z výstupu Q klopného obvodu 1 se odebírá nulovací impuls, který po průchodu neznázorněným hradlem a neznázorněným invertorem způsobí nulování centrální jednotky.
Vynález je β výhodou možno využít v mikropočítačových systémech, zejména pro přímé řízení technologických procesů, textilních strojů, ochran a jiných zařízení.
PŘEDMĚT VYNÁLEZU
251 701

Claims (1)

  1. PŘEDMĚT VYNÁLEZU
    251 701
    Obvod dynamického nulováni, vyznačující se tim, že je tvořen klopným obvodem (1) k jehož vstupu (D) jsou připojeny první vývodý prvního kondenzátoru (2) a prvního rezistoru (3), jejichž druhé vývody jsou připojeny k nulovacímu vstupu (R) klopného obvodu (1), k prvnímu vývodu druhého rexistoru (4) a k prvnímu vývodu třetího rezistoru (5), který je svým druhým vývodem připojen k výstuou (δ) klopného obvodu (1) a prvnímu vývodu čtvrtého rezistoru (6), který je svým druhým vývodem připojen k bázi tranzistoru (7), jehož emitor.je uzemněn a jehož kolektor je spojen s druhým vývodem druhého rezistoru (4) a přes pátý rezistor (8) se vstupem (S) klopného obvodu (1), přičemž vstup (5) klopného obvodu (1) je přes druhý kondenzátor (9) připojen k zemi.
CS836949A 1983-09-24 1983-09-24 Obvod dynamického nulování CS251701B1 (cs)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CS836949A CS251701B1 (cs) 1983-09-24 1983-09-24 Obvod dynamického nulování

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CS836949A CS251701B1 (cs) 1983-09-24 1983-09-24 Obvod dynamického nulování

Publications (2)

Publication Number Publication Date
CS694983A1 CS694983A1 (en) 1984-06-18
CS251701B1 true CS251701B1 (cs) 1987-07-16

Family

ID=5417685

Family Applications (1)

Application Number Title Priority Date Filing Date
CS836949A CS251701B1 (cs) 1983-09-24 1983-09-24 Obvod dynamického nulování

Country Status (1)

Country Link
CS (1) CS251701B1 (cs)

Also Published As

Publication number Publication date
CS694983A1 (en) 1984-06-18

Similar Documents

Publication Publication Date Title
EP0184737A3 (en) Semiconductor memory device having error detection/correction function
DE3588121D1 (de) Halbleiterintegrierte Schaltung mit einer Ersatzredundanzschaltung
EP0377455B1 (en) Test mode switching system for LSI
US4705970A (en) Programmable interval timer with lock means
CS251701B1 (cs) Obvod dynamického nulování
KR910010308A (ko) Eeprom의 에러정정회로
JPS6113250B2 (cs)
KR860003740Y1 (ko) 오류명령으로 인한 마이크로 프로세서의 작동 정지 방지회로
JP2504502B2 (ja) 集積回路カ―ド
KR930005834Y1 (ko) 과전류 보호회로
JPS6461847A (en) Dma control circuit
KR890001224B1 (ko) 마이크로프로세서를 이용한 시스템에 있어서 리세트 및 데이타 보호회로
JPH0430720Y2 (cs)
JPS6359167B2 (cs)
JPH0316647B2 (cs)
KR890005353B1 (ko) 마이크로 프로세서의 오동작 방지법
GB8705635D0 (en) Interface circuit
JPS61622U (ja) 電源制御回路
SU1173448A1 (ru) Оперативное запоминающее устройство на микросхемах пам ти
JPS57186299A (en) Data processing device
JPH02266269A (ja) 異常検出回路
CS261956B1 (cs) Obvod kontroly chodu mikropočítače
GB1018762A (en) Data transfer system
JPS57163878A (en) Test signal generating circuit for integrated circuit
JPS6111858A (ja) 異常検出装置