CS251196B1 - Zapojení pro krokové přeladování oscilátoru - Google Patents
Zapojení pro krokové přeladování oscilátoru Download PDFInfo
- Publication number
- CS251196B1 CS251196B1 CS853859A CS385985A CS251196B1 CS 251196 B1 CS251196 B1 CS 251196B1 CS 853859 A CS853859 A CS 853859A CS 385985 A CS385985 A CS 385985A CS 251196 B1 CS251196 B1 CS 251196B1
- Authority
- CS
- Czechoslovakia
- Prior art keywords
- resistor
- button
- capacitor
- operational amplifier
- inverting input
- Prior art date
Links
Landscapes
- Superheterodyne Receivers (AREA)
Abstract
Podstata řešení spočívá ve vytvoření jednoduchého, spolehlivého zapojení pro. krokové přeladování oscilátoru, který vykazuje minimální poruchovost. Podstata zapojení je využiti tlačítkového přepínání paralelní kombinace rezistoru s kondenzátorem, která je připojována mezi invertující vstup operačního zesilovače a zdroj kladného nebo záporného napájecího napětí. Invertující vstup je také možno spínacím tlačítkem připojovat přes třetí rezistor k výstupu operačního zesilovače.
Description
Vynález se týká zapojení pro krokové přelaďování oscilátoru s operačním zesilovačem a paralelní kombinací rezistoru s kondenzátorem, která je pomocí dvou tlačítek přepínána ke zdroji kladného nebo záporného napájecího napětí#
Dosavadní známé zapojení pro automatické ladění obsahují větěinou několik funkčních celků určených k udržení naladěného stavu, k přelaSován/f^ejbližší sousední stanici a k naladění prvně předvolené stanice· Popsaná zapojení jsou složitá, nebol je v nich běžně používáno až 12 tranzistorů a větSí počet pasivních součástek. Shora uvedené nedostatky jsou odstraněny zapojením podle vynálezu.
Předmětem vynálezu je zapojení pro krokové přeladování oscilátoru s operačním zesilovačem, který je zapojen jako integrátor, vyznačené tím, že paralelní kombinace druhého rezistoru s druhým kondenzátorem je připojena jedním koncem k invertujíčímu vstupu operačního zesilovače, zatímco druhým koncem je připojena jednak přes první tlačítko na zdroj kladného napětí, jednak přes druhé tlačítko na zdroj záporného napájecího napětí, ke kterému je přes rezistorový dělič připojen výstup operačního zesilovače, přičemž mezi třetí rezistor a Čtvrtý rezistor je připojen přes spínací tlačítko a paralelní kombinaci druhého rezistoru s druhým kondenzátorem invertující vstup.
Vyááí účinek zapojení podle vynálezu v porovnání se známým stavem techniky spočívá v jeho maximální jednoduchosti, spolehlivosti a minimální poruchovosti.
I
251 196
Zapojení podle vynálezu bude déle vysvětleno podle připojeného schématu.
V zapojení pro krokové přelaďování oscilátoru podle vynálezu je na invertující vstup operačního zesilovače OZ připojen přes první rezistor Rj výstup kmitočtového demodulátoru Ud. Operační zesilovač OZ je ve zpětné vazbě překlenut kondenzátorem C^. Neinvertující vstup operačního zesilovače OZ je přes vřazený rezistor Rj, o téže velikosti jako první rezistor Rp připojen na stejnosměrné napětí odpovídající stejnosměrné složce signálu kmitočtového demodulátoru»
Paralelní kombinace rezistoru a kondenzátoru tvořená druhým rezistorem Rg a druhým kondenzátorem Cg je připojena jedním koncem k invertujícímu vstupu operačního zesilovače OZ. Opačný konec této kombinace je spojen přes první tlačítko Spe zdrojem +Ub kladného napájecího napětí a přes druhé tlačítko Sg se zdrojem -Ub záporného napájecího napětí. Mezi výstup Uj a zdroj -Ub záporného napájecího napětí je vřazen rezistorový dělič R^, R^. Mezi třetí rezistor R^ a čtvrtý rezistor R^ je připojen invertující vstup přes spínací tlačítko S^·
Funkce zapojení bude dále popsána například při použití zapojení v přijímači FM, Při naladěné stanici přijímačem je integrátor zárukou udržení naladěného stavu. Zapojení je příkladem často používaného obvodu pro automatické dolaňování kmitočtu. Stisknutím prvního tlačítka se připojí vybitý druhý kondenzátor Cg mezi zdroj +Ub kladného napájecího napětí a invertující vstup operačního zesilovače OZ. Nabíjecí proud tekoucí druhým kondenzátorem Cg prochází prakticky prvním kondenzátorem C1 a vyvolá změnu výstupního napětí na výstupu Uj. V důsledku toho nastane skokové odladění ze synchronního stavu. Vlivem proudu protékajícího Aruhým rezistorem Rg pokračuje potom pomalý pokles ladícího napětí na výstupu U^.
Při naladění nejbližěí sousední stanice kompenzuje proud z výstupu demodulátoru protékající prvním rezistorem R^proud protékajícího druhým rezistorem Rg a ladění se zastaví. Po rozepnutí prvního tlačítka způsobí integrátor doladění na ustálenou kmitočtovou odchylku· Při stlačení druhého talčítka Sg
- 3 251 196 probíhá analogický proces s tím rozdílem, že ladění se uskutečňuje opačným směrem*
Stisknutím spínacího tlačítka S^ je uzavřena stejnosměrná smyčka záporná zpětná vazby* Výstupní napětí na výstupu U^ je potom určeno poměrem třetího rezistoru R^ a čtvrtého rezistoru R^. Pokud zvolené hodnotě výstupního napětí odpovídá kmitočet předvolené stanice, zůstane na ni obvod naladěn i při rozepnutém spínacím tlačítku S^· Krokové ladění vždy na nejbližáí vyšší nebo nižší kmitočet a naladění na pevně zvolený kmitočet je zajišťováno připojením vhodných pasivních součástek do obvodu integrátoru*
Použití zapojení podle vyna'J«zu je možné v různých generátorových systémech, v nichž je třeba synchronizovaný oscilátor přelaďovat na několik různých kmitočtů, například na jednotlivé harmonická základního krystalem řízeného oscilátoru.
Další použití je možné pro elektronické přelaďování a předvolbu stanic u rozhlasových frekvenčně a amplitudově modulovaných přijímačů, které využívají synchronní demodulaci s obnovou nosné složky pomocí fázového závěsu*
Claims (1)
- Zapojení pro krokové přelaďování oscilátoru s operačním zesilovačem, který je zapojen jako integrátor, vyznačené tím, že paralelní kombinace druhého rezistoru (Rg) s druhým kondenzátorem (C^) je připojena jedním koncem k invertujíčímu vstupu operačního zesilovače (OZ), zatíntóo druhým koncem je připojena jednak přes první tlačítko (sp na zdroj (+Ub) kladného napájecího napět^ jednak přes druhé tlačítko (Sg) na zdroj (—Ub) záporného napájecího napětí, ke kterému je přes rezistorový dělič (R^, R^) připojen výstup (UL) operačního zesilovače (OZ), při čemž mezi třetí rezistor (R^) a čtvrtý rezistor (R^) j© připojen přes spínací tlačítko (S^) a paralelní kombinaci druhého rezistoru(R2) s druhým kondenzátorem (C2) invertující vstup.
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| CS853859A CS251196B1 (cs) | 1985-05-29 | 1985-05-29 | Zapojení pro krokové přeladování oscilátoru |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| CS853859A CS251196B1 (cs) | 1985-05-29 | 1985-05-29 | Zapojení pro krokové přeladování oscilátoru |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| CS385985A1 CS385985A1 (en) | 1986-11-13 |
| CS251196B1 true CS251196B1 (cs) | 1987-06-11 |
Family
ID=5379918
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| CS853859A CS251196B1 (cs) | 1985-05-29 | 1985-05-29 | Zapojení pro krokové přeladování oscilátoru |
Country Status (1)
| Country | Link |
|---|---|
| CS (1) | CS251196B1 (cs) |
-
1985
- 1985-05-29 CS CS853859A patent/CS251196B1/cs unknown
Also Published As
| Publication number | Publication date |
|---|---|
| CS385985A1 (en) | 1986-11-13 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| US5091921A (en) | Direct conversion receiver with dithering local carrier frequency for detecting transmitted carrier frequency | |
| JPH07170176A (ja) | Pll回路の同調周波数をセットアップする装置およびその方法 | |
| JPS6239848B2 (cs) | ||
| KR980012978A (ko) | 방송신호 장치와 펄스 계수 복조기 | |
| EP0574379B1 (en) | Coupled regenerative oscillator circuit | |
| CS251196B1 (cs) | Zapojení pro krokové přeladování oscilátoru | |
| KR20210102252A (ko) | 직접 피드포워드 회로를 갖는 위상 고정 루프(pll) | |
| KR860000186B1 (ko) | Fm 복조회로 | |
| US4119925A (en) | Frequency synthesizer with frequency modulated output | |
| US4039968A (en) | Synchronizing circuit | |
| KR20010014348A (ko) | 순간 위상 차이 출력부를 구비한 위상 주파수 검출기 | |
| JPS5631232A (en) | Pll circuit | |
| US4503562A (en) | Maintaining frequency accuracy in single sideband repeaters | |
| JPS59107625A (ja) | 比較装置 | |
| SU1166080A1 (ru) | Стабилизатор переменного напр жени | |
| US3478276A (en) | Automatic phase control circuit | |
| JP3033049B2 (ja) | Dcfm回路の周波数ドリフト補正回路 | |
| KR830001198B1 (ko) | 무선수신기 조정 지시장치 | |
| JPS6236368Y2 (cs) | ||
| JPS57103412A (en) | Phase modulation system due to pll | |
| SU1534684A1 (ru) | Стабилизирующий преобразователь напр жени посто нного тока | |
| SU1381729A1 (ru) | Демодул тор фазотелеграфных сигналов | |
| SU1575316A1 (ru) | ЧМ-приемник | |
| KR0150119B1 (ko) | 자유발진 주파수의 드리프트 보정장치 | |
| SU473273A1 (ru) | Устройство контрол фазовой автоподстройки частоты |