CS245834B1 - Connecting the Analog Dual-Quad Multiplier Input Circuit to Evaluate Bipolar Input Voltage - Google Patents

Connecting the Analog Dual-Quad Multiplier Input Circuit to Evaluate Bipolar Input Voltage Download PDF

Info

Publication number
CS245834B1
CS245834B1 CS851988A CS198885A CS245834B1 CS 245834 B1 CS245834 B1 CS 245834B1 CS 851988 A CS851988 A CS 851988A CS 198885 A CS198885 A CS 198885A CS 245834 B1 CS245834 B1 CS 245834B1
Authority
CS
Czechoslovakia
Prior art keywords
input
output
differential amplifier
transistors
analog
Prior art date
Application number
CS851988A
Other languages
Czech (cs)
Slovak (sk)
Other versions
CS198885A1 (en
Inventor
Jan Rehus
Milan Kamaryt
Milan Triebusnik
Anton Zlatos
Original Assignee
Jan Rehus
Milan Kamaryt
Milan Triebusnik
Anton Zlatos
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Jan Rehus, Milan Kamaryt, Milan Triebusnik, Anton Zlatos filed Critical Jan Rehus
Priority to CS851988A priority Critical patent/CS245834B1/en
Publication of CS198885A1 publication Critical patent/CS198885A1/en
Publication of CS245834B1 publication Critical patent/CS245834B1/en

Links

Landscapes

  • Amplifiers (AREA)

Abstract

Riešenie sa týká zapojenia vstupného obvodu analógovej dvojkvadrantovej násobičky pre vyhodnocovanie dvojpolaritného vstupného napatia. Zapojenie pozostáva z operačného zosilňovača a násobiaceho diferenčného zosilňovača, ktorého výstup je spojený so vstupom diferenčného zosilňovača, pričom tento výstup je výstupom analógovej dvojkvadrantovej násobičky. Podstata riešenia je v tom, že na vstup prvého rožvažovacieho odporu je připojené dvojpolaritné napátie U a výstup operačného zosilňovača. Výstup rožvažovacieho odporu je spojený s výstupom monolitickej dvojice tranzistorov, vstupom druhého rozvažovacieho odporu a vstupom násobiaceho diferenčného zosilňovača, ktorého vstup je spojený aj so vstupom tretieho rožvažovacieho odporu. Vstup monolitickej dvojice tranzistorov je spojený s výstupom zdroja konštantného prúdu.The solution concerns the connection of the input circuit of an analog two-quadrant multiplier for evaluating a two-polarity input voltage. The connection consists of an operational amplifier and a multiplying differential amplifier, the output of which is connected to the input of the differential amplifier, while this output is the output of the analog two-quadrant multiplier. The essence of the solution is that a two-polarity voltage U and the output of the operational amplifier are connected to the input of the first balancing resistor. The output of the balancing resistor is connected to the output of a monolithic pair of transistors, the input of the second balancing resistor and the input of a multiplying differential amplifier, the input of which is also connected to the input of the third balancing resistor. The input of the monolithic pair of transistors is connected to the output of a constant current source.

Description

Riešenie sa týká zapojenia vstupného obvodu analógovej dvojkvadrantovej násobičky pre vyhodnocovanie dvojpolaritného vstupného napatia. Zapojenie pozostáva z operačného zosilňovača a násobiaceho diferenčného zosilňovača, ktorého výstup je spojený so vstupom diferenčného zosilňovača, pričom tento výstup je výstupom analógovej dvojkvadrantovej násobičky. Podstata riešenia je v tom, že na vstup prvého rožvažovacieho odporu je připojené dvojpolaritné napátie U a výstup operačného zosilňovača. Výstup rožvažovacieho odporu je spojený s výstupom monolitickej dvojice tranzistorov, vstupom druhého rozvažovaného odporu a vstupom násobiaceho diferenčného zosilňovača, ktorého vstup je spojený aj so vstupom tretieho rožvažovacieho odporu. Vstup monolitickej dvojice tranzistorov je spojený s výstupom zdroja konstantního prúdu.

245834 245834

Vynález sa týká zapojenia vstupného obvodu analógovej dvojkvadrantovej násobičky pre vyhodnocovanie dvojpolaritného vstupného napatia. V riadiacich obvodoch výkonových polovodičových meničov bývá požiadavka maximálnej jednoduchosti, vysokej přesnosti, hlavně v oblasti signálov blízkých nule a možnosti spracovania vstupných signálov až do rozsahu napájacích napátí pri zlepšenej odolnosti voči rušeniu. Doposial' známe riešenia prevážne vo vyhotovení v podobě monolitického integrovaného obvodu, neumožňujú spracovávať vstupné signály blízké napájaciemu napatiu, pretože nie je rešpektovaná polarita saturácie, čo vedie bud' k samostatnému napájaniu zvýšeným napatím, alebo je potřebné zabezpečit, aby vstupný signál nepřekročil výrobcom určené vstupné napatie. Taktiež velká citlivost uvedených obvodov sposobuje v niektorých typoch aplikácii nestabilitu v dosledku rušenia od výkonových obvodov meniča, pričom odstránenie uvedených problémov naráža na konštrukčné problémy. Ďalšie známe riešenia vytvořené z diskrétnych súčiastok sú komplikované, pričom popísané problémy riešia len čiastočné.

Uvedené nedostatky odstraňuje zapojenie vstupného obvodu analógovej dvojkvadrantovej násobičky pre vyhodnocovanie dvojpolaritného vstupného napatia pódia vynálezu, ktorého podstata spočívá v tom, že výstup operačného zosilňovača je spojený so vstupom prvého rozvažovacieho odporu, kde je připojené aj dvojpolaritné vstupné napatie U. Výstup prvého rozvažovacieho odporu je spojený s výstupom monolitickej dvojice tranzistorov, vstupom druhého rozvažovacieho odporu a vstupom násobiaceho diferenčného zosilňovača. Na vstup uvedeného násobiaceho diferenčného zosilňovača je přivedený aj výstup z monolitickej dvojice tranzistorov a výstup z tretieho rozvažovacieho odporu. Na vstup monolitickej dvojice tranzistorov je připojený zdroj konštantného prúdu.

Riešením podl’a predmetu vynálezu sa dosiahne jednoduchost, vysoká přesnost hlavně pri signáloch blízkých nule a možnost spracovávania vstupných signálov až do rozsahu napájacích napatí, pričom sa zvýši odolnosť zapojenia voči rušeniu.

Na pripojenom výkrese je zapojenie vstupného obvodu analógovej dvojkvadrantovej násobičky pre vyhodnocovanie dvojpolaritného vstupného napátia U.

Zapojenie podfa vynálezu pozostáva z operačného zosilňovača 1 připojeného na rozvažovací odpor 2. Výstup tohoto odporu je spojený s výstupom monolitickej dvojice tranzistorov 5 a so vstupom rozvažovacieho odporu 3 a tiež so vstupom násobiaceho diferenčného zosilňovača 7. Výstup monolitickej dvojice tranzistorov 5 je spojený so vstupom násobiaceho diferenčného zosilňovača 7 a zdroj konštantného prúdu 6 je spojený so vstupom monolitickej dvojice tranzistorov 5.

Vstupný signál privádzaný z operačného zosilňovača 1 cez odpor 2 sposobuje rozvažovanie emitorových prúdov monolitickej dvojice tranzistorov 5, v důsledku čoho vznikajú rózne úbytky napátí na emitorových priechodoch, ktorých rozdiel je spracovávaný násobiacim diferenčným zosilňovačom. Správná činnost obvodu je zabezpečená ak platí, že hodnota paralelnej kombinácie odporov 2, 3 je rovná hodnotě odporu 4.

Analógovú dvojkvadrantovú násobičku s opísaným vstupným obvodom možno použit pri presnom a rýchlom násobení dvoch analogových signálov, hlavně však pri konstrukci! modelov asynchrónnych strojov pračujúcich v reálnom čase.

The solution relates to the connection of an analog two-quad multiplier input circuit for evaluating bipolar input voltage. The wiring consists of an operational amplifier and a multiplication differential amplifier, the output of which is connected to the input of the differential amplifier, the output being an analog dual quad multiplier. The essence of the solution is that a two-polarity voltage U and an output of the operational amplifier are connected to the input of the first balancing resistor. The output of the resistor is coupled to the output of the monolithic pair of transistors, the input of the second considered resistor, and the input of the multiplication differential amplifier, the input of which is also associated with the input of the third resistor. The input of the monolithic pair of transistors is coupled to the output of the constant current source.

245834 245834

BACKGROUND OF THE INVENTION The present invention relates to the connection of an analog dual-quad multiplier input circuit for evaluating bipolar input voltage. In the control circuits of power semiconductor converters, the requirement for maximum simplicity, high accuracy, especially in the area of near zero signals and the possibility of processing input signals up to the range of supply voltages with improved interference resistance, are usually required. Until now, known solutions, predominantly in the form of a monolithic integrated circuit, do not allow the processing of input signals close to the supply voltage, since the saturation polarity is not respected, either leading to a separate supply with increased voltage, or ensuring that the input signal does not exceed the manufacturer's input. napatie. Also, the high sensitivity of said circuits causes instability in some types of applications due to interference from the power circuitry of the inverter, while avoiding the problems encountered encounters structural problems. Other known solutions made of discrete components are complicated, and only partially solve the problems described.

The above mentioned drawbacks are eliminated by the connection of the analog dual quadrant multiplier input circuit for evaluating the bipolar input voltage of the invention, wherein the output of the operational amplifier is coupled to the input of the first balancing resistor, where the two-polar input voltage U is connected. with output of a monolithic pair of transistors, input of a second baffle resistor and input of a multiplication differential amplifier. Also, the output of the monolithic pair of transistors and the output of the third delta resistor are applied to the input of said multiplication differential amplifier. A constant current source is connected to the input of the monolithic pair of transistors.

The solution according to the invention achieves simplicity, high accuracy, especially for near zero signals and the possibility of processing input signals up to the range of supply voltages, while increasing the interference resistance.

In the attached drawing, there is a wiring of the analog dual quadrant multiplier input circuit for evaluating the bipolar input voltage U.

The connection of the invention consists of an operational amplifier 1 coupled to a resistor 2. The output of this resistor is coupled to the output of the monolithic pair of transistors 5 and to the input of the resistor 3 and also to the input of the multiplication differential amplifier 7. The output of the monolithic pair of transistors 5 is coupled to the input of the multiplier the differential amplifier 7 and the constant current source 6 is connected to the input of the monolithic pair of transistors 5.

The input signal supplied from the operational amplifier 1 via resistor 2 causes the emitter currents of the monolithic pair of transistors 5 to be weighed, resulting in different voltage drops at the emitter passages, the difference of which is handled by the multiplication differential amplifier. The correct operation of the circuit is ensured if the value of the parallel combination of resistors 2, 3 is equal to the value of resistance 4.

An analog two-quad multiplier with the described input circuit can be used to accurately and quickly multiply two analog signals, especially in the design! real-time asynchronous machine models.

Claims (1)

Zapojenie vstupného obvodu analógovej dvojkvadrantovej násobičky pre vyhodnocovanie dvojpolaritného vstupného napatia U, pozostávajúce z operačného zosilňovača a násobiaceho diferenčného zosilňovača, ktorého výstup je spojený so vstupom diferenčného zosilňovača, pričom jeho výstup je výstupom analógovej dvojkvadrantovej násobičky, vyznačujúcej sa tým, že na vstup prvého rozvažovacieho odporu (2) je připojené dvojpolaritné napatie U a výstup operačVYNÁLEZU ného zosilňovača (1), pričom výstup prvého rozvažovacieho odporu (2) je spojený s výstupom monolitickej dvojice tranzistorov (5), vstupom druhého rozvažovacieho odporu (3) a vstupom násobiaceho diferenčného zosilňovača (7), ktorého vstup je spojený aj so vstupom tretieho rozvažovacieho odporu (4), pričom vstup monolitickej dvojice tranzistorov (5) je spojený s výstupom zdroja konštantného prúdu (6).Connection of an input circuit of an analog two-quadrant multiplier for evaluating a two-polar input voltage U, consisting of an operational amplifier and a multiplier differential amplifier, the output of which is connected to the input of a differential amplifier, (2) the bipolar voltage U and the output of the OPERATING AMPLIFIER (1) are connected, the output of the first balancing resistor (2) being connected to the output of the monolithic pair of transistors (5), the input of the second balancing resistor (3) and the multiplier differential amplifier (7) ), the input of which is also connected to the input of the third balancing resistor (4), the input of the monolithic pair of transistors (5) being connected to the output of the constant current source (6).
CS851988A 1985-03-21 1985-03-21 Connecting the Analog Dual-Quad Multiplier Input Circuit to Evaluate Bipolar Input Voltage CS245834B1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CS851988A CS245834B1 (en) 1985-03-21 1985-03-21 Connecting the Analog Dual-Quad Multiplier Input Circuit to Evaluate Bipolar Input Voltage

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CS851988A CS245834B1 (en) 1985-03-21 1985-03-21 Connecting the Analog Dual-Quad Multiplier Input Circuit to Evaluate Bipolar Input Voltage

Publications (2)

Publication Number Publication Date
CS198885A1 CS198885A1 (en) 1985-11-13
CS245834B1 true CS245834B1 (en) 1986-10-16

Family

ID=5355653

Family Applications (1)

Application Number Title Priority Date Filing Date
CS851988A CS245834B1 (en) 1985-03-21 1985-03-21 Connecting the Analog Dual-Quad Multiplier Input Circuit to Evaluate Bipolar Input Voltage

Country Status (1)

Country Link
CS (1) CS245834B1 (en)

Also Published As

Publication number Publication date
CS198885A1 (en) 1985-11-13

Similar Documents

Publication Publication Date Title
US4362956A (en) Absolute value circuit
US3260947A (en) Differential current amplifier with common-mode rejection and multiple feedback paths
JPH0344447B2 (en)
US4091333A (en) Transconductance amplifier circuit
US3668440A (en) Temperature stable monolithic multiplier circuit
US3769605A (en) Feedback amplifier circuit
CS245834B1 (en) Connecting the Analog Dual-Quad Multiplier Input Circuit to Evaluate Bipolar Input Voltage
US4654602A (en) Current mirror circuit
KR930007295B1 (en) Amplifier device
US4395642A (en) Sine-shaping circuit
SU1626257A1 (en) Analog signal multiplier
JPS60104265A (en) Rms converter
US4137506A (en) Compound transistor circuitry
JPS59208472A (en) Impedance change measuring circuit
SU962987A1 (en) Scale amplifier
CN118413199B (en) A digital programmable gain integrated instrument amplifier
JPS6227627B2 (en)
KR0157118B1 (en) Differential amplifier using emitter follower as an inductive load
JP2963933B2 (en) Operational amplifier circuit
SU1499428A1 (en) Sensor of power bus current
US3399312A (en) Multiplier/divider circuit
SU1615632A2 (en) Voltage converter
SU1580528A1 (en) Voltage follower
SU915233A1 (en) Pulse amplifier
GB1061212A (en) Improvements in or relating to amplifiers