CS245834B1 - Zapojenie vstupného obvodu analogovéj dvojkvadrantovej násobičky pre vyhodnocovanie dvojpolaritného vstupného napatia - Google Patents
Zapojenie vstupného obvodu analogovéj dvojkvadrantovej násobičky pre vyhodnocovanie dvojpolaritného vstupného napatia Download PDFInfo
- Publication number
- CS245834B1 CS245834B1 CS851988A CS198885A CS245834B1 CS 245834 B1 CS245834 B1 CS 245834B1 CS 851988 A CS851988 A CS 851988A CS 198885 A CS198885 A CS 198885A CS 245834 B1 CS245834 B1 CS 245834B1
- Authority
- CS
- Czechoslovakia
- Prior art keywords
- input
- output
- differential amplifier
- transistors
- analog
- Prior art date
Links
Landscapes
- Amplifiers (AREA)
Description
Riešenie sa týká zapojenia vstupného obvodu analógovej dvojkvadrantovej násobičky pre vyhodnocovanie dvojpolaritného vstupného napatia. Zapojenie pozostáva z operačného zosilňovača a násobiaceho diferenčného zosilňovača, ktorého výstup je spojený so vstupom diferenčného zosilňovača, pričom tento výstup je výstupom analógovej dvojkvadrantovej násobičky. Podstata riešenia je v tom, že na vstup prvého rožvažovacieho odporu je připojené dvojpolaritné napátie U a výstup operačného zosilňovača. Výstup rožvažovacieho odporu je spojený s výstupom monolitickej dvojice tranzistorov, vstupom druhého rozvažovaného odporu a vstupom násobiaceho diferenčného zosilňovača, ktorého vstup je spojený aj so vstupom tretieho rožvažovacieho odporu. Vstup monolitickej dvojice tranzistorov je spojený s výstupom zdroja konstantního prúdu.
245834 245834
Vynález sa týká zapojenia vstupného obvodu analógovej dvojkvadrantovej násobičky pre vyhodnocovanie dvojpolaritného vstupného napatia. V riadiacich obvodoch výkonových polovodičových meničov bývá požiadavka maximálnej jednoduchosti, vysokej přesnosti, hlavně v oblasti signálov blízkých nule a možnosti spracovania vstupných signálov až do rozsahu napájacích napátí pri zlepšenej odolnosti voči rušeniu. Doposial' známe riešenia prevážne vo vyhotovení v podobě monolitického integrovaného obvodu, neumožňujú spracovávať vstupné signály blízké napájaciemu napatiu, pretože nie je rešpektovaná polarita saturácie, čo vedie bud' k samostatnému napájaniu zvýšeným napatím, alebo je potřebné zabezpečit, aby vstupný signál nepřekročil výrobcom určené vstupné napatie. Taktiež velká citlivost uvedených obvodov sposobuje v niektorých typoch aplikácii nestabilitu v dosledku rušenia od výkonových obvodov meniča, pričom odstránenie uvedených problémov naráža na konštrukčné problémy. Ďalšie známe riešenia vytvořené z diskrétnych súčiastok sú komplikované, pričom popísané problémy riešia len čiastočné.
Uvedené nedostatky odstraňuje zapojenie vstupného obvodu analógovej dvojkvadrantovej násobičky pre vyhodnocovanie dvojpolaritného vstupného napatia pódia vynálezu, ktorého podstata spočívá v tom, že výstup operačného zosilňovača je spojený so vstupom prvého rozvažovacieho odporu, kde je připojené aj dvojpolaritné vstupné napatie U. Výstup prvého rozvažovacieho odporu je spojený s výstupom monolitickej dvojice tranzistorov, vstupom druhého rozvažovacieho odporu a vstupom násobiaceho diferenčného zosilňovača. Na vstup uvedeného násobiaceho diferenčného zosilňovača je přivedený aj výstup z monolitickej dvojice tranzistorov a výstup z tretieho rozvažovacieho odporu. Na vstup monolitickej dvojice tranzistorov je připojený zdroj konštantného prúdu.
Riešením podl’a predmetu vynálezu sa dosiahne jednoduchost, vysoká přesnost hlavně pri signáloch blízkých nule a možnost spracovávania vstupných signálov až do rozsahu napájacích napatí, pričom sa zvýši odolnosť zapojenia voči rušeniu.
Na pripojenom výkrese je zapojenie vstupného obvodu analógovej dvojkvadrantovej násobičky pre vyhodnocovanie dvojpolaritného vstupného napátia U.
Zapojenie podfa vynálezu pozostáva z operačného zosilňovača 1 připojeného na rozvažovací odpor 2. Výstup tohoto odporu je spojený s výstupom monolitickej dvojice tranzistorov 5 a so vstupom rozvažovacieho odporu 3 a tiež so vstupom násobiaceho diferenčného zosilňovača 7. Výstup monolitickej dvojice tranzistorov 5 je spojený so vstupom násobiaceho diferenčného zosilňovača 7 a zdroj konštantného prúdu 6 je spojený so vstupom monolitickej dvojice tranzistorov 5.
Vstupný signál privádzaný z operačného zosilňovača 1 cez odpor 2 sposobuje rozvažovanie emitorových prúdov monolitickej dvojice tranzistorov 5, v důsledku čoho vznikajú rózne úbytky napátí na emitorových priechodoch, ktorých rozdiel je spracovávaný násobiacim diferenčným zosilňovačom. Správná činnost obvodu je zabezpečená ak platí, že hodnota paralelnej kombinácie odporov 2, 3 je rovná hodnotě odporu 4.
Analógovú dvojkvadrantovú násobičku s opísaným vstupným obvodom možno použit pri presnom a rýchlom násobení dvoch analogových signálov, hlavně však pri konstrukci! modelov asynchrónnych strojov pračujúcich v reálnom čase.
Claims (1)
- PREDMET Zapojenie vstupného obvodu analógovej dvojkvadrantovej násobičky pre vyhodnocovanie dvojpolaritného vstupného napatia U, pozostávajúce z operačného zosilňovača a násobiaceho diferenčného zosilňovača, ktorého výstup je spojený so vstupom diferenčného zosilňovača, pričom jeho výstup je výstupom analógovej dvojkvadrantovej násobičky, vyznačujúcej sa tým, že na vstup prvého rozvažovacieho odporu (2) je připojené dvojpolaritné napatie U a výstup operač- VYNÁLEZU ného zosilňovača (1), pričom výstup prvého rozvažovacieho odporu (2) je spojený s výstupom monolitickej dvojice tranzistorov (5), vstupom druhého rozvažovacieho odporu (3) a vstupom násobiaceho diferenčného zosilňovača (7), ktorého vstup je spojený aj so vstupom tretieho rozvažovacieho odporu (4), pričom vstup monolitickej dvojice tranzistorov (5) je spojený s výstupom zdroja konštantného prúdu (6). 1 list výkresov 245834
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| CS851988A CS245834B1 (sk) | 1985-03-21 | 1985-03-21 | Zapojenie vstupného obvodu analogovéj dvojkvadrantovej násobičky pre vyhodnocovanie dvojpolaritného vstupného napatia |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| CS851988A CS245834B1 (sk) | 1985-03-21 | 1985-03-21 | Zapojenie vstupného obvodu analogovéj dvojkvadrantovej násobičky pre vyhodnocovanie dvojpolaritného vstupného napatia |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| CS198885A1 CS198885A1 (en) | 1985-11-13 |
| CS245834B1 true CS245834B1 (sk) | 1986-10-16 |
Family
ID=5355653
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| CS851988A CS245834B1 (sk) | 1985-03-21 | 1985-03-21 | Zapojenie vstupného obvodu analogovéj dvojkvadrantovej násobičky pre vyhodnocovanie dvojpolaritného vstupného napatia |
Country Status (1)
| Country | Link |
|---|---|
| CS (1) | CS245834B1 (cs) |
-
1985
- 1985-03-21 CS CS851988A patent/CS245834B1/cs unknown
Also Published As
| Publication number | Publication date |
|---|---|
| CS198885A1 (en) | 1985-11-13 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| US4362956A (en) | Absolute value circuit | |
| US3260947A (en) | Differential current amplifier with common-mode rejection and multiple feedback paths | |
| JPH0344447B2 (cs) | ||
| US4091333A (en) | Transconductance amplifier circuit | |
| US3668440A (en) | Temperature stable monolithic multiplier circuit | |
| US3769605A (en) | Feedback amplifier circuit | |
| CS245834B1 (sk) | Zapojenie vstupného obvodu analogovéj dvojkvadrantovej násobičky pre vyhodnocovanie dvojpolaritného vstupného napatia | |
| US4654602A (en) | Current mirror circuit | |
| KR930007295B1 (ko) | 증폭기 장치 | |
| US4395642A (en) | Sine-shaping circuit | |
| SU1626257A1 (ru) | Аналоговый перемножитель сигналов | |
| JPS60104265A (ja) | Rmsコンバ−タ | |
| US4137506A (en) | Compound transistor circuitry | |
| JPS59208472A (ja) | インピ−ダンス変化測定回路 | |
| SU962987A1 (ru) | Масштабный усилитель | |
| CN118413199B (zh) | 一种数字可编程增益集成仪表放大器 | |
| JPS6227627B2 (cs) | ||
| KR0157118B1 (ko) | 에미터 팔로워를 유동성 부하로 사용하는 차동 증폭기 | |
| JP2963933B2 (ja) | 演算増幅回路 | |
| SU1499428A1 (ru) | Датчик тока шины питани | |
| US3399312A (en) | Multiplier/divider circuit | |
| SU1615632A2 (ru) | Преобразователь напр жени | |
| SU1580528A1 (ru) | Повторитель напр жени | |
| SU915233A1 (ru) | Импульсный усилитель 1 | |
| GB1061212A (en) | Improvements in or relating to amplifiers |