CS244383B1 - Zapojení ovládacích obvodů megnetofonu s elektrickou volbou funkcí - Google Patents
Zapojení ovládacích obvodů megnetofonu s elektrickou volbou funkcí Download PDFInfo
- Publication number
- CS244383B1 CS244383B1 CS846843A CS684384A CS244383B1 CS 244383 B1 CS244383 B1 CS 244383B1 CS 846843 A CS846843 A CS 846843A CS 684384 A CS684384 A CS 684384A CS 244383 B1 CS244383 B1 CS 244383B1
- Authority
- CS
- Czechoslovakia
- Prior art keywords
- flip
- logic
- flop
- output
- circuits
- Prior art date
Links
Landscapes
- Electronic Switches (AREA)
- Television Signal Processing For Recording (AREA)
Abstract
Řešení se týká.zapoj ení ovládacích obvodů magnetofonu s elkrtonickou volbou funkcí. U stávajícího zapojení elektronické volby funkcí je použita složitá logika sestavená z bradel a diod, která převádí informace z tlačítek na výkonové výstupy. Tlačítky jsou obvykle ovládány RS klopné obvody, na jejichž výstupech je zapojena logika z hradel, která zabezpečuje prioritu funkoe při současném stisknuti více tlačítek a dále diodová logika, která vyvolenou funkoi převádí na potřebnou kombinaci výstupních úrovní, které ovládají výkonové obvody magnetů a převijeoíoh motorků. Novost řešení spočívá ve zjednodušení logických obvodů použitím permanentní paměti, která je adresována ovládacími tlačítky magnetofonu přes klopné obvody typu D a jejíž naprogramované výstupní logické úrovně přímo ovládají výkonové, indikační a pomocné obvody magnetofonu. Změna programu permanentní paměti umožňuje změnu funkcí magnetofonu.
Description
Vynález se týká zapojení ovládacích obvodů magnetofonu a elektronickou volbou funkcí·
V magnetofonech s elektronickou volbou funkcí je obvykle použita složitá logika sestavená z hradel a diod, která převádí informace z tlačítek na výkonové výstupy. Jako příklad lze uvést zapojení ovládací logiky, kde jsou tlačítky ovládány KS klopné obvody, na jejichž výstupech je zapojena logika z hradel, která zabezpečuje prioritu funkce při současném stisknutí více tlačítek a dále diodová logika, která vyvolenou funkci převádí na potřebnou kombinaci výstupních úrovní, které ovládají výkonové obvody magnetů a převíjecích motorků.
Nevýhodou dosavadního stavu je větší složitost a menší spolehlivost zvláště při použití diodové logiky na vstupech hradel.
Tyto nevýhody odstraňuje předložený vynález, jehož podstata spočívá v tom, že vývody tlačítkové soupravy jsou spojeny jednak se vstupy bloku klopných obvodů typu D a jednak se vstupy obvodu logiky hodinových impulzů, jehož výstupy jsou spojeny s hodinovými vstupy bloku klopných obvodů typu D, jehož alespoň jeden výstup je spojen β výstupními vývody a další
- 2 244 383 výstupy bloku klopných obvodů typu D jsou spojeny jednak s adresovými vstupy permanentní paměti a jednak se vstupy monostabilního klopného obvodu, jehož výstup je spojen s dalším adresovým vstupem permanentní paměti, jejíž výstupy jsou spojeny s výstupními vývody a dále je jeden výstup spojen s asynchronním vstupem bloku klopných obvodů typu D.
Výhodou ovládacích obvodů podle vynálezu je jednodušší zapojení a možnost změny funkcí změnou programu paměti.
Na připojených výkresech jsou schematicky znázorněny dva příklady vynálezuí obr. 1 znázorňuje blokové zapojení ovládacích obvodů magnetofonu obr. 2 znázorňuje konkrétní zapojení ovládacích obvodů kazetového magnetofonu.
Blok tlačítek 1 je sestaven z tlačítka funkce rychlého chodu vpřed 8, tlačítka funkce rychlého chodu vzad 9, tlačítka funkce chodu vpřed 10, tlačítka funkce pauza 11, tlačítka funkce záznam 12 a tlačítka funkce stop 13. Blok klopných obvodů typu D 2 je sestaven ze čtyřbitového střadače 22 a klopného obvodu 23 a logika hodinových impulzů 3 je sestavena z diod 14, 15, 16 a 17» kondensátorů 18 a 19, hradla typu NAND 20 a invertoru 21.
Tlačítka 8f 9» 10» 11» 12 a 13 jsou jedním koncem spojena s vývodem 7, který je spojen s nulovým potenciálem, druhý konec tlačítka 8 je spojen se vstupem označeným Dl střadače 22 a s katodou diody 17, tlačítko 9 je spojeno se vstupem
- 3 244 383 označeným D2 střadače 22 a katodou diody 16, tlačítko 10 je spojeno se vstupem označeným D3 střadače 22 a s katodou diody 15 a tlačítko 11 je spojeno se vstupem označeným D4 střadače 22. Tlačítko 12 je spojeno se vstupem D klopného obvodu 23 a tlačítko 13 je spojeno s druhým vstupem hradla typu NAND 20 a se vstupem invertoru 21. Anody diod 14 a 15 jsou vzájemné spojeny a přes kondensátor 18 připojeny na druhý vstup hradla typu NAND 20 a anody diod 16 a 17 jsou vzájemné spojeny a přes kondensátor 19 připojeny na prvý vstup hradla typu NAND 20. Výstup hradla typu NAND 20 je spojen s hodinovým vstupem označeným CLI a hodinovým vstupem označeným CL2 střadače 22. Výstup invertoru 21 je spojen s hodinovým vstupem označeným CH klopného obvodu 23. Invertují cí výstup klopného obvodu 23 je spojen jednak s nastavovacím vstupem označeným S tohoto klopného obvodu a jednak s blokem vývodů 5. Výstup střadače 22 označený Q1 je spojen s adresovým vstupem permanentní paměti 4 označeným A a s prvním vstupem monostabilního klopného obvodu 6 a výstup střadače 22 označený Q2 je spojen s adresovým vstupem permanentní paměti 4 označeným Bas druhým vstupem monostabilního klopného obvodu 6, výstup střadače 22 označený Q3 je spojen s adresovým vstupem permanentní paměti 4 označeným C a s třetím vstupem monostabilního klopného obvodu 6 a výstup střadače označený Q4 je spojen s adresovým vstupem permanentní paměti 4 označeným D. Výstup monostabilního klopného obvodu 6 je spojen s adresovým vstupem paměti 4 označeným £· Výstupy permanentní paměti 4, označené XI, Ϊ2, Ϊ3, Ϊ4, X5, X6 a TI jsou spojeny s vývody bloku
- 4 244 383 vývodů 5, kam jsou připojeny výkonové ovládací a indikační obvody magnetofonu· Výstup paměti označený Y8 je spojen s nul ovacím vstupem klopného obvodu 23, který je označen R.
Při stisknutí některého z tlačítek 8, 9, 10 a 11 nebo jejioh kombinace se na výstupu hradla typu NAND 20 vytvoří hodinový impulz, kterým se stav logických úrovní z tlačítek přepíěe ze vstupu střadače 22 na jeho výstup· Kombinace výstupních úrovní střadače 22 adresují spolu s výstupem monostabilního klopného obvodu 6 permanentní parněb 4. Naprogramované logické úrovně na výstupech permanentní paměti 4 pak ovládají výkonové, indikační a pomocné obvody magnetofonu a výstupem označeným ¥8 ruší a zamezuje možnost zařazení funkce záznam blokováním klopného obvodu 23 jeho nulovacím vstupem R·
Zařazení funkce záznam, t.j· překlopení klopného obvodu 23 je podmíněno stisknutím tlačítka 12 a tlačítka 10 nebo 11, kdy se na výstupu invertoru 21 vytvoří hodinový impulz, který logickou úroveň z tlačítka 12 a tedy ze vstupu D klopného obvodu 23 přepíše na jeho výstup, který je spojen se svým nastavovacím vstupem 6 a s vývodem v bloku 5, na kterém jsou připojeny vnější obvody, které zařazují funkci záznam·
Stisknutím tlačítka 13 se vytvoří hodinové impulzy na výstupech hradla typu NAND 20 a invertoru 21, kterými se ruší všechny vyvolené funkce. Časové zpoždění nutné pro ustálení mechaniky magnetofonu při změně funkce se provede aktivací monostabilního klopného obvodu 6 při změně logické úrovně na jednom ze vstupů· Výstup monostabilního klopného obvodu 6 pak adresuje na zvolený
- 5 244 383 časový interval permanentní pamší 4 do její druhé poloviny, kde jsou její výstupy naprogramovány do logického stavu, který odpovídá funkci stop.
Zapojení podle vynálezu lze použít pro ovládací obvody magnetofonu s elektronickou volbou funkcí.
Claims (1)
- pRedmEt vynálezuZapojení ovládacích obvodů magnetofonu s elektronickou volbou funkcí, sestávajícího z tlačítkové soupravy, bloku klopných obvodů typu D, logiky hodinových impulzů, permanentní paměti a monostabilního klopného obvodu vyznačené tím, že vývody tlačítkové soupravy (l) jsou spojeny jednak se vstupy bloku klopných obvodů typu D (2) a jednak se * vstupy obvodu logiky hodinových impulzů (3), jehož výstupy ^3ομ spojeny s hodinovými vstupy bloku klopných obvodů typu D (2), jehož alespoň jeden výstup je spojen s výstupními vývody (5) a další výstupy bloku klopných obvodů typu D (2) jsou spojeny jednak s adresovými vstupy permanentní paměti (4) a jednak se vstupy monostabilního klopného obvodu (6), jehož výstup je spojen s dalším adresovým vstupem permanentní paměti (4), jejíž výstupy jsou spojeny s výstupními vývody (5) a dále je jeden výstup spojen s asynchronním vstupem bloku klopných obvodů typu D (2).
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| CS846843A CS244383B1 (cs) | 1984-09-12 | 1984-09-12 | Zapojení ovládacích obvodů megnetofonu s elektrickou volbou funkcí |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| CS846843A CS244383B1 (cs) | 1984-09-12 | 1984-09-12 | Zapojení ovládacích obvodů megnetofonu s elektrickou volbou funkcí |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| CS684384A1 CS684384A1 (en) | 1985-09-17 |
| CS244383B1 true CS244383B1 (cs) | 1986-07-17 |
Family
ID=5416385
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| CS846843A CS244383B1 (cs) | 1984-09-12 | 1984-09-12 | Zapojení ovládacích obvodů megnetofonu s elektrickou volbou funkcí |
Country Status (1)
| Country | Link |
|---|---|
| CS (1) | CS244383B1 (cs) |
-
1984
- 1984-09-12 CS CS846843A patent/CS244383B1/cs unknown
Also Published As
| Publication number | Publication date |
|---|---|
| CS684384A1 (en) | 1985-09-17 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| DE3570546D1 (en) | Nonvolatile latch | |
| US6507221B2 (en) | Circuit for the filtering of parasitic logic signals | |
| CS244383B1 (cs) | Zapojení ovládacích obvodů megnetofonu s elektrickou volbou funkcí | |
| KR900004610Y1 (ko) | 타이머 녹화중 녹화시간 연장회로 | |
| JPS6074840A (ja) | 信号伝送装置 | |
| KR930006697Y1 (ko) | 인코더의 인코딩 증가회로 | |
| KR900006458B1 (ko) | 프로그램어블 콘트롤러의 아날로그 입력모듈 | |
| JPS6026325B2 (ja) | 同期形論理回路 | |
| KR910003208Y1 (ko) | 캠코더의 더빙연결장치 | |
| KR890000510Y1 (ko) | 더블 데크 카세트의 더빙 제어회로 | |
| SU1112564A2 (ru) | Многопороговый логический элемент | |
| SU1339837A1 (ru) | Цифровое устройство дл управлени транзисторным инвертором | |
| KR840001336Y1 (ko) | 비데오 카메라의 녹화상태 제어용 트리거회로 | |
| SU1257835A1 (ru) | Мажоритарный элемент | |
| SU1599970A1 (ru) | Д-триггер | |
| JPH0677050B2 (ja) | 電子回路 | |
| KR920003883B1 (ko) | 수동 셑/리셑 구동회로 | |
| KR900005650Y1 (ko) | 테이프의 삽입 및 추출회로 | |
| JPS58207141A (ja) | キ−入力装置 | |
| JPS62216120A (ja) | スイツチのチヤツタリング防止回路 | |
| RU2180985C2 (ru) | Триггерное устройство | |
| JPS6321192Y2 (cs) | ||
| JPH02138613A (ja) | トリガスイッチのチャタリング防止回路 | |
| SU913453A1 (ru) | АССОЦИАТИВНЫЙ ЗАПОМИНАЮЩИЙ ЭЛЕМЕНТ (ЕГО ВАРИАНТЫ) ι г | |
| SU1324068A1 (ru) | Устройство дл контрол посто нной пам ти |