CS243551B1 - Zapojenie číslicového fázového riadenia pre plynule premennu frekvenciu sletového napatia - Google Patents

Zapojenie číslicového fázového riadenia pre plynule premennu frekvenciu sletového napatia Download PDF

Info

Publication number
CS243551B1
CS243551B1 CS82410A CS41082A CS243551B1 CS 243551 B1 CS243551 B1 CS 243551B1 CS 82410 A CS82410 A CS 82410A CS 41082 A CS41082 A CS 41082A CS 243551 B1 CS243551 B1 CS 243551B1
Authority
CS
Czechoslovakia
Prior art keywords
counter
output
input
frequency
preset
Prior art date
Application number
CS82410A
Other languages
English (en)
Slovak (sk)
Other versions
CS41082A1 (en
Inventor
Dominik Vrabec
Original Assignee
Dominik Vrabec
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Dominik Vrabec filed Critical Dominik Vrabec
Priority to CS82410A priority Critical patent/CS243551B1/cs
Publication of CS41082A1 publication Critical patent/CS41082A1/cs
Publication of CS243551B1 publication Critical patent/CS243551B1/cs

Links

Landscapes

  • Power Conversion In General (AREA)

Description

243551
Vynález sa týká zapojenia číslicového fá-zového riadenia pre plynule premennú frek-venciu siefového napátia. Rieši číslicový ria-diaci obvod výkonového tyristorového sy-stému, v ktorom je riadiaci uhol ovládanýčíslicovou informáciou, pričom sieťová frek-vencia sa může plynule měnit a riadiaciuhol ostává „konštantný“.
Podobné riešenia sú založené na principeprevodníka frekvencia/analógový signál//frekvencia. Nevýhodou týchto prevodníkovje teplotná závislost a zložitosť riešenia.
Tieto nedostatky sú odstránené riešenímpodl'a vynálezu, podstata ktorého spočívá vtom, že na vstup čítania vpřed čítača je při-pojený výstup plniacich impulzov a na vstupnulovania čítača je připojený výstup syn-chronizačných impulzov, pričom výstup čí-tača je připojený na dátový vstup registra.
Na prepisovací vstup registra je připoje-ný výstup synchronizačných impulzov a vý-stup registra je připojený na vstup před-volby čítača. Na vstup čítania vzad čítačaje připojený výstup plniacich impulzov avýstup přenos dolu čítača je připojený navstup nastavenia předvolby čítača a záro-veň na vstup čítania vzad čítača.
Na vstup nastavenia předvolby čítača jepřipojený výstup synchronizačných impul-zov a na vstup předvolby čítača je připoje-ný výstup riadiacej číslicovej informácie.Toto riešenie je založené na principe pre-vodníka frekvencia/číslicový signál/frekven-cia.
Použitím prevodníka frekvencia číslicovýsignál/frekvencia možno obsiahnúť vel'kýrozsah sieťovej frekvencie pri poměrně jed-noduchom riešení a dostatočnej přesnosti.
Bloková schéma zapojenia predmetu vy-nálezu je na priloženom výkrese. Na vstupčítania vpřed čítača 1 je připojený výstuppi plniacich impulzov. Na vstup nulovaniačítača 1 je připojený výstup s synchroni-začných impulzov. Výstup čítača 1 je při-pojený na dátový vstup registra 2. Na pre-pisovací vstup registra 2 je připojený vý-stup s synchronizačných impulzov. Výstup registra 2 je připojený na vstuppředvolby čítača 3. Na vstup čítania vzadčítača 3 je připojený výstup p3 plniacichimpulzov. Výstup p4 přenos dolu čítača 3je připojený na jeho vstup nastavenia před-volby a súčasne na vstup čítania vzad číta-tača 4. Na vstup předvolby čítača 4 je při-vedený výstup X4 riadiacej číslicovej infor-mácie, ktorá udává posun riadiaceho uhla.Na vstup nastavenia předvolby čítača 4 jepřipojený výstup s synchronizačných impul-zov.
Požadovaný posun riadiaceho uhla je za-bezpečený čítačom 4, ktorý zabezpečujekoincidenciu s riadiacim číslicovým vstu-pom. Riadiaca číslicová informácia na vý-stupe X4, napr. z mikroprocesora, ktorá u-dáva posun riadiaceho uhla je přivedená navstup předvolby čítača 4. Modulo čítača 4je zhodný s modulo číslicovej informácie.
Na vstup nastavenia předvolby čítača 4sú přivedené synchronizačně impulzy, ktorésú vytvořené v každej pól-perióde sieťovéhonapátia. Synchronizačným impulzom sa čí-tač 4 nastaví na stav nachádzajúci sa najeho vstupe předvolby a od tohoto stavu sasignálom na výstupe p4 přivedeným na vstupčítania vzad vyprázdňuje. Po vyprázdněnísa čítač 4 zastaví a na jeho výstupe přenosdolu sa vyrobí impulz, ktorý trvá až do pří-chodu nasledujúceho synchronizačného im-pulzu.
Posun uhla je priamo úměrný riadiacejčíslicovej informácii a může sa meniť od0° el. po 180° el. s krokom úměrným moduločítača 4. Aiby sa na výstupe přenos dolu čí-tača 4 vyrobil impulz aj pri jeho nastavenína hodnotu n4 musí pre frekvenciu signáluna výstupe p4 platit fp > 2 114 . f4 kde fp — frekvencia signálu na výstupe p4 4 n4 — modulo čítača 4f — frekvencia sieťového napátia.
Impulz z výstupu přenos dolu čítača 4 na-pája impulzný distribučný obvod, ktorý pre-náša zapínacie impulzy k odpovedajúcimriadiacim elektrodám tyristorov cez impulz-né zosilňovače a transformátory.
Aby pri zmene frekvencie sieťového na-pátia zostal posun riadiaceho uhla zacho-vaný, musí sa so změnou frekvencie f úměr-ně meniť aj frekvencia fp . To zabezpečuje 4 čítač 1, register 2 a čítač 3, ktorý je zapoje-ný ako delička s premenlivým deliacim po-merom. Čítač 1 je plněný cez vstup čítania vpředsignálom na výstupe pi. Na jeho vstup nu-lovania sú privádzané synchronizačně im-pulzy na výstupe s. Před príchodom nasle-dujúceho synchronizačného impulzu sa in-formácia z výstupu čítača 1 přepíše do re-gistra 2 a nastaví deliaci poměr čítača 3.
Modulo čítača 1 sa volí podfa rozsahu arozlišitelnosti sieťovej frekvencie kde ni — modulo čítača 1 fmax (fminj — maximálna (minimálnaj sie- ťová frekvencia k — rozlišitelnost v %. Čítač 1 je medzi synchronizačnými im-pulzami plněný signálom na výstupe pt.
Frekvencia plniaceho signálu na výstupe pimusí byť taká, aby ani pri minlmálnej sie-

Claims (4)

  1. 243S51 5 ťovej frekvenční nedošlo k preplneniu číta-ča 1 fp < 2 ni . fminkde fp — frekvencia na výstupe p . 1 1 Pře deliaci poměr čítača 3 platí: f f ___ ip . _ 1 __ 1 Π3 — ~ 7 , n3max - , H3min λ « £ I Imin ímax kde ns — deliaci poměr čítača 3. 6 Z uvedeného pre frekvenciu signálu navýstupe p3 vyplývá fp U3max · fp min U3min · fp max 3 4 4 kde fp — frekvencia signálu na výstupe ps fp min = Z n4 . fmin, fp max = Z U4 . fmax* 4 i Signály na výstupoch pi a p3 sú generova-né z kryštálom riadeného generátora, pretopri stanovení ich frekvencie třeba na totoprihliadať a podfa toho navrhovat rozsaha rozlišitelnost sieťovej frekvencie. Zapojenie je možné použit pre riadenieusmerňovačov, alebo sieťou synchronizova-ných striedačov napatia. PREDMET Zapojenie číslicového fázového riadeniapre plynule premennú frekvenciu vstupnéhonapátia vyznačené tým, že na vstup čítaniavpřed čítača (1) je připojený výstup (pijplniacich impulzov a na vstup nulovaniačítača (lj je připojený výstup (s) synchro-nizačných impulzov, pričom výstup čítača (1) je připojený na datový vstup registra (2) , kým na prepisovací vstup registra (2)je připojený výstup (s) synchronizačnýchimpulzov, kde výstup registra (2) je připo-jený na vstup předvolby čítača (3), pričom VYNALEZU na vstup čítania vzad čítača (3) je připoje-ný výstup (ipá) plniacich impulzov, zatial' čovýstup (pij přenos dolu čítača (3) je připo-jený na vstup nastavenia předvolby čítača (3), ktorý je zároveň připojený na vstupčítania vzad čítača (4), pričom na vstupnastavenia předvolby čítača (4) je připoje-ný výstup (sj synchronizačných impulzova na vstup předvolby čítača (4j je připoje-ný výstup (X4)riadiacej číslicovej informá-cie. 1 list výkresov
CS82410A 1982-01-21 1982-01-21 Zapojenie číslicového fázového riadenia pre plynule premennu frekvenciu sletového napatia CS243551B1 (sk)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CS82410A CS243551B1 (sk) 1982-01-21 1982-01-21 Zapojenie číslicového fázového riadenia pre plynule premennu frekvenciu sletového napatia

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CS82410A CS243551B1 (sk) 1982-01-21 1982-01-21 Zapojenie číslicového fázového riadenia pre plynule premennu frekvenciu sletového napatia

Publications (2)

Publication Number Publication Date
CS41082A1 CS41082A1 (en) 1985-09-17
CS243551B1 true CS243551B1 (sk) 1986-06-12

Family

ID=5336105

Family Applications (1)

Application Number Title Priority Date Filing Date
CS82410A CS243551B1 (sk) 1982-01-21 1982-01-21 Zapojenie číslicového fázového riadenia pre plynule premennu frekvenciu sletového napatia

Country Status (1)

Country Link
CS (1) CS243551B1 (cs)

Also Published As

Publication number Publication date
CS41082A1 (en) 1985-09-17

Similar Documents

Publication Publication Date Title
US3970954A (en) Digital frequency multiplier
JPS5583913A (en) Control system for clock signal distribution circuit
CS243551B1 (sk) Zapojenie číslicového fázového riadenia pre plynule premennu frekvenciu sletového napatia
SE433282B (sv) Synkroniseringssystem
DE1673449B1 (de) Periodisch arbeitende Messeinrichtung fuer die Bestimmung der Stroemungsgeschwindigkeit einer Fluessigkeit
US3571617A (en) Externally controlled sawtooth generator with variable pulse duration and constant amplitude
JPS62185174A (ja) 電子式電力量計
SU421132A1 (ru) Делитель с переменным коэффициентомделения
SU507926A1 (ru) Цифровое устройство управлени тиристорным преобразователем
SU1674330A1 (ru) Генератор опорного кода вентильного преобразовател
SU1219982A1 (ru) Цифровой усредн ющий фазометр
SU756617A1 (ru) Умножитель частоты следования импульсов
RU2074512C1 (ru) Формирователь импульсной последовательности
SU1649521A1 (ru) Устройство дл регулировани температуры
SU917328A1 (ru) Устройство дл выделени серии импульсов
SU486313A1 (ru) Устройство дл формировани серии импульсов
SU683002A1 (ru) Устройство дл формировани импульсов произвольной формы
SU983998A1 (ru) Устройство дл формировани импульсных последовательностей
SU1107229A2 (ru) Датчик напр жени вентильного преобразовател
SU411616A1 (cs)
SU920688A1 (ru) Устройство дл формировани серий импульсов
SU1203713A2 (ru) Устройство дл автоматической калибровки
JPS5936038Y2 (ja) アナログ出力マルチプレクサ
SU572713A1 (ru) Цифровой измеритель
SU1034159A1 (ru) Устройство дл формировани импульсных последовательностей