CS243132B1 - Zapojení pro testování obráběcích strojů - Google Patents
Zapojení pro testování obráběcích strojů Download PDFInfo
- Publication number
- CS243132B1 CS243132B1 CS847660A CS766084A CS243132B1 CS 243132 B1 CS243132 B1 CS 243132B1 CS 847660 A CS847660 A CS 847660A CS 766084 A CS766084 A CS 766084A CS 243132 B1 CS243132 B1 CS 243132B1
- Authority
- CS
- Czechoslovakia
- Prior art keywords
- block
- output
- input
- control
- memory
- Prior art date
Links
Landscapes
- Programmable Controllers (AREA)
Abstract
Zapojeni je určeno pro testováni obráběcích strojů řízených automatem s cyklickým čtením paměti. Zapojení je provedeno tak, že kontrolní blok je připojen na zadávací blok, propojený s dekódovacím blokem, napojeným na porovnávací blok, jehož jehož jeden výstup je spojen s pamětovým blokem adresy a druhý s výkonovým blokem, na který je také napojen blok nulování.
Description
Vynález ee týká zapojení pro testování obráběcích strojů řízených automatem a cyklickým čtením paměti.
Při konstrukci řídících systémů obráběcích strojů se přechází z pevně propojená reléové logiky na řízeni pomocí automatu s cyklickým čtením paměti. Jedná se o tak zvaný programovatelný automat. Komplikace ale nastávají, jestliže vznikne nutnost ovládání jednotlivých akčních členů při oživováni stroje, testování jeho fuqkcí nebo v případě havárie. Zatímco při použití reléové logiky je možné sepnutím přísluěného relé zaktivizovat příslušný akční člen a vyvolat tím požadovanou funkci, při použití programovatelného automatu, kde je propojení relé nahrazeno programem, uloženým v paměti tohoto automatu se musí stroj vybavit speciálním zařízením k ovládání jednotlivých akčních členů nebo speciálním zařízením, které umožňuje přístup do panšti automatu, aby bylo možné vyvolat požadovanou funkci. Věechna tato zařízení jsou značně finančně náročné a při tom zůstávají po větělm času provozu stroje zcela nevyužita.
Výše uvedené nevýhody odstraňuje zapojení pro testování obráběcích strojů, jehož podstata spočívá v tom, že kontrolní blok Je připojen na zadávací blok, jehož výstup je spojen s dekódovacím blokem, napojeným na porovnávací blok, jehož jeden výstup je spojen s paměťovým blokem adresy a druhý výstup s výkonovým blckem na který je napojen také nulovací blok, přičemž paměťový blok a výkonový blok jsou zpětnovazebně propojeny 3 kontrolním blokem.
Příkladné zapojení pro testování obráběcích strojů podle vynálezu je schematicky znázorněno na připojeném výkresu.
Zapojení pro testováni obráběcích strojů řízených automatem a cyklickým čtením paměti je provedeno tak, že kontrolní blok £, tvořený komparátorem součtových a součinových logických obvodů, kde se testuje zadání testovacího režimu stroje, je připojen na vstup zadávacího bloku £ tvořeného tlačítkovými ovládači a číslicovými přejímači. Výstup zadávacího bloku 2 připojen na vstup dekódovacího bloku £, představovaného dekodérem 1 z N kombinačních logických obvodů, jehož výstup je spojen se vstupem porovnávacího bloku £, tvořeným součtovými a součinovými hradly.
Jeden výstup porovnávacího bloku £ je připojen na vstup paměťového bloku £ adresy, tvořeného bietabilními klopnými obvody. Druhý výstup porovnávacího bloku £ je připojen na vstup výkonového bloku 6, tvořeného spínacími prvky, například relátky, tranzistory atd. Na dalěí vstup výkonového bloku 6 je napojen nulovací blok 2, tvořený součinovým hradlem a nulovacím prvkem, například tlačítkovým ovládačem. Paměťový blok £ 8 výkonový blok 6 jsou zpětnovazebně napojeny na kontrolní blok £.
U zapojení, provedeného podle vynálezu, se nejdříve testuje v kontrolním bloku £, zda je zadán kontrolní režim stroje. Při navolení tohoto režimu se zadává do zadávacího bloku 2 kódové číslo akčního členu, který má být sepnut. Toto číslo se přenáší do dekódovacího bloku £, kde je dekódováno na kód 1 z N. Příslušný signál se vede do porovnávacího bloku £, kde se rozhoduje, zda je přenášena adresa výstupní jednotky nebo adresa akčního členu na již zadané výstupní jednotce. V případě, že se jedná o adresu výstupní jednotky, je tato uložena do pole adres v paměťovém bloku 2 8 program se vrací na začátek, kde čeká na zadání dalěího čísla. V případě, že se jedné o adresu akčního členu je přenesen signál na požadovaný výstup výkonového bloku £ a je aktivován příslušný akční člen, čímž dojde k vykonání určité funkce. Po dojití signálu z nulovacího bloku 2, který je také napojen na výkonový blok 6, dojde k vynulování výstupní Jednotky, akční člen se vypne a program se vrací zpět na začátek.
Claims (1)
- PŘEDMĚT VYNÁLEZUZapojení pro testování obráběcích strojů řízených automatem s cyklickým čtením paměti, vyznaěující se tím, že kontrolní blok (1) je připojen na zadávací blok (2), jehož výstup je spojen s dekódovacím blokem (3), napojeným na porovnávací blok (4), jehož jeden výstup je spojen s paměíovým blokem (5) adresy a druhý výstup s výkonovým blokem (6), na který je napojen také nulovací blok (7), přičemž paměíový blok (5) a výkonový blok (6) jsou zpětnovazebně propojeny s kontrolním blokem (1).
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| CS847660A CS243132B1 (cs) | 1984-10-10 | 1984-10-10 | Zapojení pro testování obráběcích strojů |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| CS847660A CS243132B1 (cs) | 1984-10-10 | 1984-10-10 | Zapojení pro testování obráběcích strojů |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| CS766084A1 CS766084A1 (en) | 1985-08-15 |
| CS243132B1 true CS243132B1 (cs) | 1986-05-15 |
Family
ID=5426162
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| CS847660A CS243132B1 (cs) | 1984-10-10 | 1984-10-10 | Zapojení pro testování obráběcích strojů |
Country Status (1)
| Country | Link |
|---|---|
| CS (1) | CS243132B1 (cs) |
-
1984
- 1984-10-10 CS CS847660A patent/CS243132B1/cs unknown
Also Published As
| Publication number | Publication date |
|---|---|
| CS766084A1 (en) | 1985-08-15 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| CA1227274A (en) | Programmable controller having automatic contact line solving | |
| EP0287337A2 (en) | Programming circuit for programmable logic array I/O cell | |
| KR910005615B1 (ko) | 프로그래머블 순차코오드 인식회로 | |
| WO1997050177B1 (en) | Circuit for partially reprogramming an operational programmable logic device | |
| US4025902A (en) | General purpose sequence controller | |
| EP0486991A2 (en) | Programmable logic device | |
| US5452229A (en) | Programmable integrated-circuit switch | |
| KR0172399B1 (ko) | 과전류를 방지하기 위한 번-인 단축회로를 내장한 반도체 메모리 장치 | |
| JPH0512898A (ja) | 半導体集積回路装置 | |
| CS243132B1 (cs) | Zapojení pro testování obráběcích strojů | |
| KR890016442A (ko) | 전자시계용 집적회로 및 전자시계 | |
| KR20030085046A (ko) | 동기 비휘발성 메모리 소자용 독립 비동기 부트 블록 | |
| US6041009A (en) | Apparatus for stabilizing an antifuse used for a memory device | |
| RU2216796C2 (ru) | Электронное запоминающее устройство | |
| US4048622A (en) | Programmable sequence controller | |
| US3950736A (en) | Programmable solid state control for machine tool or process control systems | |
| US6229328B1 (en) | Integrated circuit with a test function implemented by circuitry which identifies the presence of a control signal | |
| KR100229857B1 (ko) | 래치회로 | |
| EP0655742A1 (en) | Integrated device with electrically programmable and erasable memory cells | |
| US4538923A (en) | Test circuit for watch LSI | |
| EP0798744B1 (en) | Timing characterization circuit and method for memory devices | |
| KR100782616B1 (ko) | 메모리 칩 상의 발생기 시스템을 제어하는 제어기, 메모리 칩 상의 원격 시스템을 제어하는 제어기 및 메모리 칩 상의 발생기 시스템을 제어하는 방법 | |
| KR0140161B1 (ko) | 메모리 셀의 검출 및 확인 겸용회로 | |
| US5970014A (en) | Semiconductor memory device having two or more memory blocks | |
| US5384732A (en) | Semiconductor device comprising a function change over switching circuit having a non-volatile storage device |