CS240740B1 - Obvody pro rozhodnutí o možnosti a způsobu obnovy činnosti procesoru - Google Patents
Obvody pro rozhodnutí o možnosti a způsobu obnovy činnosti procesoru Download PDFInfo
- Publication number
- CS240740B1 CS240740B1 CS848149A CS814984A CS240740B1 CS 240740 B1 CS240740 B1 CS 240740B1 CS 848149 A CS848149 A CS 848149A CS 814984 A CS814984 A CS 814984A CS 240740 B1 CS240740 B1 CS 240740B1
- Authority
- CS
- Czechoslovakia
- Prior art keywords
- output
- circuit
- input
- processor
- instruction
- Prior art date
Links
- 238000000034 method Methods 0.000 title claims description 6
- 238000011156 evaluation Methods 0.000 claims description 10
- 238000004364 calculation method Methods 0.000 abstract description 3
- 230000001629 suppression Effects 0.000 description 6
- 238000002474 experimental method Methods 0.000 description 3
Landscapes
- Hardware Redundancy (AREA)
- Retry When Errors Occur (AREA)
Abstract
Řešení se týká oboru výpočetní techniky.
Vynález řeší problém rozhodování, kdy je
možné a jakým způsobem provést opakování
činnosti procesoru po náhodné poruše
tak, aby nedošlo ke ztrátě výpočtu. Dosahuje
toho tím, že obsahuje speciální obvody,
na základě jejichž výstupů dokáže řídicí mikroprogram,
uložený v jiné části, počítače,
rozhodnout o způsobu obnovy činnosti procesoru.
Řešení je možno použít v oboru výpočetní
techniky.
Description
Řešení se týká oboru výpočetní techniky. Vynález řeší problém rozhodování, kdy je možné a jakým způsobem provést opakování činnosti procesoru po náhodné poruše tak, aby nedošlo ke ztrátě výpočtu. Dosahuje toho tím, že obsahuje speciální obvody, na základě jejichž výstupů dokáže řídicí mikroprogram, uložený v jiné části, počítače, rozhodnout o způsobu obnovy činnosti procesoru. Řešení je možno použít v oboru výpočetní techniky.
Vynález se týká obvodů, které v součinnosti se speciálním mikroprogramem servisního procesu umožňují rychlé rozhodnutí o možnosti a způsobu obnovy činnosti operačního procesoru po náhodné poruše.
Dosavadní známá zapojení provádějí obnovu činnosti po poruše opakováním jeho činnosti od určitého bodu návratu. V případě blízkého bodu návratu, například zopakováním poslední mikroinstrukce, je procento úspěšnosti nového· pokusu malé. V případě použití vzdálenějšího bodu návratu je nutno vybavit procesor obvody pro zapamatování všech vstupních informací, vztahujících se k tomuto bodu návratu, což s sebóu přináší značný nárůst materiálu a zpomalení činnosti procesoru.
Uvedené nevýhody známých zapojení odstraňuje řešení podle vynálezu, jehož podstatou je, že na první vstup obvodu povolení opakování instrukce je připojen výstup registru mikroinstrukce, jehož druhý výstup je spojen se vstupem dekodéru začátku mikroprogramu instrukce a jeho výstup je připojen na druhý vstup obvodu povolení opakování Instrukce a současně na prvý vstup obvodu identifikace větve mikroprogramu, na jehož druhý vstup je připojen výstup adresového registru. Výstup kontrolních obvodů je spojen se vstupem obvodu vyhodnocení poruch a současně se vstupem obvodu pro potlačení uložení výsledků mikroinstrukce. První vstup řadiče operačního procesoru je spojen s výstupem obvodu vyhodnocení poruch, jeho druhý vstup je připojen na výstup obvodu pro potlačení uložení výsledků mikroinstrukce, a na jeho třetí vstup je připojena sběrnice servisního· procesoru. Se sběrnicí servisního procesoru jsou také spojeny výstup obvodu povolení opakování instrukce a výstup obvodu identiflkace větve mikroprogramu, dále výstup obvodu vyhodnocení poruch a výstup obvodu pro potlačení uložení výsledků mikroinstrukce.
Toto zapojení má proti známým zapojením následující výhody. Při činnosti operačního procesoru se průběžně hodnotí stupeň rozpracování instrukce a v případě náhodné poruchy se podle typu poruchy a podle stavu jednotlivých bloků procesoru určí nejvhodnější způsob obnovy činnosti procesoru, bud' novým spuštěním mikroprogramu instrukce, opakováním činnosti asynchronně pracujícího bloku procesoru, nebo· opakováním mikroinstrukce, takže počet neopravitelných náhodných poruch je njinimální. V případě opakovaného spuštění mikroprogramu instrukce se využívá skutečnosti, že u většiny instrukcí nedochází v průběhu celého mikroprogramu nebo jeho značné části ke ztrátě vstupních informací. Není tedy třeba tyto informace zapamatovávat ve zvláštních k tomu určených obvodech, ale stačí registrovat situace, ve kterých dochází ke ztrátě vstupních Informací, nebo kdy z jiného důvodu nelze mikroprogram opakovat a v těchto případech nový pokus zakázat. Účinnost nového· pokusu je pak sice nižší, ale výhodou jsou minimální materiálové nároky, a to, že činnost obvodů podle vynálezu probíhá paralelně s činností funkčních obvodů a nemá tedy vliv na rychlost počítače. Kromě toho je procento neúspěšnosti nového pokusu sníženo použitím obvodů, které umožňují opakování mikroinstrukce nebo opakování činnosti asynchronně pracujících bloků procesoru.
Zapojení podle vynálezu je schematicky znázorněno na připojeném výkresu.
Na první vstup obvodu 2 povolení opakování' instrukce je připojen výstup 11 registru 1 mikroinstrukce, jehož druhý výstup 12 je spojen se vstupem dekodéru 3 začátku mikroprogramu instrukce a jeho výstup 31 je připojen na druhý vstup obvodu 2 povolení opakování instrukce a současně na prvý vstup obvodu 5 identifikace větvemi mikroprogramu, na jehož druhý vstup je připojen výstup 41 adresového registru 4. Výstup 91 kontrolních obvodů 9 je spojen se vstupem obvodu 6 vyhodnocení poruch, a současně se vstupem obvodu 7 potlačení uložení výsledků mikroinstrukce.
První vstup řadiče 8 operačního procesoru je spojen s výstupem Bl obvodu B vyhodnocení poruch, jeho druhý vstup připojen na výstup 71 obvodu 7 pro potlačení uložení výsledků mikroinstrukce a na jeho třetí vstup je připojena sběrnice 01 servisního procesoru. Se sběrnicí 01 servisního procesoru jsou také spojeny výstup 21 obvodu 2 povolení opakování instrukce a výstup 51 obvodu 5 identifikace větve mikroprogramu, dále výstup 62 obvodu 6 vyhodnocení poruch a výstup 72 obvodu 7 pro potlačení uložení výsledků mikroinstrukce.
Obvod 2 povolení opakování instrukce rozhoduje o tom, zda je možno provést nový pokus návratu na začátek mikroprogramu instrukce, Signálem z dekodéru 3 začátku mikroprogramu instrukce se obvod nastaví do stavu, který povoluje v případě vzniku poruchy opakování mikroprogramu instrukce od začátku. Hranici, za kterou již není možný návrat na začátek mikroprogramu, stanoví autor mikroprogramu již při jeho tvorbě a tuto informaci zakóduje do mikroinstrukce. Při průchodu mikroprogramu touto hranicí se obvod 2 povolení opakování instrukce zastaví do stavu, který zakazuje opakování mikroprogramu instrukce.
Nelze-li již provést nový pokus opakováním celé instrukce, je možno provést nový pokus zopakováním poslední mikroinstrukce. Podmínkou je, že porucha nastala v rámci zpracování mikroinstrukce dostatečně včas, aby obvod 7 pro potlačení uložení výsledků mikroinstrukce stačil prostřednictvím řadiče operačního procesoru 8 zabránit uložení chybných výsledků.
Obvod 5 identifikace větve mikroprogramu informuje o tom, jakou činností se mikroprogram operačního procesoru v době poruchy zabýval, např. zpracováním instrukce, zpracováním požadavku na přerušení programu, nulováním procesoru apod. Dosahuje toho tím, že začátky jednotlivých větví mikroprogramu leží na předem stanovených adresách řídicí paměti operačního procesu. Obvod 5 identifikace větve mikroprogramu registruje a pamatuje si průchod mikroprogramu těmito vybranými adresami. Začátek větve mikroprogramu, která zpracovává instrukce, je indikován odlišným způsobem, a to na základě signálu z dekodéru 3 začátku mikroprogramu instrukce, který je připojen na výstup registru 1 mikroinstrukce. Výstup obvodu 5 identifikace větve mikroprogramu rozhoduje o mož6 nosti a modifikuje způsob provedení nového pokusu.
Další důležitou informací pro rozhodnutí o možnosti a způsobu provedený nového pokusu je typ poruchy, která v procesoru vznikla.
Kontrolní obvody 9, které hlídají činnost jednotlivých obvodů procesoru, signalizují vznik poruchy do obvodu 6 vyhodnocení poruch. Na základě výstupu z tohoto obvodu pak mikroprogram servisního procesoru rozhodne, zda vzniklá porucha nebrání provedení nového pokusu a určí způsob, jakým bude činnost procesoru obnovena. Zároveň je možno těchto obvodů využít pro lokalizaci poruchy. Zapojení podle vynálezu lze s výhodou použít v procesorech číslicových počítačů.
Claims (1)
- pRedmEtObvody pro rozhodnutí o možnosti a způsobu obnovy činnosti procesoru po poruše, vyznačené tím, že na první vstup obvodu (2) povolení opakování instrukce, je připojen výstup (11) registru (1.) mikroinstrukce, jehož druhý výstup (12) je spojen se vstupem dekodéru (3) začátku mikroprogramu instrukce, jehož výstup (31) je připojen na druhý vstup obvodu (2) povolení opakování instrukce a současně na prvý vstup obvodu (5) identifikace větve mikroprogramu, na jehož druhý vstup je připojen výstup (41) adresového registru (4), přičemž výstup (91) kontrolních obvodů (9) je spojen se vstupem obvodu (6) vyhodnocení poruch a současně se vstupem obvodu (7) pro potlačení uložení výsledků mikrovynalezu instrukce, dále je první vstup řadiče (8) operačního procesoru spojen s výstupem (61) obvodu (6) vyhodnocení poruch, druhý vstup řadiče (8) operačního procesoru je spojen s výstupem (71) obvodu (7) pro potlačení uložení výsledků mikroinstrukce a za třetí vstup řadiče (8) operačního procesoru je připojena sběrnice (01) servisního procesoru, přičemž s touto sběrnicí (01) servisního procesoru jsou spojeny také výstup (21) obvodu (2) povolení opakování instrukce a výstup (51) obvodu (5) identifikace větve mikroprogramu, dále výstup (62) obvodu (6) vyhodnocení poruch a vý-. stup (72) obvodu (7) pro potlačení uložení výsledků mikroinstrukce.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CS848149A CS240740B1 (cs) | 1984-10-25 | 1984-10-25 | Obvody pro rozhodnutí o možnosti a způsobu obnovy činnosti procesoru |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CS848149A CS240740B1 (cs) | 1984-10-25 | 1984-10-25 | Obvody pro rozhodnutí o možnosti a způsobu obnovy činnosti procesoru |
Publications (2)
Publication Number | Publication Date |
---|---|
CS814984A1 CS814984A1 (en) | 1985-07-16 |
CS240740B1 true CS240740B1 (cs) | 1986-02-13 |
Family
ID=5431687
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CS848149A CS240740B1 (cs) | 1984-10-25 | 1984-10-25 | Obvody pro rozhodnutí o možnosti a způsobu obnovy činnosti procesoru |
Country Status (1)
Country | Link |
---|---|
CS (1) | CS240740B1 (cs) |
-
1984
- 1984-10-25 CS CS848149A patent/CS240740B1/cs unknown
Also Published As
Publication number | Publication date |
---|---|
CS814984A1 (en) | 1985-07-16 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR920001997B1 (ko) | 계산 시스템내의 고장 회복 방법 및 장치 | |
US6785842B2 (en) | Systems and methods for use in reduced instruction set computer processors for retrying execution of instructions resulting in errors | |
US7698594B2 (en) | Reconfigurable processor and reconfiguration method executed by the reconfigurable processor | |
JPH06168146A (ja) | 仮想計算機方式 | |
US5003458A (en) | Suspended instruction restart processing system based on a checkpoint microprogram address | |
US10394641B2 (en) | Apparatus and method for handling memory access operations | |
EP0023821A2 (en) | Apparatus and method for checking a memory and a computer system including a memory and apparatus for checking the memory | |
US5146569A (en) | System for storing restart address of microprogram, determining the validity, and using valid restart address to resume execution upon removal of suspension | |
JP2770913B2 (ja) | パリティの置換装置及び方法 | |
US10922180B2 (en) | Handling uncorrected memory errors inside a kernel text section through instruction block emulation | |
CS240740B1 (cs) | Obvody pro rozhodnutí o možnosti a způsobu obnovy činnosti procesoru | |
JP2513060B2 (ja) | 故障回復型計算機 | |
JPS5939052B2 (ja) | 情報処理装置及び方法 | |
JPS60142747A (ja) | 命令再実行制御方式 | |
JPS62267869A (ja) | ベクトル・プロセツサにおける演算例外時の処理方式 | |
JPH07182165A (ja) | コミット条件付き命令の処理方法およびその装置 | |
JPS59128640A (ja) | マイクロプログラム方式計算機のオンライントレ−ス方式 | |
JPH0233173B2 (cs) | ||
JP2786215B2 (ja) | 再開処理制御方式 | |
EP0610856A1 (en) | Error recovery mechanism for software visible registers in computer systems | |
Tyrrell et al. | Hardware support for backward error recovery | |
JPS6212545B2 (cs) | ||
JPS621049A (ja) | メモリのアクセス制御方式 | |
KR850700168A (ko) | 브랜치(branch) 제어방식 | |
JPS60134971A (ja) | ベクトル処理装置 |