CS240155B1 - Stejnosměrný napájecí zdroj elektronických obvodů a ochranou - Google Patents

Stejnosměrný napájecí zdroj elektronických obvodů a ochranou Download PDF

Info

Publication number
CS240155B1
CS240155B1 CS835041A CS504183A CS240155B1 CS 240155 B1 CS240155 B1 CS 240155B1 CS 835041 A CS835041 A CS 835041A CS 504183 A CS504183 A CS 504183A CS 240155 B1 CS240155 B1 CS 240155B1
Authority
CS
Czechoslovakia
Prior art keywords
voltages
input
output
ripple
unstabilized
Prior art date
Application number
CS835041A
Other languages
English (en)
Other versions
CS504183A1 (en
Inventor
Emil Hrzan
Petr Petrasek
Original Assignee
Emil Hrzan
Petr Petrasek
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Emil Hrzan, Petr Petrasek filed Critical Emil Hrzan
Priority to CS835041A priority Critical patent/CS240155B1/cs
Publication of CS504183A1 publication Critical patent/CS504183A1/cs
Publication of CS240155B1 publication Critical patent/CS240155B1/cs

Links

Landscapes

  • Emergency Protection Circuit Devices (AREA)

Abstract

Stejnosměrný napájecí zdroj elektronických obvodů s ochranou slouží k napájení elektronických obvodů všech druhu. Předností popisovaného zařízení je, že chrání napájené obvody před zničením vlivem nepřípustného zvýšení, nesymetrií nebo zvlněním výstupních napětí napájecího zdroje. Zařízení je složeno ze zdroje dvou symetrických nestabilizovaných napětí, dvou jistících prvků, stabilizátoru se dvěma symetrickými výstupními napětími, obvodu pro vyhodnocení nesymetrie a zvlnění nestabilizovaných napětí a nepřípustných velikostí stabilizovaných napětí a dvou polovodičových spínačů.

Description

Vynález se týká stejnosměrného napájecího zdroje elektronických obvodů s ochranou.
U dosud známých systémů bylo použito takových zapojenou kterých při poruše ve stejnosměrném napájecím zdroji nebo v napájených obvodech docházelo k nepřípustnému zvýšení, nesymetrii nebo zvlnění výstupních napětí napájecího zdroje, což vedlo v některých případech k poškození napájených obvodů.
Systém podle vynálezu, jehož podstata spočívá v tom, že prvý výstup zdroje dvou symetrických nestabilizováných napětí je připojen přes prvý jistící prvek jednak na první vstup stabilizátoru se dvěma symetrickými výstupními napětími a jednak na prvý vstup obvodu pro vyhodnocení nesymetrie a zvlnění nestabiliz ováných napětí a nepřípustných velikostí stabilizovaných napětí a na třetí vstup prvého polovodičového spínače, přičemž prvý výstup stabilizátoru se dvěma symetrickými výstupními napětími je připojen jednak na čtvrtý vstup prvého polovodičového spínače, jednak ha druhý vstup obvodu vyhodnocení nesymetrie a zvlnění nestabilizovaných napětí a nepřípustných velikostí stabilizovaných napětí, jenž je prvým výstupem zapojení. Druhý výstup zdroje dvou symetrických nestabilizovaných napětí je připojen jednak na druhý vstup stabilizátoru se dvěma symetrickými výstupními napětími a jednak na třetí vstup obvodu vyhodnocení nesymetrie a zvlnění nestabilizovaného napětí a nepřípustných velikostí stabilizovaných napětí jednak na druhý vstup prvého polovodičového spínače a na druhý vstup druhého polovodičového spínače, jenž je druhým výstupem zapojení. Třetí výstup zdroje dvou symetrických nestabilizovaných napětí,, je připojen přes druhý jistící prvek jednak na třetí vstup stabilizátoru se dvěma symetrickými výstupními napitími a jednak na i,
3240 US čtvrtý vstup druhého polovodičového spínače a na pátý vstup obvodu vyhodnocení nesymetrie a zvlnění ne stabilizovaných napětí a nepřípustných velikostí stabilizovaných napětí. Druhý výstup stabilizátoru se dvěma symetrickými vÝstupn-fm-i napětími je připojen na třetí vstup druhého polovodičového spína^A a na čtvrtý vstup obvodu vyhodnocení nesymetrie a zvlnění nestabilizovaných napětí a nepřípustných velikostí stabilizovaných napětí, jenž je třetím výstupem zapojení. Prvý výstup obvodu vyhodnocení nesymetrie a zvlnění destabilizovaných napětí a nepřípustných velikostí stabilizovaných napětí je připojen na prvý vstup prvého polovodičového spínače. Druhý výstup obvodu vyhodnoceni nesymetrie a zvlnění ne stabilizovaných napětí a nepřípustných velikostí stabilizovaných napětí je připojen na první vstup druhého polovodičového spínače.
Hlavní výhodou stejnosměrného napájecího zdroje elektronických obvodů s ochranou podle vynálezu spočívá v tom, že svými vlastnostmi chrání napájené elektronické zařízení, jehož cena je mnohonásobně vyšší, dále před poruchou nebo úplxýn zničením, které může nastat při poruše ve stejnosměrném n?pájecím zdroji nebo v napájených elektronických obvodech.
Další výhodou je, že zařízení se jednoduše seřizuje a je nenáročné na údržbu.
Stejnosměrný napájecí zdroj elektronických obvodů s ochranou podle vynálezu je zřejwý z přiloženého vyobrazení, které znázorňuje napájecí zdroj svýstupními stabilizovanými napětími s ochranou.
Systém podle vynálezu sestává z prvého výstupu 1.1 zdroje 1 dvou symetrických nestabilizováných napětí, jenž je připojen přes prvý jistící prvek 2 jednak na první vstup 4.1 stabilizátoru 4 se dvěma symetrickými výstupními napětími, jednak ra prvý vstup 2x1 obvodu χ pro vyhodnoceni nesymetrie a zvlnění nestabilizováných napětí a nepřípustných velikostí stabilizovaných napětí a na třetí vstup 6.3 prvého polovodičového spínače 6. Prvý výstup 4.4 stabilizátoru 4 se dvěma symetrickými výstupními napětími, připojený jednak na čtvrtý vstup 6.4 prvého polovodičového spínače 6 a jednak na druhý vstup 3.2
240 155 obvodu vyhodnocení nesymetrie a zvlnění nestabilizovaných napětí a-nepřípustných velikostí stabilizovaných napětí, jenž je prvým výstupem zapojení* Druhý výstup' 1*2 zdroje 1 dvou symetrických nestabilizovaných napětí, připojený jednak na druhý vstup 4*2 stabilizátoru 4 se dvěma symetrickými výstupními napětími a jednak na třetí vstup obvodu £ vyhodnocení nesymetrie a zvlnění nestabilizovaných napětí a nepřípustných velikostí stabilizovaných napětí, ne druhý vstup 6*2 prvého polovodičového spínače 6 a na druhý vstup druhého polovodičového spínače £,jenž je druhým výstupem mapojení.“Třetí výstup 1*3 zdroje 1 dvou symetrických nestabilizovaných napětí, připojený přes druhý jistící prvek jednak na třetí vstup 4*3 stabilizátoru 4 se dvěma symetrickými výstupními napětími a jednak na čtvrtý vstup 7*4 druhého polovodičového spínače £ a dále na pátý vstup 3 »5 obvodu £ vyhodnocení nesymetrie a zvlnění nestabilizovaných napětí a nepřípustných velikostí stabilizovaných napětí. Druhý výstup 4*3 stabilizátoru 4 se dvěma symetrickými výstupními napětími, připojený na třetí vstup Ztž druhého polovodičového spínače £ a na čtvrtý vstup 3»4 obvodu £ vyhodnocení nesymetrie a zvlnění nestabilizovaných napětí a nepřípustných velikostí stabilizovaných napětí, jenž je třetím výstupem zapojení, ^rvý výstup 3«θ obvodu £ vyhodnocení nesymetrie a zvlnění nestabilizovaných napětí a nepřípustných velikostí stabilizovaných napětí je připojen na prvý vstup 6,1 prvého polovodičového spínače 6. Druhý výstup žtZ obvodu 2 vyhodnocení nesymetrie a zvlnění nestabilizovaných napětí a nepřípustných velikostí stabilizovaných, napětí je připojen na prvý· vstup 7*1 druhého polovodičového spínače £. Obvod £ vyhodnocení nesymetrie a zvlnění nestabilizovaných napětí a nepřípustných velikostí stabilizovaných napětí obsahuje odpory Rl* R2* R3* R4* R3* R6 R£, R8,R£, R1Q, Rll* R12, R13* R14* R13* R16, Rl£, R18, R19* R20, R21, R22* R23* R24* kondenzátory Cl, 02 * 03* 04, 03* 06, Zenercvy diody Z3, Z4* Z£, Z8, Z£, Z13* Z13* Z16, diody VI, V 10 s tranzistory T2, T6* T£, Til, T12* T14 . K prvnímu vstupu Žxi obvodu £ vyhodnocení nesymetrie a zvlnění nestabilizovaných napětí a nepřípustných velikostí stabilizovaných napětí
240 155 je připojen, jedním koncem prvý kondenzátor C 1, jehož druhý konec je připojen jednak přes druhý odpor R2 na katodu pr\é diody VI a jednak přes prvý odpor Rl na třetí vstup 5»3 obvodu 2 vyhodnocení nesymetrie a zvlnění nestabilizovaných napětí a nepřípustných velikostí stabilizovaných napětí.
.\noda prvé diody VI je připojena jednak k bázi prvého tranzistoru T 2 a jednak přes paralelně spojený druhý kondenzát or C 2 a třetí odpor Rř. na třetí vstup ŽsŽ obvodu 2 vyhodnocení nesymetrie a zvlnění nestabilizovaných napětí a nepřípustných velikostí stabilizovaných napětí, K pátému vstupu £•2. obvodu 2 vyhodnocení nesymetrie a zvlnění nestabilizovaných napětí e nepřípustných velikostí stabilizovaných napětí je připojen jedním koncem třetí kondenzátor Ó 4, jehož druhý konec je připojen jednak přes čtvřtý odpor R 14 na anodu druhé diody V 10 a jednak přes pátý odpor R 15 na třetí vstup 5.ř obvodu 2 vyhodnocení nesymetrie a zvlnění nestabilizovsných napětí a nepřípustných velikostí stabilizovaných napětí. Katoda druhé diody V 10 je připojena jednak k bázi druhého tranzistoru T 11 a jednak přes paralelně spojený čtvrtý kondenzátor C 5 a šestý odpor R 15 na třetí vstup 5*5 obvodu 2 vyhodnocení nesymetrie a zvlnění nestabilizovaných napětí a nepřípustných velikostí stabilizovaných napětí. Kolektor prvého tranzistoru T 2 je připojen na pátý vstup5.5 obvodu 2 vyhodnocení nesymetrie a zvlnění nestabilizovarých napětí s nepřípustných velikostí stabilizovaných napětí. Kolektor druhého tranzistoru T 11 je připojen na prvý· vstup obvodu 2 vyhodnocení nesymetrie a zvlnění nestabilizovaných napětí a nepřípustných velikostí stabilizovaných napětí. Emitor prvého tranzistoru Tg je připojen jednak přes sedmý odpor R4 na třetí vstup 5.5 obvodu 2 vyhodnocení nesymetrie a zvlnění nestsbilizovaných napětí a nepřípustných velikostí stabilizovaných napětí a přes osmý odpor R£ do společného bodu,kam je dále připojena anoda prvé generový diody Z4, báze třetího a čtvrtého tranzistoru T6 a T12 a je-'en konec devátého odporu R18, který je druhým koncem připojen jednak na emitor druhého tranzistoru T 11 a dále přes desátý odpor R 16 na třetí vstup ΣλΣ. obvodu 2 vyhodnocení nesymetrie a zvlnění nestsbilizovaných napětí
240 155 a nepřípustných velikostí stabilizovaných napětí. Katoda prvé Zenerovy diody Z‘4 je připojena na katodu druhé Zenerovy diody Zj5, jejíž anoda je připojena do společného hodu dvou s^-7 riově řazených odporů R6 a R 17 , přičemž druhý konec4^^po-c^e^° ru R 6 je připojen k prvému vstupu 5,1 a druhý konec^oápo-^®^0 ru R 17 k pátému vstupu 5,5 obvodu 2 vyhodnocení nesymetrie a zvlnění nestabilizovaných napětí a nepřípustných velikostí stabilizovaných napětí, Emitory třetího a čtvrtého tranzistoru T 6 a T 12 jsou připojeny jednak na třetí vstup 5«3. obvodu 2 vyhodnocení nesymetrie a zvlnění nestabilizovaných napětí a nepřípustných velikostí stabilizovaných napětí a jednak na sériově spojený třináctý odpor R9 a čtrnáctý odpor R8, připojené ke kolektoru třetího tranzistoru T 6, a na sériově spojený patnáctý odpor R 21 a šestnáctý odpor R 20, připojené' ke kolektoru čtvrtého tranzistoru T 12. Kolektor třetího tranzistoru T6 je připojen na anodu třetí Zenerovy diody Z5 , která je svou katodou připojena přes sedmnáctý odpor R 7 jednak na druhý výstup 52 obvodu 2 vyhodnoceni nesymetrie a zvlnění nestabilizovaných napětí a jednak na jeden konec osmnáctého odporu R 11. Kolektor čtvrtého tranzistoru T 12 je připojen na katodu čtvrté Zenerovy diody Z13« jejiž anoda je připojena přes devatenáctý odpor R 19 jednak na čtvrtý vstup obvodu 2 vyhodnocení nesymetrie a zvlnění nestabilizovaných napětí a nepřípustných velikostí stabilizovaných napětí a jednak na ječen konec dvacátého odporu R 23» Společný bod třináctého odporu R 9 a čtrnáctého odporu R8 je připojen jednak na bázi pátého tranzistoru a jednak přes pátý kondenzátor na jeho kolektor, který je přes dvacátý první odpor R 10 připojen na prvý vstup 5 «1 obvodu 2 vyhodnocení nesymetrie a zvlnění nestabilizovaných napětí a nepřípustných velikostí stabilizovaných napětí. Společný bod patnáctého odporu R 21 a šestnáctého odporu R 20 je připo_ jen jednak na bázi šestého tranzistoru T 14 a jednak je přes šestý kondenzátor C 6 připojen na jeho kolektor, který je přes dvacátý druhý odpor R 22 připojen na pátý vstup Σώ obvodu 2 vyhodnocení nesymetrie a zvlnění nestabilizovaných. napětí a nepřípustných velikostí stabilizovaného napětí.
240 155
- ? “
Smitory pátého tranzistoru T 7 a šestého tranzistoru T 14 jsou připojeny ke společnému hodu dvacátého třetího odporu R 12 a dvacátého čtvrtého odporu R 24 , který je připojen ke třetímu vstupu 5.5 ohvodu £ vyhodnocení nesymetrie a zvlnění nestabilizovaných napětí a nepřípustných velikostí stabilizovaných napětí. Druhý konec dvacátého třetího odporu R Í2 je připojen na jeden konec jedenáctého odporu R 6 a dále připojen na druhý vstup obvodu 2 vyhodnocení nesymetrie a zvlnění nestabilizovaných napatí a nepřípustných velikostí stabilizovaných napětí, Do společného bodu dvacátého třetího odporu R 12 a osmnáctého odporu R 11 je připojena svou katodou pátá Zenerova dioda Z 9, jgíž anoda je připojena anodu šesté Zenerovy diody Z 8, připojené ke kolektoru pátého tranzistoru T 7« Společný bod páté a šesté Zenerovy diody Z 9 a 2 8 je prvým výstupem 5,6 obvodu £ vyhodnocení nesymetrie a zvlnění nestabilizovaných napětí a nepřípustných velikostí stabilizovaných napětí. Do společného bodu dvacátého odporu R 25 a dvacátého čtvrtého odporu R 24 je připojena svojí anodou sedmá Zenerova dioda Z 15. jejíž katoda je připojena na katodu osmé Zenerovy diody Z 16, jejíž ano da je propojena ke kolektoru šestého tranzistoru T 14. Společ ný bod sedmé a osmé Zenerovy diody Z 15 a Z 16· je druhým výstupem 5*7 obvodu £ vyhodnocení nesymetrie a zvlnění nestabilizovaných napětí a nepřípustných velikostí stabilizovaných napětí. Prvý polovodičový spínač 6 se skládá z odporů R 25.
R 26. R 27, R 26 , diod Y 19, V 21. Y 22 a tranzistorů T 17, T lo, T 20. Na prvý vstup 6.1 prvého polovodičového spínače 6 je připojena báze sedmého tranzistoru T 1^ jehož emitor je připoden jednak na druhý vstup 6.2 prvého polovodičového spínače 6 a jednak na jeden konec dvacátého pátého odporu R 27 a na emitor osmého tranzistoru T 20 a anodu třetí diody V 22. Kolektor sedmého transistoru T 17 je připojen na jeden konec dvacátého šestého odporu R 25, jehož druhý konec je připojen jednak na jeden konec dvacátého sedmého odporu R 26 a jednak na bázi devátého tranzistoru T 18. Druhý konec dvacátého sedmého odporu R 26 je připojen jednak na emitor devátého tranzistoru T 18 a jednak do společného bodu, vytvořeného spojením katod čtvrté diody V 19, páté diody Y 21 a kolektoru osného tranzistoru T 20. Anoda čtvrté diody Y 19
240 155 je připojena na třetí vstup 6,3 prvého polovodičového spínače 6. Anoda páté diody V 21 je společně s katodou šesté diody V 22 připojena na čtvrtý vstup 6,4.prvého polovodičového spínače 6. ^ruhý konec dvacátého pátého odporu B 27 je připojen společně s jedním koncem dvacátého osmého odporu B 28, jehož druhý konec je připojen na hází osmého tranzistoru T 20, a na. kolektor devátého tranzistoru T 18, Druhý polovodičový spínač £ se skládá z dvacátého devátého odporu B 29 , z diod V 23, V 26, 7 27 , a z tranzistorů T 23 T 24 . Ha prvý vstup Zxl druhého polovodičového spínače 7 je připojena táze desátého tranzistoru T 23 . «Jeho emitor je připojen jednak na druhý vstup 7,2 druhého polovodičového spínače £ a jednak na kolektor jedenáctého tranzistoru T 24 a na katodu sedmé diody 7 2,5» Ha kolektor desátého tranzistoru lB5je připojen jeden konec dvacátého devátého odporu R 29 , jehož druhý konec je připojen na bázi jedenáctého tranzistoru T 24,přičemž na jeho emitor jsou připojeny svými anodami osmá dioda 7 26 a devátá dioda 7 27 · Ke katodě osné diody V 2,6 je připojena anoda sedmé diody 7 23 a obě společně jsou připojeny na třetí vstup 7«3 druhého polovodičového spínače £. Katoda deváté diody 7 27 je připojena na čtvrtý vstup 7.4 druhého polovodičového spínače £,.
Systém podle vynálezu pracuje tak, že zdroj 1 dvou symetrických nestabilizovaných napětí má na svém prvém výstupu 1,1 kladné napětí, na svém druhém výstupu 1.2 má nulové napětí a na svém třetím výstupu 1,3 má záporné napětí. Stabilizátor 4 se dvěma symetrickými výstupními napětími má na svém prvém výstupu 4,4 kladné napětí a na svém druhém výstupu 4,3 záporné napětí. Obvod 2 vyhodnocení nesymetrie a zvlnění nestabilizováných napětí a nepřípustných velikostí stabilizovaných napětí vyhodnocuje nesymetrii výstupních napětí zdroje 1 dvou symetrických nestabilizovaných napětí obvodem, skládajícím se z jedenáctého a dvanáctého odporu B_ Ά * SJ2 a z prvé a druhé Ženerovy diody Z_4 , epřípustné zvlnění výstupních napětí zdroje 1 dvou symetrických nestabilizovaných napětí ae vyhodnocuje obvodem obsahujícím odpory B 1« R 2, R 3» B 4, R 3 , B 13> B 14« R 13« B 16 a B 18 , kondenzátory C 1 ,
240 155
C 2, 0 5 a C 4, diody V 1 a V 10 a tranzistory T 2, T 11, Nepřípustný pokles jednoho něho obou výstupních napětí stabilizátoru 4 se dvěma symetrickými výstupními napětími je vyhodnocen obvodem skládajícím se ze třetího tranzistoru T 6 a čtvrtého tranzistoru T 12, třetí a čtvrté Zenerovy diody Z 5 a Z_l2 a sedmnáctého a devatenáctého odporu R 7 a R J2 · Aby se vyloučila chybná funkce obvodu vyhodnocení nesymetrie a zvlnění bestabilizovaných napětí a nepřípustných velikostí stabilizovaných napětí při zapínání zdroje 1 dvou symetrických nestabilizovaných napití, obsahuje zpožďovací v
obvod, který zpožďuje vyhodnocení výše ujedených poruch. Tento obvod se skládá z odporů R 8, R 9¾¾310« R 21,P 22 z kondenzátorů C-2, C_6, Zenerových diod Z 8, Z 16 a tranzistorů T 7« T 14. Vyhodnocení nedovolených zvýšení výstupních napětí stabilizátoru 4 se dvěma symetrickými výstupními napětími je provedeno obvodem skládajícím se z odporů R 11 ,
R. 12 ,R 25, P 24 a Zenerových diod Z Z 15. První polovodičový spínač 6 je tranzistorový zesilovač , který při kladném napětí určité velikosti na svém prvém vstupu 6,1 zkratuje kladné napětí na svém třetím vstupu 6.3 a kladné napětí na svém čtvrtém vstupu 6.4 vůči nulovému napětí. Diody V 19 a V 21 oddělují třetí a čtvrtý vstup 6.5 a 6.4. Třetí dioda V 22 chrání prvý výstup 4.4 stabilizátoru 4 se dvěma symetrickými výstupními napětími před připojením externího záporného napětí. Druhý polovodičový spínač 2 3® tranzistorový zesilovač, který při záporném napětí určité velikosti na svém druhém vstupu 7.2 zkratuje záporné napětí na svém čtvrtém vstupu 7.4 a záporné napětí na svém třetím vstupu
7.5
V následujícím textu je několik příkladů funkce zapojení. Při poruše stabilizátoru 4 se dvěma symetrickými výstupními napětími,hterá se projeví nedovoleným zvýšením jeho kladného výstupního napětí, se zvýší napětí ve společném bodě osmnáctého a dvacátého třetího odporu R 11 a R 12 v obvodu £ vyhodnocení nesymetrie a zvlnění nestabilizovaných napětí a nepřípustných velikostí stabilizovaných napětí natolik, že se objeví kladné napětí na prvém vstupu 6.1 prvé240 15S ho polovodičového spínače 6 a ten omezí nedovolené zvýšení kladného výstupního napětí stabilizátoru 4 se dvěma symetrickými výstupními napětími a po určitém časovém okamžiku způsobí výpadek prvého jistícího prvku 2,a tím odpojí kladné napětí od prvého vstupu 4.1 stabilizátoru 4 se dvěma symetrickými výstupními napětími. Výpadkem prvého jistícího prvku 2 se poruší symetrie kladného napětí na vstupech stabilizátoru 4 se dvěma symetrickými výstupními napětími. Následkem toho se objeví záporné napětí i na druhém výstupu 5»? obvodu £ vyhodnoceni nesymetrie a zvlnění nestabilizovaných napětí a nepřípustných velikostí stabilizovaných napětí, které způsobí prostřednictvím druhého polovodičového spínače £ výpadek druhého jistícího prvku Poškozený stabilizátor 4 se dvěma symetrickými výstupními napětími je tedy odpojen od obou napájecích kladných napětí. Obdobně funguje zapojení při poruše stabilizátoru 4 se dvěma symetrickými výstupními napětími, která se projeví nedovoleným zvýšením jeho záporného výstupního napětí. Při poruše stabilizátoru 4 se dvěma symetrickými výstupními napětími, která má za následek nedovolené snížení jeho kladného výstupního napětí, se kladné napětí na kolektoru třetího tranzistoru i 6 sníží natolik, že se pátý tranzistor ? 7 uzavře. Na prvém výstupu 5.6 obvodu £ hodnocení nesymetrie a zvlnění nestabilizovaného napětí a nepřípustných velikostí stabilizovaných napětí je pak kladné napětí. Obdobně jako v předchozím případě jsou odpojeny prvý a třetí vstup 4. Λ stabilizátoru 4 se dvěma sy met laickými výstupními napětími od prvého a třetího*!.1. a 1.5 výstupu zdroje 1 dvou symetrických nestabilizovaných napětí. Jestliže dojde ke snížení velikosti výstupních napětí stabilizátoru 4 se dvěma symetrickými výstupními napětími vlivem podstatného snížení obou výstupních napětí zdroje £ symetrických nestabilizovaných napětí, je funkce zapojení blokována, nebot napětí na prvém a pátém vstupu 5*1 a 5»5 obvodu £ vyhodnocení nesymetrie a zvlnění nestabilizovaných napětí a nepřípustných velikostí stabilizovaných napětí se sníží natolik, že ani uzavření pátého tranzistoru T 7 a šestého tranzistoru - T 14 nemá za následek kladné napětí ná prvém výstupu obvodu £ vyhodnocení nesymetrie a zvlnění nestabilizovaných napětí a nepřípustných velikostí stabilizovaných na11
240 155 pěti nebo záporné napětí na druhém výstupu 5«7 obvodu £ vyhodnocení nesymetrie a zvlnění nestabilizovaných napětí a nepřípustných velikostí stabilizovaných napětí. Při poruše zdroje 1 dvou symetrických nestabilizovaných napětí, která se projeví zvýšením zvlnění jeho kladného výstupního napětí, se objeví na druhém kondenzátoru C 2 v obvodu 2 vyhodnocení nesymetrie a zvlnění nestabilizovaných napětí a nepřípustných velikosti stabilizovaných napětí záporné napětí, které se přenese i na emitor prvého tranzistoru T 2 , což má za následek, že se objeví záporné napětí na druhém výstupu 5.7 obvodu £ vyhodnocení^ymetrie a zvlnění nestabilizovaných ha* pěti a nepřípustných velikostí stabilizovaných napětí a prostřednictvím druhého polovodičového spínače £ dojde k výpadku druhého jistícího prvku £ . Výpadkem druhého jistícího prvku £ se poruší symetrie kladného napětí na vstupech stabilizátoru 4 se dvěma symetrickými výstupními napětími. Následkem toho se objeví kladné napětí i na prvém výstupu 5,6 obvodu 2 vyhodnocení nesymetrie a zvlnění nestabilizovaných,napětí a nepřípustných velikostí stabilizovaných napětí, které způsobí prostřednictvím prvého polovodičového spínače 6'výpadek prvého jistícího prvku 2 a tím i odpojení prvého a třetího vstupu 4,1 a 4,3 stabilizátoru 4 se dvěma symetrickými vý-
výstupu zdroje 1 dvou symetrických nestabilizovaných napětí. Při poruše zdroje 1 dvou symetrických nestabilizovaných napětí, která se projeví zvýšením zvlnění jeho záporného výstupního napětí, se objeví na čtvrtém kondenzátoru v obvodu vyhodnocení nesymetrie a zvlnění nestabilizovaných napětí a nepřípustných velikostí stabilizovaných napětí, která se přenesou i na emitor druhého tranzistoru T 11, což má za, následek, že se objeví kladné napětí ne prvém výstupu 5.6 obvodu £ vyhodnocení nesymetrie a zvlnění nestabilizovaných napětí a nepřípustných velikostí stabilizovaných napětí a prostřednictvím prvého polovodičového spínače 6 dojde k výpadku prvého jistícího prvku 2. Tím dojde k poruše symetrie kladného napětí na vstupech stabilizátoru 4 se dvěma symetrickými výstupními napětími, následkem čehož dojde i k výpadku druhého jistícího prvku £,a tím i k odpojení prvého a třetího vstu· pu 4Ja 4,5 stabilizátoru 4 se dvěma symetrickými výstupními
240 15S napětími od prvého a třetího výstupu 1,1 a 1,3 zdroje 1 dvou symetrických Destabilizovaných napětí, jak již bylo několikrát popsáno.
Zapojení chrání napájené obvody a stabilizátor i před chybným připojením některých napájecích napětí do napájených obvodů. Jedná se například o připojení kladného napětí do obvodů napájených stabilizovaným kladným napětím. Funkci zapojení lze odvodit stejným způsobem jako v předchozích případech.
Stejnosměrný napájecí zdroj elektronických obvodů, který je předmětem vynálezu, najde použití v elektronických zařízeních, kde je nutno elektronické obvody chránit před nedovolenými velikostmi napájecích napětí nebo před nesymetrií a zvlněním napájecích napětí.

Claims (1)

  1. Ste jnoaměmýjcdroj elektroaických ebvodů s ochranou, vy značaoý tím, že. prv/ výstup /lvi/ zdroje /1/ dvou symetrických, ne stabilizovaných. napětí je připojen přes prvý jističi prvek /2/, jednak na prvý vstup /4.1/ stabilizátoru /4/ se dvěma s;metrickými výstupními napqtími a jednak na prvý vstup /5.1/ obvodu /5/ pro vyhodnocení nesymetrie a zvlnění nestabilizovaných napětí a nepřípustných velikostí stabilizovaných napětí a na třetí vstup /6.3/ prvého polovodičového spínače /6/, přičemž prvý výstup /4.4/ stabilizátoru /4/ se dvěma symetrickými výstupními napětími je připojen jednak na čtvrtý vstup /6.4/ prvého polovodičového spínače /6/, jednak na druhý vstsp /5.2/ obvodu /5/ vyhodnocení nesymetrie a zvlnění nestabilizovaných napětí a nepřípustných velikostí stabilizovaných napětí a je prvým výstupem /A/ zapojení, druhý výstup /1.2/ zdroje /1/ dvou symetrických nestabilizovaných napětí, je připojen jednak na druhý vstup /4.2/ stabilizátoru /4/ se dvěma symetrickými výstupními napětími a jednak na třetí vstup /5.3/ obvodu /5/ vyhodnocení nesymetrie a zvlnění nestabilizovaných napětí a nepřípustných velikosti stabilizovaných napětí, jednak na druhý vstup /6.2/ prvého polovodičového spínače /6/ a na druhý vstup /7.2/ druhého polovodičového spínače /7/, jenž je druhým výstupem /3/ zapojení, a třetí výstup /1.3/ zdroje /1/ dvou symetrických ne stabilizovaných napětí je připojen přes druhý jističi prvek /3/ jednak na třetí vstup /4.3/ stabilizátoru /4/ se dvěma symetrickými výstupními napětími, jednak na čtvrtý vstup /7.4/ druhého polovodičového spínače /7/ a na pátý vstup /5.5/ obvodu /5/ vyhodnocení nesymetrie a zvlnění nestabilizovaných napětí a nepřípustných velikostí stabilizovaných napští, přičemž druhý výstup /4.5/ stabilizátoru /4/ se dvěma symetrickými výstupními napětími je připojen na třetí vstup /7.5/ druhého polovodičového spínače /7/ a na čtvrtý vstup /5.4/
    240 1SS *
    obvodu /5/ vyhodnocení nesymetrií a zvlnění nestabilizovaných napětí a nepřípustných velikostí stabilizovaných napětí, jenž je třetím výstupem /0/ zapojeni, a že prvý výstup /5.6/ obvodu /5/ vyhodnocení a ne symetrie a zvlnění nestabilizovaných napětí a nepřípustných velikostí stabilizovaných napětí je připojen na prvý vstup /6.1/ prvého polovodičového spínače /6/ a druhý výstup /5.7/ obvodu /5/ vyhodnocení nesymetrie a zvlnění nestabilizovaných a nepřípustných velikostí stabilizovaných napětí je připojen na prvý vstup /7.1/ druhého polovodičového spína-če /7/ ·
CS835041A 1983-07-04 1983-07-04 Stejnosměrný napájecí zdroj elektronických obvodů a ochranou CS240155B1 (cs)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CS835041A CS240155B1 (cs) 1983-07-04 1983-07-04 Stejnosměrný napájecí zdroj elektronických obvodů a ochranou

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CS835041A CS240155B1 (cs) 1983-07-04 1983-07-04 Stejnosměrný napájecí zdroj elektronických obvodů a ochranou

Publications (2)

Publication Number Publication Date
CS504183A1 CS504183A1 (en) 1985-06-13
CS240155B1 true CS240155B1 (cs) 1986-02-13

Family

ID=5394497

Family Applications (1)

Application Number Title Priority Date Filing Date
CS835041A CS240155B1 (cs) 1983-07-04 1983-07-04 Stejnosměrný napájecí zdroj elektronických obvodů a ochranou

Country Status (1)

Country Link
CS (1) CS240155B1 (cs)

Also Published As

Publication number Publication date
CS504183A1 (en) 1985-06-13

Similar Documents

Publication Publication Date Title
DE68924014D1 (de) ESD-Schutzschaltkreis für bipolare Prozesse.
US6693780B2 (en) ESD protection devices for a differential pair of transistors
US3527985A (en) Electrical barrier device
IT1250830B (it) Dispositivo di rilevamento di guasto in circuiti di pilotaggio.
KR20100019501A (ko) 직렬로 연결된 적어도 두 개의 커패시터들을 포함하는 회로 어레인지먼트
US4173774A (en) Parallel AC electrical system with differential protection immune to high current through faults
JPS61218953A (ja) 電源/信号調整装置
JPH02272612A (ja) 静止形無効電力補償装置のゲートパルス発生方法
CS240155B1 (cs) Stejnosměrný napájecí zdroj elektronických obvodů a ochranou
US5016135A (en) Power supply incorporating circuit breaker and fault detection circuit
Sheikh et al. Detection of high impedance fault in DC microgrid
Croft ESD protection using a variable voltage supply clamp
US11444454B2 (en) Rectifier-based surge protection circuit
US2993128A (en) Transistor protective circuit
CN222706396U (zh) 一种带防雷保护的电路及光储逆变器
US3280316A (en) High-speed tunnel diode adder
JPH03195055A (ja) 半導体装置
SU1159101A1 (ru) Устройство дл защиты нагрузки от перенапр жений
CN209282828U (zh) 限流型防静电保护回路
CN109687852B (zh) 编码器的信号整形驱动集成芯片
Lotfy et al. Effect of protection system failure on power network reliability evaluation
JP2000260944A (ja) 静電保護回路
SU445116A1 (ru) Устройство дл защиты транзисторов усилител мощности
SU1024998A1 (ru) Устройство дл направленной защиты от однофазного замыкани на землю в сети переменного тока
SU1453503A1 (ru) Устройство дл контрол исправности блока релейной защиты