CS237048B1 - Zapojení ovládacího panelu mikroprocesorového řídicího systému - Google Patents
Zapojení ovládacího panelu mikroprocesorového řídicího systému Download PDFInfo
- Publication number
- CS237048B1 CS237048B1 CS142584A CS142584A CS237048B1 CS 237048 B1 CS237048 B1 CS 237048B1 CS 142584 A CS142584 A CS 142584A CS 142584 A CS142584 A CS 142584A CS 237048 B1 CS237048 B1 CS 237048B1
- Authority
- CS
- Czechoslovakia
- Prior art keywords
- input
- controller
- display
- output
- microcomputer
- Prior art date
Links
Landscapes
- Programmable Controllers (AREA)
Abstract
Zapojení využívá programovatelného řadiče pro vytvoření řídicích signálů panelu a rozhraní mikropočítače a pomocí přídavné paměti, umožňuje zvýšit počet údajů zobrazených na panelu ve formě číslicových displejů nebo indikačních svíticích diod. Toto řešení umožňuje při zachování jednoduchého zapojení realizovat ovládací panel řídicího systému bez omezení, které je dáno kapacitou vnitřní paměti programovatelného řadiče. Podstata řešení spočívá v propojení následujících bloků podle připojeného výkresu: mikropočítače, řadiče, dekodéru, tlačítkové klávesnice, paměti displeje, alfanumerického displeje, spínacích tranzistorů, číslicového displeje, přídavného číslicového displeje, indikačních diod a multiplexoru. Zapojení je možno využít pro návrh ovládacího panelu jakýchkoliv mikropočítačových systémů určených například pro řízení pracovních strojů.
Description
Vynález se týká zapojení ovládacího panelu mikroprocesorového- řídicího systému a řídicích obvodů panelů.
Dosud známá řešení ovládacích panelů používají diskrétních součástek pro řešení paměti zobrazovacích elementů a vyhodnocovací logiku ovládacích tlačítek. Nevýhodou tohoto řešení je značná obvodová složitost a nutnost zvláštního řešení rozhraní mikropopočítače. Známá řešení využívající programovatelného řadiče neumožňují připojení dostatečného počtu zobrazovacích elementů.
Mnohé z těchto nevýhod odstraňuje zapojení pro řízení ovládacího panelu mikroprocesorového systému podle vynálezu, jehož podstata spočívá v tom, že řadič a multiplexor jsou opatřeny adresovým vstupem spojeným s výstupem adresové sběrnice mikropočítače, řadič a paměť displeje jsou opatřeny konektorem na datovou sběrnici mikropočítače, řadič, multiplexor a paměť displeje jsou opatřeny řídicím vstupem pro připojení k výstupu řídicí sběrnice mikropočítače, výstup adresové sběrnice mikropočítače je spojen se vstupem adresové sběrnice řadiče a zároveň se vstupem adresy multiplexoru, výstup datové sběrnice mikropočítače je spojen se vstupem datové sběrnice řadiče a datovým vstupem paměti displeje, výstup řídicí sběrnice mikropočítače je spojen se vstupem řídicí sběrnice řadiče a zároveň s řídicím vstupem paměti displeje a řídicím vstupem multiplexoru, snímací vstup řadiče je spojen s výstupem tlačítkové klávesnice, výstup vnitřní adresy řadiče je spojen se vstupem dekodéru a se vstupem vnitřní adresy multiplexoru, jehož výstup je spojen s adresovým vstupem paměti displeje, výstup paměti displeje je spojen s datovými vstupy přídavného číslicového displeje a indikačních diod, výstup dekodéru je spojen se vstupem tlačítkové klávesnice a se vstupem spínacích tranzistorů, datový výstup řadiče je spojen s datovým vstupem alfanumerického displeje a zároveň s datovým vstupem číslicového displeje, výstup spínacích tranzistorů je spojen se vzorkovacími vstupy alfanumerického displeje, číslicového displeje, přídavného číslicového displeje, syndikačních diod.
Výhodou zapojení podle vynálezu je, že využívá programovatelného řadiče pro vytvoření řídicích signálů panelu a rozhraní mikropočítače a pomocí přídavné paměti umožňuje zvýšit počet údajů zobrazovaných na panelu ve formě číslicových displejů nebo indikačních svíticích diod. Toto řešení umožňuje při zachování jednoduchého zapojení realizovat ovládací panel řídicího systému bez omezení, které je dáno kapacitou vnitřní paměti programovatelného řadiče.
Příklad provedení zapojení podle vynálezu je znázorněn na připojeném výkresu, který představuje blokové Schéma zapojení. Na výkrese je výstup adresové sběrnice mikropočítače 1 spojen se vstupem adresové sběrnice řadiče 2 a zároveň se vstupem adresy multiplexoru 11, výstup datové sběrnice mikropočítače 1 je spojen se vstupem datové sběrnice řadiče 2 a datovým vstupem paměti 5 displeje, výstup řídicí sběrnice mikropočítače 1 je spojen se vstupem řídicí sběrnice řadiče 2 a zároveň s řídicím vstupem paměti 5 displeje a řídicím vstupem multiplexoru 11, snímací vstup řadiče 2 je spojen s výstupem tlačítkové klávesnice 4, výstup vnitřní adresy řadiče 2 je spojen se vstupem dekodéru 3 a se vstupem vnitřní adresy multiplexoru 11, jehož výstup je spojen s adresovým vstupem paměti 5 displeje, výstup paměti 5 displeje je spojen s datovými vstupy přídavného číslicového displeje 9 a indikačních diod 10, výstup dekodéru 3 je spojen se vstupem tlačítkové klávesnice 4 a se vstupem spínacích tranzistorů 7, datový výstup řadiče 2 je spojen s datovým vstupem alfanumerického displeje 6 a zároveň s datovým vstupem číslicového displeje 8, výstup spínacích tranzistorů 7 je spojen se vzorkovacími vstupy alfanumerického displeje 6, číslicového displeje 8, přídavného1 číslicového displeje 9 a indikačních diod 10.
Zařízení podle výkresu funguje takto: řadič 2 je připojen na sběrnici mikropočítače
1, který tvoří centrální jednotku řídicího systému pro obráběcí stroje. Po naprogramování řadič generuje na výstupu vnitřní adresu panelu, která po dekódování jednak ovládá vzorkování jednotlivých řádků tlačítkové klávesnice 4, jednak řídí spínání spínacích tranzistorů 7. Tyto tranzistory 7 spínají jednotlivá místa číslicového displeje 8, sestaveného například ze sedipisegmentových svíticích diod a zároveň jednotlivé řádky alfanumerického displeje B, například maticoového typu 5X7 svíticích diod. Data, odpovídající rozsvícení nebo zhasnutí příslušného segmentu nebo sloupce displejů, jsou v příslušném okamžiku generována řadičem 2 a přivedena na datové vstupy displejů podle obsahu vnitřní paměti řadiče 2. Protože kapacita této paměti je nedostatečná, je k zařízení přídavného číslicového displeje 9 a indikačních diod 10 použito paměti displeje 5, která je při zobrazování na displejích přídavného číslicového displeje 9 a indikačních diod 10 řízena stejnou vnitřní adresou panelu. Data do této paměti se zapisují přímo ze sběrnice mikropočítače 1 nikoli prostřednictvím řadiče 2. Tímto způsobem je možno prakticky libovolně rozšiřovat rozsah zobrazovaných informací, který je omezen pouze kapacitou paměti 5 displeje. Multiplexor 11 umožňuje adresování této paměti pro zápis z mikropočítače 1 a pro čtení z řadiče
2. Tlačítková klávesnice 4 je tvořena maticí tlačítek, jejíž jednotlivé sloupce jsou vybarvovány dekódovanou vnitřní adresou a řádky snímány řadičem 2, který sejmutou informaci zapíše do své vnitřní paměti.
Zapojení podle vynálezu je možno využít pro návrh ovládacího panelu jakýchkoli mikropočítačových systémů určených například pro řízení pracovních strojů.
Claims (1)
- Zapojení ovládacího panelu mikroprocesorového řídicího systému pro stroje, zejména obráběcí, obsluhující řadič, dekodér, tlačítkovou klávesnici a displeje, vyznačené tím, že řadič (2) a multiplexor (11) jsou opatřeny adresovým vstupem spojeným s výstupem adresové sběrnice mikropočítače (1), řadič (2) a paměť (5) displeje jsou opatřeny konektorem na datovou sběrnici mikropočítače (1), řadič (2), multiplexor (11) a paměť (5) displeje jsou opatřeny řídicím vstupem pro připojení k výstupu řídicí sběrnice mikropočítače (1), výstup adresové sběrnice mikropočítače (1) je spojen se vstupem adresové sběrnice řadiče (2) a zároveň se vstupem adresy multiplexoru (11), výstup datové sběrnice mikropočítače (1) je spojen se vstupem datové sběrnice řadiče (2) a datovým vstupem paměti (5) displeje, výstup řídicí sběrnice mikropočítače (1) je spojen se vstupem řídicí sběrnice řadiče (2) a zároveňVYNALEZU s řídicím vstupem paměti (5) displeje a řídicím vstupem multiplexoru (11), snímací vstup řadiče (2) je spojen s výstupem tlačítkové klávesnice (4), výstup vnitřní adresy řadiče (2) je spojen se vstupem dekodéru (3) a se vstupem vnitřní adresy multiplexoru (11), jehož výstup je spojen s adresovým vstupem paměti (5) displeje, výstup paměti (5 j displeje je spojen s datovými vstupy přídavného číslicového displeje (9) a indikačních diod (10 j, výstup dekodéru (3) je spojen se vstupem tlačítkové klávesnice (4) a se vstupem spínacích tranzistorů (7), zatímco datový výstup řadiče (2) je spojen s datovým vstupem alfanumerického displeje (6j a zároveň s datovým vstupem číslicového displeje (8j, výstup spínacích tranzistorů (7) je spojen se vzorkovacími vstupy alfanumerického displeje (6), číslicového displeje (8j, přídavného číslicového displeje (9) a indikačních diod (10).
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| CS142584A CS237048B1 (cs) | 1984-01-29 | 1984-01-29 | Zapojení ovládacího panelu mikroprocesorového řídicího systému |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| CS142584A CS237048B1 (cs) | 1984-01-29 | 1984-01-29 | Zapojení ovládacího panelu mikroprocesorového řídicího systému |
Publications (1)
| Publication Number | Publication Date |
|---|---|
| CS237048B1 true CS237048B1 (cs) | 1985-06-13 |
Family
ID=5348590
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| CS142584A CS237048B1 (cs) | 1984-01-29 | 1984-01-29 | Zapojení ovládacího panelu mikroprocesorového řídicího systému |
Country Status (1)
| Country | Link |
|---|---|
| CS (1) | CS237048B1 (cs) |
-
1984
- 1984-01-29 CS CS142584A patent/CS237048B1/cs unknown
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| US4845611A (en) | Device for connecting 8-bit and 16-bit modules to a 16-bit microprocessor system | |
| US5055661A (en) | Ic card with switchable bus structure | |
| US4488148A (en) | Combination switching and display electronic modular control unit | |
| AU5581386A (en) | Programmable circuit for the control of a liquid crystal indicator | |
| US4112429A (en) | Multifunction sequence operated integrated switch-display device | |
| US4685769A (en) | Display drive circuit | |
| CS237048B1 (cs) | Zapojení ovládacího panelu mikroprocesorového řídicího systému | |
| US4706214A (en) | Interface circuit for programmed controller | |
| JPS5829006A (ja) | シ−ケンスコントロ−ラ | |
| US4404556A (en) | Bit expansion circuit | |
| JPH02205912A (ja) | マトリクス制御回路 | |
| US5400021A (en) | Apparatus for controlling an operational panel | |
| RU2039374C1 (ru) | Программируемое устройство сопряжения с повышенной нагрузочной способностью | |
| JP2845538B2 (ja) | インバータ制御装置 | |
| KR900007571B1 (ko) | Lcd디스플레이의 인터페이스 제어회로 | |
| JP3635810B2 (ja) | シーケンサのi/o切り替え装置 | |
| KR940020221A (ko) | 프로그래머블 로직 콘트롤러의 어드레스변경장치 | |
| KR940001611Y1 (ko) | 다중 crt 제어부를 갖는 led 디스플레이 장치 구동회로 | |
| KR20000008278U (ko) | 롬 선택 장치 및 이를 구비한 전자 장치 | |
| SU1072034A1 (ru) | Устройство дл ввода информации | |
| SU1833870A1 (ru) | Пpoгpammиpуemый kohtpoллep | |
| KR950010847B1 (ko) | 다수개의 제어레지스터 리드/라이트 회로 | |
| JPH01277946A (ja) | ワード長可変記憶装置 | |
| KR950007107B1 (ko) | 별도의 마이크로프로세서를 포함하는 컴퓨터장치 | |
| KR940001612Y1 (ko) | 다중메모리 뱅크(Memory Bank)를 이용한 LED표시장치 구동회로 |