CS232265B1 - Connexion for paralell action of two or many pulse controlled dc power supply ies - Google Patents
Connexion for paralell action of two or many pulse controlled dc power supply ies Download PDFInfo
- Publication number
- CS232265B1 CS232265B1 CS826592A CS659282A CS232265B1 CS 232265 B1 CS232265 B1 CS 232265B1 CS 826592 A CS826592 A CS 826592A CS 659282 A CS659282 A CS 659282A CS 232265 B1 CS232265 B1 CS 232265B1
- Authority
- CS
- Czechoslovakia
- Prior art keywords
- pulse
- regulated
- power supply
- transistor
- inputs
- Prior art date
Links
- 230000001105 regulatory effect Effects 0.000 claims description 19
- 230000001360 synchronised effect Effects 0.000 description 2
- 230000035622 drinking Effects 0.000 description 1
Landscapes
- Amplifiers (AREA)
- Control Of Electrical Variables (AREA)
- Control Of Voltage And Current In General (AREA)
Description
Vynález se týká zap>jení umožňujícího paralelní chod dvou až h impulsní regulovaných zdrojů využžvaaících v řídicí části například integrovaný obvod B 260D a nebo jeho - další funkční ekvivalenty.
Při paralelném spojení několika impulsně regulovaných zdrojů dojde vlivm jejich ne úplně stejného výstupního mapPtí k tomu, že při mmlých proudových odběrech zdroj s nejvyšfiío výstupním napětím zablokuje ostatní zdroje, které oaaí výstupní napětí nLžěí s veškerý výstupní proud . dodává do zátěže zdroj s nejvyšším výstupním napětím,
Při dalším zatěžování se tento zdroj dostane až ' do obXea1t± proudového omeezrd, které má za následek pokles výstupního napětí až na hodnotu, při které dojde k odblokování dalšího zdroje, jehož výstupní napětí je druhé nejvyyěí, Při dalším zatěžování se vždy při vyčerpání proudové kapaaity prac^ících zdrojů připoj zdroj daUÍ, což je provázeno skokovým snížením výstupního nθpětí. .
Tato skoková změna výstupního napětí bude tím větší, čím více budou od sebe vzdálena výstupní napětí jednotlivých dva až n spojených impulsně regulovaných zdrojů Posuvný jev se zvláěl výrazně projeví při dynamických změnách zátěže.
Tento nedostatek odstraňuje zapojení pro perraelní chod dvou až - n impulsně' regulovaných zdrojů podle vynálezu, Podstatou zapojení je, že generátor - pilového průběhu každého z n impulsně regulovaných zdrojů je spojen jednak s prvním vstupem pulsně šířkového modulátoru téhož zdroje a jednak se všemi prvními vstupy pulsně šířkových modu^to^ ostetních n-1 impulsně regulovaných zdrojů, přitom zesilovač odchylky každého z n zdrojů je spojen s druhým vstupem pulsně šířkového modulátdru téhož zdroje a zároveň s katodou diody, přičemž anody všech n diod jsou spojeny a připojeny ne - bázi tranzistoru, přitom báze tranzistoru je přes první odpor připojena ke kladnému pólu pomocního zdroje n^Ští, k němuž je rovněž připojen kolektor tranzistoru, jehož emitor- je připojen přes odporový dělič tvořený dvěma odpory na záporný pól pomocného zdroje napěěí, . přičemž odbočky děliče jsou připojeny ke třetím vstupům o^ip^oví^daj^(^:ích pulsně šířkových modulátdrů jednotlivých n zdrojů, přitom všech n generátorů pilového průběhu je synchronizováno z pomocného synchronizačního generátoru,
Zappoení podle vynálezu umo žíni je paralelně spojovat dva a více impulsně regulovaných zdrojů o stejném výstupním nappěí, které využívají v řídicí části integrovaný obvod B 260D nebo některý jeho funkční ekvivalent a dosáhnou tak dvou i vícenásobného výstupního proudu při zachování stability výstupního n^ptí, odezvy na dynamické změny zátěže a rozdělení výstupního proudu mezi jednooiivé impulsně regulované zdrooe, Za^oení je . jednoduché nevyžaduje přesné nastavení vstupních neplHtí jednotlivých zdrojů a pouze nepatrně zvyšuje složitost celkového uspořádání přidáním společného obvodu,
Na přiloženém výkresu je uvedeno zapojení pro p^sael^ chod n impulsně regulovaných zdrojů, které pracují do společné zátěže podle vynálezu, Vnntřní zapojení každého z n impulsně regulovaných zdrojů je stejné, obsahuje výkonovou a řídicí část, která obsahuje generátor pilového průběhu 101 , zesilovač odchylky 104.· pulsně šířkový modulátor 103 . a několik dalších pomocných obvodů Genjrátdr pilového průběhu 101 každého z n impulsně regulovaných zdrojů je spojen Jednak s prvním vstupem 102 pulsně šířkového moddUátdru <
103 téhož zdroje e jednak se všemi prvními vstupy 102 pulsně šířkových moduUátdrů 103 ostatních n-1 impulsně regulovaných zdrojů, .
Zesilovač odchylky 104 každého z n zdrojů Je spojen s druhým vstupem 105 pulsně šířkového moddlátdru 103 téhož impulsně regulovaného zdroje a zároveň s katodou diody Л06, Anody všech diod 106 jsou spojeny a připojeny ne bázi tranzistoru 1018, přitom báze tr^zistoru 108 je přes o^or 112 připojena ke kladnému polu ^mocnéto zdroje nap^í UL k němuž je rovněž připojen kolektor tranzistoru 108,
Smitor tranzistoru 108 je připojen přes odporový dělič tvořený odporem 109 a 110 na záporný pól pomocného zdroje napětí 111. přičemž odbočky děliče 114 jsou připojeny ke třetím vstupům 107 odpovídajících pulsně šířkových modulátorů 103 jednotlivých n impulsně regulovaných zdrojů. Všech n generátorů pilového průběhu 101 je synchronizováno z pomocného synchronizačního generátoru 1 13.
Pulsně šířkové modulátory 103 je možno řídit, buů ze druhých vstupů 105. na které jsou připojeny signály ze zesilovače odchylky 104. nebo ze třetích vstupů 107. podle toho, na kterém z těchto vstupů je nižší napětí. Jelikož jsou všechny zesilovače odchylky 104 spojeny přes diody 106 s bází tranzistoru 106. objeví se na této bázi tranzistoru 108 výstupní napětí zesilovače odchylky 104 s nejnižěím výstúpním napětím zvětěené o úbytek 1 napětí na diodě 106.
Napětí na emitoru tranzistoru 108 kopíruje toto napětí, je však sníženo o úbytek napětí báze - emitor tranzistoru 108. Toto nepití je přes odporový dělič tvořený odpory 109 a 1 Ю přivedeno na vstupy 107 pulsně šířkových modulátorů 103 jednotlivých n impulsně regulovaných zdrojů.
Hodnoty součástek jsou navrženy tak, aby napětí na třetích vstupech 107 bylo nižší, než na kterémkoliv druhém vstupu 105. Potom jsou všechny pulsně šířkové modulátory 103 řízeny jediným zesilovačem odchlyky 104. kteiý má nejnižší výstupní napětí. Jelikož je na všech aktivních vstupech pulsně šířkových modulátorů 103 hodné napětí, pracují všechny synchronně, což umožňuje paralelní provoz všech n spojených impulsně regulovaných zdrojů.
Zapojení podle vynálezu bylo ověřeno při použití integrovaného obvodu В 26OD u impulsně regulovaných zdrojů.
Claims (1)
- PŘEDMĚT VYNÁLEZUZapojení pro paralelní chod dvou až n impulsně regulovaných zdrojů stejnosměrného napětí, jejichž řídicí část obsahuje integrovaný obvod В 26OD nebo jeho další funkční ekvivalenty, který se skládá z generátoru pilového průběhu, pulsně šířkového modulátoru, zesilovače odchylky a dalěích pomocných obvodů, vyznačené tím, že generátor pilového průběhu (101) každého z n impulsně regulovaných zdrojů je spojen jednak s prvním vstupem (102) pulsně šířkového modulátoru (103) téhož impulsně regulovaého zdroje a jednak se všemi prvními vstupy (102) pulsně šířkových modulátorů (103) ostatních n-1 impulsně regulovaných zdrojů, přitom zesilovač odchylky (104) každého z n impulsně regulovaných zdrojů je spojen s druhým vstupem (105) puslně šířkového modulátoru (103) téhož impulsně regulovaného zdroje a zároveň s katodou diody (106), přičemž anody všech n diod (106) jsou 4 spojeny a připojeny na bázi tranzistoru (108), přitom báze tranzistoru (108) je přea první odpor (112) připojena ke kladnému pólu pomocného zdroje napětí (111), к němuž je rovněž připojen kolektor tranzistoru (108), zatímco emitor tranzistoru (108) je připojen přes odporový dělič tvořený druhým a třetím odporem (109, 110) na záporný pól pomocného zdroje napětí (111), a jehož odbočky (114) jsou připojeny ke třetím vstupům (107) odpovídajících pulsně šířkových modulátorů (103) jednotlivých n impulsně regulovaných zdrojů, přičemž vstupy všech n generátorů pilového průběhu (101) jsou připojeny к pomocnému synchronizačnímu generátoru (113)·
Priority Applications (5)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| CS826592A CS232265B1 (en) | 1982-09-14 | 1982-09-14 | Connexion for paralell action of two or many pulse controlled dc power supply ies |
| HU287883A HU192841B (en) | 1982-09-14 | 1983-08-16 | Circuit arrangement for parallel operation of pulsecontrolled d.c. voltage supplies |
| BG6221183A BG45003A1 (cs) | 1982-09-14 | 1983-08-26 | |
| DD25432083A DD243194A3 (de) | 1982-09-14 | 1983-08-29 | Schaltung fuer den parallelbetrieb von 2-n-impulsgeregelten gleichspannungsquellen |
| SU837773096A SU1691825A1 (ru) | 1982-09-14 | 1983-08-31 | Система электропитани |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| CS826592A CS232265B1 (en) | 1982-09-14 | 1982-09-14 | Connexion for paralell action of two or many pulse controlled dc power supply ies |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| CS659282A1 CS659282A1 (en) | 1984-04-16 |
| CS232265B1 true CS232265B1 (en) | 1985-01-16 |
Family
ID=5413332
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| CS826592A CS232265B1 (en) | 1982-09-14 | 1982-09-14 | Connexion for paralell action of two or many pulse controlled dc power supply ies |
Country Status (5)
| Country | Link |
|---|---|
| BG (1) | BG45003A1 (cs) |
| CS (1) | CS232265B1 (cs) |
| DD (1) | DD243194A3 (cs) |
| HU (1) | HU192841B (cs) |
| SU (1) | SU1691825A1 (cs) |
-
1982
- 1982-09-14 CS CS826592A patent/CS232265B1/cs unknown
-
1983
- 1983-08-16 HU HU287883A patent/HU192841B/hu not_active IP Right Cessation
- 1983-08-26 BG BG6221183A patent/BG45003A1/xx unknown
- 1983-08-29 DD DD25432083A patent/DD243194A3/xx not_active IP Right Cessation
- 1983-08-31 SU SU837773096A patent/SU1691825A1/ru active
Also Published As
| Publication number | Publication date |
|---|---|
| CS659282A1 (en) | 1984-04-16 |
| DD243194A3 (de) | 1987-02-25 |
| SU1691825A1 (ru) | 1991-11-15 |
| BG45003A1 (cs) | 1989-03-15 |
| HU192841B (en) | 1987-07-28 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| US4346343A (en) | Power control means for eliminating circuit to circuit delay differences and providing a desired circuit delay | |
| US4257090A (en) | Circuit for defined current sharing between parallel-connected switching regulator modules in DC switching regulators | |
| US4857861A (en) | Amplifier arrangement with improved quiescent current control | |
| US5319303A (en) | Current source circuit | |
| KR920020847A (ko) | 샘플밴드-갭 전압 기준 회로 | |
| US5021691A (en) | Level conversion circuit having capability of supplying output signal with controlled logical level | |
| US3522521A (en) | Reference voltage circuits | |
| JPH0315381B2 (cs) | ||
| US4684880A (en) | Reference current generator circuit | |
| CS232265B1 (en) | Connexion for paralell action of two or many pulse controlled dc power supply ies | |
| US5084632A (en) | Asymmetrical signal generator circuit | |
| JP2933317B2 (ja) | 出力増幅器 | |
| EP0019095B1 (en) | Regulated voltage current supply circuits | |
| EP0397265A1 (en) | Bipolar transistor arrangement with distortion compensation | |
| US4961045A (en) | Floating output digital to analog converter | |
| US4928054A (en) | Switch mode electrical power controller | |
| US4117391A (en) | Current stabilizing circuit | |
| US3259835A (en) | Variable-impedance electric circuits | |
| SU1169133A1 (ru) | Балансный модулятор | |
| US4166982A (en) | Logical circuit reference electric level generating circuitry | |
| JP2556257Y2 (ja) | パルス発生器の温度補償回路 | |
| US5914642A (en) | Temperature independent current controlled multivibrator | |
| KR100228354B1 (ko) | 전원전압 및 온도변화에 무관한 기준전압 발생기 | |
| SU565291A1 (ru) | Стабилизатор посто нного тока | |
| EP0615335B1 (en) | Switch mode electrical power controller |