CS231009B1 - Regulátor chladicích věží - Google Patents
Regulátor chladicích věží Download PDFInfo
- Publication number
- CS231009B1 CS231009B1 CS292281A CS292281A CS231009B1 CS 231009 B1 CS231009 B1 CS 231009B1 CS 292281 A CS292281 A CS 292281A CS 292281 A CS292281 A CS 292281A CS 231009 B1 CS231009 B1 CS 231009B1
- Authority
- CS
- Czechoslovakia
- Prior art keywords
- block
- output
- input
- address generator
- outputs
- Prior art date
Links
Landscapes
- Control Of Temperature (AREA)
Description
Vynález se týká regulátoru chladicích věží, určeného zejména pro řízení teploty výstupního médie jednotlivých věží nebo více věží zapojených do společného okruhu.
V současné době se provozují chladicí věže převážně bez regulace, tento provoz je nehospodárný a v případě potřeby řízení vyžaduje přítomnost obsluhy a proto se zavádějí různé způsoby regulace. Známé způsoby regulace používají Škrticí klapky přívodního vzduchu, tento systém vyžaduje maximální výkon pohonné jednotky i při malém zatížení.
Jiné systémy regulace rychlosti pohonné jednotky využívají třípolohový regulátor teploty a mechanický programátor. Nevýhodou těchto zařízeni jsou malá energetická účinnost, nároky na údržbu nebo malá variabilnost při zvyšování počtu věží.
Regulátor chladicích věži podle vynálezu uvedené nevýhody nemá, neobsahuje žádné pohyblivé části a proto nevyžaduje žádnou údržbu. Určení počtu řízených věží se provádí programováním pevné paměti regulátoru, to zaručuje značnou variabilitu při rozěiřování počtu věží v okruhu, v základním zapojení od jedné do sedmi při třístupňové regulaci. Při rozěíření paměti lze zvyěovat počet věží libovolně.
Regulátor chladicích věží podle vynálezu, obsahuje elektrický teploměr, blok komparátorů, rozhodovací blok, generátor adres, blpk paměti, blok výkonových spínačů, blok nulování, blok hodinových pulsů.
Podstata vynálezu pak spočívá v tom, že vstup teploměru je spojen s vnější soustavou, výstup teploměru je připojen na vstup bloku komparátorů, který obsahuje zdroj referenčního napětí, prvý a druhý výstup bloku komparátorů je připojen na prvý a druhý vstup rozhodovacího bloku, třetí a čtvrtý vstup rozhodovacího bloku je připojen ne prvý a druhý výstup zdroje hodinových pulsů, pátý a Šestý vstup rozhodovacího bloku je připojen ns prvý a druhý výstup bloku pěnití, prvý a druhý výstup rozhodovacího bloku je připojen na prvý a druhý vstup generátoru adres, třetí výstup rozhodovacího bloku je připojen na prvý vstup bloku nulování, třetí vstup generátoru adres je připojen ne výstup bloku nulování, čtvrtý vstup generátoru adres je připojen na třetí výstup zdroje hodinových puleů, prvý až pátý výstup generátoru adres je připojen na prvý ež pátý vstup bloku pamětí, Šestý výstup generátoru adres je zapojen na prvý vstup zdroje hodinových pulsů, třetí až šestnáctý výstup bloku pěnití je připojen na prvý až čtrnáctý vstup bloku výkonových spínačů, druhý výstup bloku nulování je připojen na druhý vstup zdroje hodinových pulsů, druhý vstup bloku nulování je připojen na napájecí napiti, třetí vstup zdroje hodinových pulsů je připojen na vnější zdroj> frekvence.
Vynález Je blíže objasněn ne příkladě provedení podle přiloženého výkresu, blokové schéme regulátoru chladicích věží. Uvedené blokové, ale i principiální schéma je shodné pro věechny způsoby spínání i pro všechny počty připojených věží, liSí se pouze počtem spínačů v bloku výkonových spínačů £ podle počtu věží a způsobem programování paměti v bloku paměti 2·
Na schématu je signál regulované teploty Tn chlazeného média přiveden na vstup 01 teploměru 2, na výstupu 11 se objeví napětí úměrné teplotě Tn. Toto napětí se přivede ne vatup 111 bloku komparátorů %,· Blok komparátorů 2 obsahuje zdroj referenčního napětí a obvody pro nastavení horní a dolní meze teploty a komparátory úrovní. Je-li teplota Tji vyiií než nastavená horní mez, objeví ae na výstupech 21 a 22 komparátorů 2 log 1.
Je-li teplota Tn nižžl než dolní mez, objev? se na obou výstupech 21. 22 komparátorů £ log O”. Je-li teploťe Tn v intervalu vymezeném oběma mezemi, objeví se ne výstupu g1 log 0 a na výstupu 22 log 1. Jsou-li oba vstupy 121 a 122 rozhodovacího bloku i v log 1*. pak ss v okamžiku příchodu hodinového pulsu do vstupu 182 objeví na výstupu 31 puls, který zvýií adresu na výstupech JtJL» 4ί· 11 generátoru adres 4 o jedna. Pokud
Je teplota Tn vyžží než horní mez při každém hodinovém pulsu se zvyiuje adresa o jednu až do neývyiií adresy určené počtem věží a způsobem regulace.
Při dosažení nej vyěší adresy se na výstupu 51 bloku pamětí 2 objeví log 0, která na vstupu 222 roshodovacího bloku £ zablokuje hodinové pulsy pro zvyšování odres. Poklesne-li teplota Tn pod dolní mez, objeví ae na obou vstupech 121 a 122 rozhodovacího bloku £ log 0 a s příchodem hodinového pulsu do vstupu 182 se na výstupu 32 Objeví puls, který sníží adresu generátoru adres £ o Jedna.
Pokud jsou na výstupech 21 a 22 bloku komparátorů 2. log O při každém hodinovém pulsu ss snižuje adresa až do nejnižší adresy, kdy se na výstupu 52 bloku pamětí 2 objeví log 0, která na vstupu 152 rozhodovacího bloku £ zablokuje hodinové pulsy pro snižování adres. Je-li teplote T)n v intervalu určeném mezemi, pak ee na výstupu 33 rozhodovacího bloku 2 objeví log 0, který na vstupu 133 bloku nulování 2 způsobí, že výstup 22 zablokuje na vstupu 172 zdroje hodinových pulsů 2 hodinové pulsy.
Generátor adres £ na výstupech £1., £2, £2, ,41 generuje adresy, které přes vstupy 141. 142. 143. 144 bloku pamětí 2 vyvolují ns výstupech 22. 22. 501 . 502. 503. 504. 505. 506. 507. 508. 509, 510. 511. 512. 513. 514 obsah paměti. V paměti Je uložen algoritmus řízení věží. Obsah pamětí se objeví na vstupech 1501. 1502. 1503. 1504¾ 1505. 1506. 1507. 2222. 2222, 2212, 1212, 1212. 2212. 1211 bloku výkonových spínačů 6,, který je přímo spojen e regulovanou soustavou. Okamžitý stav paměti udává stupeň regulace. Výstup £2 generátoru odres £ se používá k posouvání adres při snižování chlazení a způsobuje časové zpoždění, odvozené od signálu ns výstupu ££ zdroje hodinových pulsů .8, při spínání druhého reguléčního stupni po odpojení třetího regulačního stupně. Signál na výstupu £6 generátoru adres £ připojený na vstup 146 zdroje hodinových pulsů 2. zabraňuje zablokování hodinových pulsů před uplynutí· časového zpoždění. Signál Uc na vstupu 07 bloku nulování 2i způsobuje
Claims (1)
- P S 1 S 1 ϊ I VYNÁLEZURegulátor chladicích věží, zejména pro řízení teploty výstupního média, sestávající z elektrického teploměru, bloku komperátorů, rozhodovacího bloku, generátoru adres, bloku pamětí, bloku výkonových spínačů, bloku nulování, bloku hodinových pulsů, vyznačený tím, že vstup (01) teploměru (1) je spojen s vnějěí soustavou, výstup (11) teploměru (1) je připojen na vstup (111) bloku komparátoru (2), který obsahuje zdroj referenčního napětí, prvý a druhý výstup (21 a 22) bloku komperátorů (2) je připojen na prvý a druhý vstup (121 a 122) rozhodovacího bloku (3), třetí a čtvrtý vstup (181 a 182) rozhodovacího bloku (3) je připojen na prvý s druhý výstup (81 a 82) zdroje hodinových pulsů (8), pátý a Šestý vstup (151 a 152) rozhodovacího bloku (3) je připojen na prvý a druhý výstup (51 a 52) bloku pamětí (5), prvý a druhý výstup (31 s 32) rozhodovacího bloku (3) je připojen na prvý a druhý vstup (13' a 132) generátoru adres (4), třetí výstup (33) rozhodovacího bloku (3) je připojen na prvý vstup (133) bloku nulování (7), třetí vstup (171) generátoru adres (4) je připojen na výstup (71) bloku nulování (7), čtvrtý vstup (183) generátoru adres (4) je připojen na třetí výstup (83) zdroje hodinových pulsů (8), prvý až pátý výstup (41, 42, 43, 44, 45) generátoru adres (4) je připojen na prvý až pátý vstup (141, 142, 143, 144# 145) bloku pamětí (5), Šestý výstup (46) generátoru adres (4) je zapojen na prvý vstup (146) zdroje hodinových pulsů (8), třetí až šestnáctý výstup (5Φ1, 502, 503, 504, 505, 506, 507, 508, 509, 510, 511, 512, 513, 514) bloku pamětí (5) je připojen na prvý až šestnáctý vstup (1501 , 1502, 1503, 1504, 1505, 1506, 1507, 1508, 1509, 1510, 1511, 1512, 15Í3, '514) bloku výkonových spínačů (6), druhý výstup (72) bloku nulování (7) je připojen na druhý vstup ( 172) zdroje hodinových pulsů (8), druhý vstup (07) bloku nulování (7) je připojen na napájecí napětí, třetí vstup (08) zdroje hodinových pulsů (8) je připojen na vnější zdroj frekvence.1 výkres
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| CS292281A CS231009B1 (cs) | 1981-04-16 | 1981-04-16 | Regulátor chladicích věží |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| CS292281A CS231009B1 (cs) | 1981-04-16 | 1981-04-16 | Regulátor chladicích věží |
Publications (1)
| Publication Number | Publication Date |
|---|---|
| CS231009B1 true CS231009B1 (cs) | 1984-09-17 |
Family
ID=5367765
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| CS292281A CS231009B1 (cs) | 1981-04-16 | 1981-04-16 | Regulátor chladicích věží |
Country Status (1)
| Country | Link |
|---|---|
| CS (1) | CS231009B1 (cs) |
-
1981
- 1981-04-16 CS CS292281A patent/CS231009B1/cs unknown
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| CA2140575C (en) | Method and circuit arrangement for driving semiconductor switches in a series circuit | |
| JPH0744402B2 (ja) | 電力増幅用スイッチング増幅器 | |
| ATE156309T1 (de) | Intelligenter leistungsschalter | |
| CA2180776A1 (en) | Terabit per second ATM packet switch having out-of-band control with multicasting | |
| CS231009B1 (cs) | Regulátor chladicích věží | |
| US5528486A (en) | Firing pattern output generation for AC traction inverter control | |
| IT236982Y1 (it) | Sistema di comando di piu' utenze | |
| US6127871A (en) | Variable digital delay line | |
| EP0269214A2 (en) | Power supply and control systems for totem pole switches | |
| JPH06187064A (ja) | クロック制御方法及びその制御装置 | |
| ES532148A0 (es) | Instalacion y procedimiento para el calentamiento por induccion de piezas de trabajo, especialmente tubos o barras, con varios inductores | |
| JPS6432594A (en) | Remote supervisory and controlling system | |
| SU1488806A1 (ru) | Изобретение относится к вычислительной технике и может быть' использовано | |
| SU1233128A1 (ru) | Многоканальный стабилизированный источник питани | |
| JPS6130499B2 (cs) | ||
| SU1635241A1 (ru) | Устройство дл автоматического управлени электрической нагрузкой предпри ти | |
| JPS63210502A (ja) | ボイラシステムの制御装置 | |
| SU1319190A1 (ru) | Устройство дл регулировани мощности | |
| SU1113787A1 (ru) | Автоматический регул тор мощности конденсаторных установок | |
| JPS6443033A (en) | Power source system in power generation plant | |
| JPS63238303A (ja) | ボイラシステムの制御装置 | |
| JPS5781659A (en) | Storage controller | |
| SU1379868A1 (ru) | Устройство регулировани напр жени электростанции | |
| SU1159103A2 (ru) | Устройство дл защиты тиристорного инвертора напр жени | |
| SU1062647A1 (ru) | След ща система с автокоммутируемым контуром отрицательной обратной св зи |