CS225514B1 - Zapojenie pre integrálně testovanie číslicových integrátorov - Google Patents
Zapojenie pre integrálně testovanie číslicových integrátorov Download PDFInfo
- Publication number
- CS225514B1 CS225514B1 CS568682A CS568682A CS225514B1 CS 225514 B1 CS225514 B1 CS 225514B1 CS 568682 A CS568682 A CS 568682A CS 568682 A CS568682 A CS 568682A CS 225514 B1 CS225514 B1 CS 225514B1
- Authority
- CS
- Czechoslovakia
- Prior art keywords
- input
- pulse
- digital
- output
- integrator
- Prior art date
Links
- 238000012360 testing method Methods 0.000 title claims description 9
- 238000005259 measurement Methods 0.000 description 6
- 230000010354 integration Effects 0.000 description 3
- 238000010998 test method Methods 0.000 description 2
- 230000004913 activation Effects 0.000 description 1
- 239000013078 crystal Substances 0.000 description 1
- 238000011161 development Methods 0.000 description 1
- 238000010586 diagram Methods 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
- 238000011156 evaluation Methods 0.000 description 1
- 230000005923 long-lasting effect Effects 0.000 description 1
- 238000012795 verification Methods 0.000 description 1
Landscapes
- Analogue/Digital Conversion (AREA)
Description
Vynález sa týká zapojenia pre rychle integrálně testováni e číslicových integrátorov v celom rozsahu vstupného signálu.
Pri doteraz známem spósobe testovania číslicových integrátorov sa na ich vstup připojí zdroj jednosměrného napátia so známou velkostou a integrácia sa klúčuje počas presne stanovenej doby. Výstupný údaj integrátora sa porovná s předpokládanou hodnotou. Výhodou tohoto spdsobu testovania je, že umožňuje zistiť chyby integrátora pri zvolenej velkosti vstupného napátia. Nevýhodou je, že pre vyhodnotenie ohýb v celom rozsahu vstupného napatia integrátora je potřebné meranie opakovat pri róznych hodnotách vstupného napátia.
Uvedený nedostatok odstraňuje zapojenie pre integrálně testovanie číslicových integrátorov podlá vynálezu, ktorého podstata je v tom, že vstup číslicového integrátora je spojený s výstupom číslicovo analogového prevodníka, ktorého vstup je spojený s výstupom vratného impulzného počitadla, ktorého vstup je připojený na výstup riadiacej jednotky.
Na vstup číslicového integrátora sa privedie jednorázový impulz so spojité sa meniacim priebehom, s presne známou amplitúdou a dobou trvania. Chyby číslicového integrátora sa vyhodnocujú z výstupného údajů číslicového integrátora, po
225 514 skončení impulzu. Pri testovaní integračněj konátanty je impulz unipolárny, pri testovaní vstupnej symetrie je impulz bipolárny, s nulovou střednou hodnotou. Relativná chyba vstupné j symetrie číslicového integrátora sa určuje podělením zvyákového údajů číslicového integrátora hodnotou časového integrálu vstupného impulzu s jednou polaritou.
Přivedením impulzu so spojité premenným priebehom na vstup číslicového integrátora a porovnáním výstupného údajů s předpokládanou hodnotou sa dosahuje integrálně vyhodnotenie chyby číslicového integrátora v celom rozsahu vstupného signálu. Na vyhodnotenie chyby číslicového integrátora stačí jedno meranie. Tým sa urychluje testovánie. Pri meraní vstupné j nesymetrie integrátora pomocou bipolárneho impulzu, udává zvyákový údaj integrátora priamo chybu integrácie.
Výhodou zapojenia podlá vynálezu je rýchlost merania, a teda rýchle overenie účinku zmien zapojenia pri vývoji. Výhodou je velká dosiahnutelná přesnost a reprodukovatelnost generovaných impulzov. Ďaláou výhodou je, že trvanie impulzu možno lahko měnit změnou frekvencie hodinových impulzov a že móže byt prakticky lubovolne dlhé.
Na priloženom výkrese je znázorněná bloková schéma pre integrálně testovanie číslicových integrátorov.
Zapojenie pozostáva z číslicového integrátora 1, z bipolárneho analogovo-číslicového prevodníka 2, z vratného impulzného počítadla 3 a z riadiacej jednotky 4, zapojených tak, že údajový vstup číslicovo-analogového prevodníka 2 je spojený s výstupom vratného impulzného počítadla χ a vstupy vratného impulzného počítadla sú spojené s výstupmi riadiacej jednotky 4. Riadiaca jednotka 4 má spúštací vstup S, vstup pre prepínanie meracieho a kalibračného režimu M, vstup B pre volbu unipolárneho alebo bipolárneho impulzu a vstup P pre volbu polarity výstupov pri kalibrácii a napokon vstup C hodinových impulzον.
225 514
Testovaný číslicový integrátor 1 má vstup spojený s výstup om číslicovo-analógového prevodníka 2. Před meraním sa zapojenie mdže kalibrovat. Na výstup číslicovo-analógového prevodníka 2 sa vtedy připojí aj číslicový voltmeter. Zapojenie sa přepne do kalibračného režimu. Po aktivovaní spúštacieho vstupu S je na výstupe zapojenia napfitie, ktoré zodpovedá maximálněj hodnotě generovaného impulsu. Velkost napfitia sa odčítá na číslicovom voltmetri. Po aktivovaní vetupu P je na výstupe zapojenia napfitie, ktoré zodpovedá amplitúde záporného impulzu. V případe odchýlky amplitúd kladného a záporného impulzu sa nastavovacím prvkom číslicovo-analógového prevodníka 2 nastaví amplitúda impulzu so zápornou polaritou tak, aby bola rovnaká ako amplitúda impulzu s kladnou polaritou
Pri meraní sa zapojenie přepne do meracieho režimu a aktivuje sa spúštací vstup S. Přitom sa vratným impulzným počítadlom počítá konštantný počet impulzov v smere dopředu a dozadu. Pri meraní integrovanéj konštanty alebo integrálnej linearity ea generuje unipolárny impulz. Nameraný výsledok sa porovnává s předpokládanou hodnotou. Pri meraní integrálnej vstupnéj symetrie integrátora sa generuje bipolárny impulz. Impulz je zložený z dvoch po sobe nasledujúcich impulzov trojuholníkového tvaru, s rovnakou amplitúdou a opačnou polaritou. Relativná chyba ζ vstupnéj symetrie integrátora sa určuje zo zvyškového údajů Δ integrátora po skončeni impulzu, podělením hodnotou časového integrálu impulzu β jednou polaritou: « A
UQ je amplitúda impulzu, Ti je doba jeho trvania.
225 514
Rozlišovacia schopnost číslicovo-analogového prevodníka musí byt zvolená tak, aby přesnost impulzu na výstupe zápoje nia bola aspoň o jeden poriadok vačšia, než předpokládá pres nost testovaného číslicového integrátora. Frekvencia hodinových impulzov na vstupe C má byt odvodená z frekvencie oscilátora, riadeného kryátálovou jednotkou. Pokojové napštie na výstupe číslicovo-analogového prevodníka musí byt menšie, než. je rozlišovacia schopnost testovaných číslicových integrátorov.
Zapojenie možno použit aj v iných oblastiach techniky, kde je potřebné generovat relativné dlhotrvájúce impulzy e presne definovanými parametrami.
Claims (1)
- PREDMET VYNÁLEZU225 514Zapojenie pře integrálně testovánie číslicových Integra torov vyznačené tým, že vstup číslicového integrátora /1/ je spojený s výstupom číslicovo-analogového prevodníka /2/, kto rého vstup je spojený s výstupom vratného impulzného počítad la /3/, ktorého vstup je připojený na výstup riadiacej jednotky /4/·
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| CS568682A CS225514B1 (sk) | 1982-07-28 | 1982-07-28 | Zapojenie pre integrálně testovanie číslicových integrátorov |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| CS568682A CS225514B1 (sk) | 1982-07-28 | 1982-07-28 | Zapojenie pre integrálně testovanie číslicových integrátorov |
Publications (1)
| Publication Number | Publication Date |
|---|---|
| CS225514B1 true CS225514B1 (sk) | 1984-02-13 |
Family
ID=5402182
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| CS568682A CS225514B1 (sk) | 1982-07-28 | 1982-07-28 | Zapojenie pre integrálně testovanie číslicových integrátorov |
Country Status (1)
| Country | Link |
|---|---|
| CS (1) | CS225514B1 (sk) |
-
1982
- 1982-07-28 CS CS568682A patent/CS225514B1/sk unknown
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| US4459546A (en) | Electronic kilowatthour meter | |
| JPS6166971A (ja) | デジタル抵抗測定装置とその測定方法 | |
| US4112428A (en) | Clocked precision integrating analog to digital converter system | |
| US3918050A (en) | Analog-to-digital conversion apparatus | |
| US4118698A (en) | Analog-to-digital converter recalibration method and apparatus | |
| US4733167A (en) | Measurement circuit for digital to analog converter | |
| CS225514B1 (sk) | Zapojenie pre integrálně testovanie číslicových integrátorov | |
| US3349251A (en) | Level sensor circuit | |
| US3745556A (en) | Analogue to digital converter | |
| US3949393A (en) | Analog sweep calibrator | |
| SU877448A1 (ru) | Устройство дл определени градуировочной характеристики стробоскопического измерительного преобразовател | |
| JPH0328792A (ja) | 自動時間間隔測定方法 | |
| RU1781626C (ru) | Устройство измерени уровней импульсов сложной формы | |
| SU1580283A1 (ru) | Цифровой омметр | |
| SU1615643A1 (ru) | Устройство дл определени времени нарастани и спада фронтов импульсных сигналов | |
| SU1644049A1 (ru) | Способ измерени длительности импульсов | |
| SU1058048A1 (ru) | Устройство дл автоматического измерени характеристики преобразовани быстродействующих аналого-цифровых преобразователей | |
| SU898611A1 (ru) | Преобразователь параметров трехэлементных двухполюсных цепей в код | |
| SU779921A1 (ru) | Устройство дл контрол неравномерности амплитудно-частотных характеристик | |
| SU900197A1 (ru) | Устройство регистрации формы периодических коротких сигналов | |
| SU949802A1 (ru) | Устройство дл измерени нелинейности цифроаналоговых преобразователей | |
| SU1203699A1 (ru) | Способ измерени динамических характеристик преобразовани быстродействующих и высокоточных аналого-цифровых преобразователей и устройство дл его осуществлени | |
| RU1798727C (ru) | Способ определени фазового сдвига объекта | |
| SU822197A1 (ru) | Устройство дл усреднени | |
| SU1019628A1 (ru) | Устройство дл измерени времени установлени выходного напр жени цифро-аналогового преобразовател |