CS224802B1 - Kontrolér pro jednotku styku s prostředím - Google Patents

Kontrolér pro jednotku styku s prostředím Download PDF

Info

Publication number
CS224802B1
CS224802B1 CS127782A CS127782A CS224802B1 CS 224802 B1 CS224802 B1 CS 224802B1 CS 127782 A CS127782 A CS 127782A CS 127782 A CS127782 A CS 127782A CS 224802 B1 CS224802 B1 CS 224802B1
Authority
CS
Czechoslovakia
Prior art keywords
input
output
circuits
control
data
Prior art date
Application number
CS127782A
Other languages
English (en)
Inventor
Miroslav Ing Csc Kudrnovsky
Original Assignee
Kudrnovsky Miroslav
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Kudrnovsky Miroslav filed Critical Kudrnovsky Miroslav
Priority to CS127782A priority Critical patent/CS224802B1/cs
Publication of CS224802B1 publication Critical patent/CS224802B1/cs

Links

Landscapes

  • Selective Calling Equipment (AREA)

Description

Vynález ee týká kontroléru pro jednotku styku s prostředím, který jest připojen na přístrojový interface IMS-2 a pracuje v binárním kódu.
Známá zapojení řídící jednotky připojené na přístrojový interface IMS-2 používají pro řízení i přenos dat kódu ASCII·
Při zpracování více kanálů je nutno vždy nejprve vyslat adresu příslušného kanálu a pak příkaz pro vykonání požadované operace· Při zméně rozsahu měřeného analogového signálu je nutno zase nejprve nastavit časovači obvod pro řízení startu analogově-čísiicového převodníku tak, aby odpovídal době ustáleni napití na výstupu vstupního zesilovače. Všechny tyto nutné kroky programu pro řízení JSP známými zapojeními řídicí jednotky mají vliv na dobu potřebnou pro nastaveni požadovaných parametrů i na dobu připadající na měření jednoho kanálu*
Podstatné zkráceni těchto časů a další výhody má zapojení kontroléru pro JSP podle vynálezu, jehož podstata Spočívá v tom, že sestává ze stykových obvodů, jejichž první stykové vbtupy jsou spojeny s interface IMS-2· Druhé vstupy stykových obvodů jsou spojeny s prvními, stavovými výstupy jednotky styku s prostředím, třetí vstup s prvním řídicím výstupem obvodu řízení výstupu dat a s prvním vstupem obvodů startu operace, čtvrtý vstup s druhým řídicím výstupem jednotky styku β prostředím, s prvním vstupem obvodů 2· subadresy a s prvním vstupem obvodů 1· subadresy, pátý vstup s výstupem obvodu startu analogově-číslicového převodníku a s prvním vstupem obvodů jednotky styku s prostředím, Šesté vstupy DO 1 až DO 8 s datovým výstupem obvodů výstupu dat a sedmý vstup s prvním výstupem adresy analogově-číslicového převodníku adresovsoích obvodů, s druhým vstupem jednotky styku s prostředím a a prvním vstupem obvodů mtartu analogově-číslicového převodníku· Jejich první datové výstupy Dl i až Dl 8 jsou spojeny s prvními vstupy dekodéru binárního kódu, s prvními vstupy pamětí vstupaíeh
224 802
- 2 dat, s prvním vstupem adresovacích obvodů, s druhými vstupy obvodů 1· subadresy a s druhými vstupy obvodů 2. subadresy, jejich druhý, řídicí výstup je spojen s druhým vstupem dekodéru binárního kódu, třetí, řídicí výstup s prvním vstupem obvodů řízení vstupů dat a čtvrtý, řídicí výstup s prvním vstupem obvodů řízení výstupu dat· První záznamový výstup dekodéru binárního kódu je spojen s druhým vstupem adresovacího obvodu, druhý, záznamový výstup s třetím vstupem-obvodů 1· subadresy, třetí, záznamový výstup s třetím vstupem obvodů 2· subadresy, čtvrtý, výstup s prvním vstujkem obvodu řízení jednobytového režimu, pátý, řídicí výstup s druhým vstupem obvodu řízení jednobytového režimu, šestý, řídicí výstup s druhým vstupem obvodů řízení vstupů dat, sedmý, řídicí výstup s druhým vstupem obvodů startu operace a třetí vstup je spojen s prvním, blokovacím výstupem obvodů řízení vstupů dat· Výstup obvodů řízení jednobytového režimu je spojen s třetím vstupem obvodů řízení vstupů dat, s třetím vstupem obvodů startu operace a s druhým vstupem obvodů řízení výstupů dat, zatímco druhý, řídicí výstup 1. bytu obvodů řízení vstupů dat je spojen se čtvrtým vstupem obvodů 1« subadresy, se čtvrtým vstupem obvodů 2, subadresy, s druhým vstupem paměti vstupních dat a se čtvrtým vstupem obvodů startu operace a třetí, řídicí výstup 2· bytu je spojen s pátým vstupem obvodů 1· subadresy, s pátým vstupem obvodů 2, subadresy, s třetím vstupem paměti vstupních dat a s pátým vstupem obvodů startu operace· šestý vstup obvodů startu operace je spojen se třetím výstupem externího startu jednotky styku s prostředím, sedmý vstup s druhým řídicím výstupem vysílání 2, bytu obvodu řízení výstupů dat a s prvním vstupem obvodů výstupů dat a jejich výstup je spojen s třetím vstupem obvodů řízení vstupů dat, s desátým vstupem jednotky styku s prostředím a s druhým vstupem obvodů startu analogově-číelicového převodníku· Třetí vstupy obvodů startu analogově-číslicového převodníku jsou spojeny s prvními výstupy rozsahů obvodů 1« subadresy a s třetími vstupy jednotky styku s prostředím, zatímco šestý vstup obvodů 1· subadřesy je spojen se čtvrtým, řídicím výstupem obvodů 2» subadresy a druhé výstupy adresy kanálů jsou spojeny se čtvrtými vstupy jednotky styku s prostředím, jejíž páté vstupy jsou spojeny s výstupy vstupních dat Bl 0 až Bl 15 paměti vstupních dat, šesté vstupy s druhými, adresovými výstupy adresovacích obvodů, sedmé vstupy s prvními výstupy funkci obvodů 2· subadresy, osmý vstup s druhým výstupem vzorkování kanálů obvodů 2· aubadresy a devátý vstup se třetím výstupem vzorkování desky obvodů 2· subadresy
- 3 224 802 a Čtvrté výstupy výstupních dat BO O až BO 15 jsou spojeny s druhými vstupy obvodů výstupů dat, jejichž třetí vstup je spojen s třetím, řídicím výstupem vysílání 1« bytu dat··
Výhodou zapojení kontroléru pro JSP dle vynálezu je, že řízení i přenos dat v obou směrech se provádí přes interface IUS-2 v binárním kódu· Všechny parametry (přístrojové funkce a příkazy) lze nastavit, počítaje vto i spuštění příslušné operace, vysláním čtyř bytů řídicích dat·
Pro nastavení parametrů spuštěni operace postačuje u některých desek vyslání 3 nebo 2 bytů řídicích dat· Tím se proti zapojením kontroléru s přenosem da.t v kódu ASCII zmenší počet řídicích bytů nejméně o polovinu· Stejně je to i při přenosu dat v obou směrech, kdy dochází ke snížení počtu bytů na 2 proti 5ti· Zapojení kontroléru dle vynálezu umožňuje dále:
- programově nastavit operace bud s 16ti, nebo s 8mi bitovými daty· Tím se rychlost přenosu pro 8mi bitová data zvýěí dvojnásobně,
- automaticky opakovaně zpracovat zvolený počet kanálů bez vyslání nové adresy a to pro měřeni analogových signálů i pro vstup nebo výstup dat,
- automatickou změnu doby měření pro různé rozsahy vstupního analogového signálu, která je úměrná době ustálení vstupního zesilovače·
Na připojeném výkresu je schematicky znázorněna podstata zapojení kontroléru pro JSP dle vynálezu. Kontrolér dle obrázku sestává ze stykových obvodů 1,, jejichž první stykové vstupy IC jsou spojeny s interface IMS-2, jejich druhé vstupy ID jsou spojeny s prvními, stavovými výstupy 130 jednotky 13 styku s prostředím, třetí vstup 16 s prvním řídicím výstupem 61 obvodu 6 řízení výstupu dat a s prvním vstupem 55 obvodů 5 startu operace, čtvrtý vstup 18 8 druhým řídicím výstupem 13A jednotky 13 styku s prostředím, s prvním vstupem 116 obvodů 11 2, subadresy a s prvním vstupem 105 obvodů 10 1. subadresy, pátý vstup 19 s výstupem 73 obvodu 7 startu analogově-číslicového převodníku a s prvním vstupem 13C obvodů jednotky 13 styku s prostředím, šesté vstupy 1A DO 1 až DO 8 s datovým výstupem 122 obvodů 12 výstupů dat a sedmý vstup 1B s prvním výstupem 92 adresy analogově-číslicového převodníku adresovacích obvodů 9, s druhým vstupem 133 jednotky 13 styku s prostředím a s prvním vstupem 71 ob<
- 4 —
224 802 vodů 7 startu analogově-číslicového převodníku, přičemž jejich první, datové výstupy IE DI 1 až DI 8 jsou spojeny s prvními vstupy 21 dekodéru 2 binárního kódu, s prvními vstupy 84 paměti 8 vstupních dat, s prvním vstupem 93 adresovacích obvodů 9, s druhými vstupy 107 obvodů 10 1. subadresy a s druhými vstupy 118 obvodů 11 2. subadresy, jejich druhý, řídicí vystup 14 je spojen s druhým vstupem 20 dekodéru i.2 binárního kódu, třetí, řídicí výstup 15 s prvním vstupem 44 obvodů 4 řízení vstupů dat a čtvrtý, řídicí výstup 17 s prvním vstupem 64 obvodů 6 řízení výstupů dat· První záznamový výstup 22 dekodéru 2 binárního kódu je spojen s druhým vstupem 94 adresovacího obvodu 9, druhý, záznamový výstup 23 s třetím vstupem 106 obvodů 10 h subadresy, třetí záznamový výstup 24 s třetím vstupem 117 obvodů 11 2. subadresy, čtvrtý, řídicí výstup 25 s prvním vstupem 31 obvodu 3 ří zení jednobytového režimu, pátý, řídicí výstup 26 s druhým vstupem 32 obvodů 3 řízení jednobytového režimu, šestý, řídicí výstup 28 s druhým vstupem 45 obvodů 4 řízení vstupů dat, sedmý, řídicí výstup 29 s druhým vstupem 57 obvodů 5 startu operace a třetí vstup 27 je spojen s prvním, blokovacím výstupem 41 obvodů 4 řízení vstupů dat. Výstup 33 obvodu 3 řízení jednobytového režimu je spojen s třetím vstupem 46 obvodů 4 řízení vstupů dat, s třetím vstupem 58 obvodů 5 startu operace a s druhým vstupem 66 obvodů 6 řízení výstupů dat, zatímco druhý, řídicí výstup 42
1, bytu obvodů 4 řízení vstupů dat je spojen se čtvrtým vstupem 104 obvodů 10 1· subadresy, se čtvrtým vstupem 111 obvodů 11 2. subadresy, s druhým vstupem 83 paměti 8 vstupních dat a se čtvrtým vstupem 52 obvodů 5 startu operace a třetí, řídicí výstup 43
2. bytu je spojen s pátým vstupem 103 obvodů 10 1· subadresy, s pátým vstupem 112 obvodů 11 2. subadresy, s třetím vstupem 83 paměti 8 vstupních dat a s pátým vstupem 51 obvodů 5 startu operace, přičemž šestý vstup 53 obvodů 5 startu operace je spojen se třetím výstupem 139 externího startu jednotky 13 styku s prostředím, sedmý vstup 54 s druhým, řídicím výstupem 62 vyslání 2· bytu obvodů 6 řízení výstupu dat a s prvním vstupem 123 obvodů 12 výstupu dat a jejich výstup 56 je spojen s třetím vstupem 65 obvodů 6 řízení vstupů dat, s desátým vstupem 13D jednotky 13 styku s prostředím a s druhým vstupem 74 obvodů 7 startu analogově-číslicového převodníku. Třetí vstupy 72 obvodů 7 startu analogově-číslicového převodníku jsou spojeny s prvními výstupy 102 rozsahů obvodů 10 1· subadresy a s třetími vstupy 135 jednot
- 5 224 802 ky 13 styku s prostředím, zatímco šestý vstup 108 obvodů 10 1· subadresy je spojen se čtvrtým, řídicím výstupem 119 obvodů 11 ‘
2. subadresy a druhé výstupy 101 adresy kanálů jsou spojeny se čtvrtými vstupy 134 jednotky 13 styku s prostředím, jejíž páté vstupy 131 .jsou spojeny s výstupy 81 vstupních dat Bl 0 až Bl 15 paměti 8 vstupních dat, šesté vstupy 132 s druhými, adresovými výstupy 91 adresovacích obvodů 9, sedmé vstupy 136 β prvními výstupy 113 funkcí obvodů 11 2, subadresy, osmý vstup 137 s druhým výstupem 114 vzorkování obvodů 11 kanálu 2. subadresy a devátý vstup 138 se třetím výstupem 115 vzorkováni desky obvodů 11 2· subadresy a čtvrté výstupy 13B výstupních dat BO 0 až BO 15 jsou spojeny s druhými vstupy 121 obvodů 12 výstupů dat, jejichž třetí vstup 124 je spojen s třetím, řídicím výstupem 63 vyslání 1« bytu obvodů 6 řízení výstupu dat·
Činnost kontroléru pro JSP dle vynálezu spočívá v tom, že JSP je řízena interfacem IMS-2 přes stykové obvody 1^ maximálně čtyřmi jednobytovými řídicími slovy z 1· datového výstupu IE se signály 01 1 až Dl 8 stykových obvodů 1· Typ řídicího slova určuje dekodér 2 binárního kódu z bitů Dl 6 až Dl 7· První řídící slovo určuje adresu desky, která je dána bity Dl 1 až Dl 5 a adresu analogově-číslicového převodníku, danou bitem Dl 8, kterou lze zvolit současně s adresou desky. Záznam adresy provádí první záznamový výstup 22 dekodéru 2 binárního kódu do adresovacích obvodů 9· Druhé řídicí slovo určuje 1. subadresu, kterou se druhým záznamovým výstupem 23 provede záznam adresy kanálu bity Dl 1 až Dl 4 a rozsahu bity Dl 5 a Dl 8 do obvodů 10 1. subadresy. Třetí řídicí slovo určuje 2, subadresu, kterou se třetím záznamovým výstupem 24 provede záznam počtu kanálů bity Dl 1 až Dl 4 a funkce bity Dl 5 a Dl 8 do obvodů 11 2. subadresy· Bity Dl 5 a Dl 8 v součinu se signálem doby převodu analogovš-číslicového převodníku z prvního vstupu 116 obvodů 11 2· subadresy vytváří ještě řídicí signály pro vzorkování kanálu na druhém výstupu 114 vzorkování kanálu a řídící signál pro vzorkování desky na třetím výstupu 115 vzorkování desky· čtvrté řídicí slovo vysílá příkazy určené bity Dl 1 až Dl 5· Příkaz pro nastaveni jednobytového režimu je veden ze čtvrtého, řídicího výstupu 25 dekódéru 2 binárního kódu a příkaz pro nastaveni dvoubytového režimu z pátého řídícího výstupu 26 do obvodu 3 řízení 1-bytového režimu, jehož výstup 33 nastaví jednobytový režim v příslušných obvodech. Dále šestý, řídicí výstup 28 dává příkaz pro nastave— 6 —
224 802 ní režimu vstupu dat do JSP 13 v obvodech 4 řízení vstupů dat, který se ruší signálem z třetího, řídícího výstupu 15 stykových obvodů 1· Příkaz pro spuštění operace se vysílá ze sedmého, řídicího výstupu 29 dekodéru 2 binárního kódu a je dále zpracováván v obvodech 5 startu operace spolu s dalšími signály· Strobovací signál pro záznam řídících slov je přiveden na druhý vstup 20 dekodéru 2 binárního kódu·
Z adresovacích obvodů £ vstupuje na vstupy vnitřní sběrnice JSP 13 pět signálů adresy na šesté vstupy 132 JSP 13 a signál adresy analogově-číslicového převodníku na druhý vstup 133,
Z obvodů 10 1, subadresy 4'signály adresy kanálů na čtvrté vstupy 134 JSP 13 a 4 dekódované signály rozsahů na třetí vstupy 135. Z obvodů 11 2. subadresy vstupují na sběrnici JSP 13 2 signály funkce na sedmé vstupy 136, jeden signál vzorkování kanálu na osmý vstup 137 a jeden signál vzorkování desky na devátý vstup 138 JSP 13.
Při automatickém zpracování více kanálů, jak při měření analogových signálů, tak i při záznamu dat v jednobytovém i dvoubytovém režimu se adresa kanálu po skončení příslušné operace zvýší o 1 až do počtu kanálů zvolených 2· subadresou. Pak se nastaví znovu adresa kanálu, zvolená 1· subadresou· Zvýšení adresy kanálu o 1 se provádí při měření analogových signálů signálem doby převodu analogově-číslicového převodníku z šestého vstupu 105 obvodů 10 1· subadresy, při záznamu vstupních dat v jednobytovém režimu signálem pro záznam 1, bytu dat 01 1 až DI 8 ze čtvrtého vstupu 104 a při dvoubytovém režimu signálem pro záznam 2, bytu dat Dl 1 až DI 8 z pátého vstupu 103, Nastavení počáteční adresy kanálů se provádí signálem z šestého vstupu 108 na konci zpracování posledního ze zvoleného počtu kanálů. Start operace v JSP 13 se provádí signálem z desátého vstupu 13D a start analogověčíslicového převodníku signálem z prvního vstupu 13C, který je odvozen ze signálu na vstupu 13D, Charakter signálu start analogově-číslicového převodníku závisí na zvoleném rozsahu, jehož sig nály jsou přivedeny na třetí vstupy 72 obvodů 7 startu analogověčíslicového převodníku a způsobují automatickou změnu zpoždění startu analogově-číslicového převodníku vzhledem k okamžiku přepnutí kanálu· Toto zpožděni pak odpovídá době ustálení vstupního zesilovače při zvoleném rozsahu (zesílení). Signál startu analogově-číslicového převodníku vznikne na výstupu 73 obvodů 7 startu analogově-číslicového převodníku pouze při zvolené adrese ana- 7 224 802 logově-Číslicového převodníku přivedené na jejich první vstup 7l. Signál startu operace vzniká na výstupu 56 obvodů 5 startu operace z těchto signálů na vstupech uvedených obvodů:
- z příkazu pro spuštění operace přivedeného na druhý vstup 57
- ze signálu pro záznam 2. bytu vstupních dat DI 1 až DI 8 v dvoubytovém režimu, přivedeného na pátý vstup 51
- ze signálu pro záznam 1» bytu vstupních dat DI 1 až DI 8 v jednobytovém režimu, přivedeného na čtvrtý vstup 52
- ze signálu konce přenosu 2· bytu výstupních dat DO 1 až DO 8 v dvoubytovém režimu, přivedeného na první vstup 55
- ze signálu konce přenosu 1. bytu výstupních dat DO 1 až DO 8 v jednobytovém režimu, přivedeného na sedmý vstup 54
- a ze signálu externího startu, přivedeného na šestý vstup 53,
Při automatickém měření jednoho nebo více kanálů analogových signálů provede se tedy automaticky další start analogověčíslicového převodníku po skončení přenosu 2· bytu změřených dat na sběrnici IMS-2 v dvoubytovém nebo 1. bytu v jednobytovém režimu· Podobně při vysláni dat do JSP 13 se provádí jejich záznam v JSP 13 automaticky signálem startu operace z desátého vstupu 13D odvozeného ze signálu pro záznam l.bytu dat v jednobytovém nebo 2«bytu da.t v dvoubytovém režimu·
Po nastavení režimu vstupu dat do JSP 13 přivedením řídicího signálu na druhý vstup 45 obvodů 4 řízení vstupů dat vyšle tento obvod blokovací signál na třetí vstup 27 dekodéru 2 binárního kódu, kterým se zablokuje jeho činnost a začne vysílat záznamové signály na druhém řídicím výstupu 42 1. bytu a třetím, řídicím výstupu 43 2· bytu· Všechny signály na prvním, datovém výstupu 1E stykových obvodů 1 jsou interpretovány jako data· Každé 2 byty dát jsou postupně zaznamenávány do paměťových obvodů 9 a jako 16ti bytové slovo BI 0 až BI 15 vysílány na páté vstupy 131 sběrnice JSP 13»
Pro řízení výstupu 16ti bitových dat BO 0 až BO 15 z JSP 13 na sběrnici IMS-2 slouží obvody 12 výstupu dat, které příchodem signálu 1· bytu na třetí vstup 124 vyšlou první a příchodem signálu 2· bytu na první vstup 123 druhý byte dat DO 1 áž DO 8 do stykových obvodů 1«
Pro řízení výstupu dat na sběrnici IMS-2 slouží stavové signály připravenosti neadresovaná desky JSP 13 pro přenos dat aa druhých vstupech ID, signál konce přenosu 2· bytu výstupních dat — 8 «
224 802
DO 1 až DO 8 na třetích vstupech 16, signál doby převodu analogově-číslicového převodníku na čtvrtém vstupu 18. signál startu analogově-číslicového převodníku na pátém vstupu 19 a signál adresy analogově-číslicového převodníku na sedmém vstupu 1B stykových obvodů 1.
Zapojení kontroléru pro jednotku styku s prostředím dle vynálezu využívá všech výhod, které poskytuje připojení na přístrojový interface IMS-2 a přitom se však vyznačuje velkou rychlostí přenosu informace i zpracováním vstupních a výstupních Signálů. Jeho přednosti lze použít hlavně v oblasti automatizace měření a řízení laboratorních prací, ve zkušebnách a vývojových laboratořích.

Claims (1)

  1. P Ř E D Μ E Tž VYNÁLEZU
    Kontrolér pro jednotku styku s prostředím sestávající ze stykových obvodů, jejichž první, stykové vstupy «jsou spojeny s interface IMS-2f vyznačený tím, že jejich druhé vstupy (ID) jsou spojeny s prvními, stavovými výstupy (130) jednotky (13) styku s prostředím, třetí vstup (16) s prvním řídicím výstupem (61) obvodu (6) řízení výstupů dat a s prvním vstupem (55) obvodů (5) startu operace, čtvrtý vstup (18) s druhým, řídícím výstupem (13A) jednotky (13) styku s prostředím, s prvním vstupem (116) obvodů (11) 2· subadresy a s prvním vstupem (105) obvodů (10) 1* subadresy, pátý vstup (19) s výstupem (73) obvodů (7) startu analogově-číslicového převodníku a s prvním vstupem (13C) obvodů jednotky (13) styku s prostředím, šesté vstupy (1A) DO 1 až DO 8 s datovým výstupem (122) obvodů (12) výstupů dat a sedmý vstup (1B) s prvním výstupem (92) adresy analogově-číslicového převodníku adresovacích obvodů (9), s druhým vstupem (133) jednotky (13) styku s prostředím a s prvním vstupem (71) obvodů (7) startu analogově-číslicového převodníku, přičemž jejich první, datové výstupy (IE) DI 1 až DI 8 jsou spojeny s prvními vstupy (21) dekodéru (2) binárního kódu, s prvními vstupy (84) paměti (8) vstupních dat, s prvním vstupem (93) adresovacích obvodů (9), s druhými vstupy (107) obvodů (10) 1· subadresy a s druhými vstupy (118) obvodů (11) 2« subadresy, jejich druhý, řídící výstup (14) je spojen s druhým vstupem (20) dekodéru (2) binárního kódu, třetí, řídicí výstup (15) s prvním vstupem (44) obvodů (4) řízení vstupů dat a čtvrtý, řídící výstup (17) s prvním vstupem (64) obvodů (6) řízení výstupů dat, zatímco první, záznamový výstup (22) dekodéru (2) binárního kódu je spojen s druhým vstupem (94) adresovacích obvodů (9), druhý, záznamový výstup (23) s třetím vstupem (106) obvodů (10) 1· subadresy, třetí, záznamový výstup (24) s třetím vstupem (117) obvodů (11) 2. subadresy, čtvrtý, řídicí výstup (25) s prvním vstupem (31) obvodu (3) řízení jednobytového režimu, pátý, řídicí výstup (26) s druhým vstupem (32) obvodu (3) řízení jednobytového režimu, šestý, řídicí výstup (28) s druhým vstupem (45) obvodů (4) řízení vstupů dat, sedmý, řídicí výstup (29) s druhým vstupem (57) obvodů (5) startu operace, třetí vstup (27) je spojen s prvním, blokovacím výstupem (41) obvodů (4) řízení vstupů dat, přičemž výstup (33) obvodů (3) řízení jednobytového režimu je spojen s třetím vstupem (46) obvodů (4) řízení vstupů
    224 802 dat, s třetím vstupem (58) obvodů (5) startu operace a s druhým vstupem (66) obvodů (6) řízení výstupů dat, zatímco druhý, řídící výstup (42) 1. bytu obvodů (4) řízení vstupů dat je spojen se čtvrtým vstupem (104) obvodů (10) le subadresy, se čtvrtým vstupem (111) obvodů (11) 2. subadresy, s druhým vstupem (82) paměti (8) vstupních dat a se Čtvrtým vstupem (52) obvodů (5) startu operace a třetí, řídící výstup (43) 2. bytu je spojen s pátým vstupem (103) obvodů (10) 1. subadresy, s pátým vstupem (112) obvodů (11) 2· subadresy, s třetím vstupem (83) paměti (8) vstupních dat a s pátým vstupem (51) obvodů (5) Startu operace, přičemž šestý, vstup (53) obvodů (5) startu operace je spojen se třetím výstupem (139) externího startu jednotky (13) styku s prostředím, sedmý vstup (54) s druhj·} řídícím výstupem (62) vyslání 2· bytu obvodu (6) řízení výstupu dat a s prvním vstupem (123) obvodů (12) výstupu dat a jejich výstup (56) je spojen s třetím vstupem (65) obvodů (6) řízení výstupů dat, s desátým vstupem (13D) jednotky (13) styku s prostředím a s druhým vstupem (74) obvodů (71 startu analogově-číslicového převodníku, přičemž třetí vstupy (72) obvodů (7) startu analogově-číslicového převodníku jsou spojeny s prvními výstupy (102) rozsahů obvodů (10) 1. subadresy a s třetími vstupy (135) jednotky (13) styku s prostředím, zatímco šestý vstup (108) obvodů (10) 1. subadresy je spojen se čtvrtým, řídícím výstupem (119) obvodů (11) 2 o subadresy a druhé výstupy (101) adres y kanálů jsou spojeny se čtvrtými vstupy (134) jednotky (13) styku s prostředím, jejíž páté vstupy (131) jsou spojeny s výstupy (81) vstupních dat Bl 0 až Bl 15 paměti (8) vstupních dat,,šesté vstupy (132) s druhými adresovými výstupy (91) adresovacích obvodů (9), sedmé vstupy (136) s prvními výstupy (113) funkcí obvodů (11) 2. subadresy, osmý vstup (137) s druhým výstupem (114) vzorkování kanálů a devátý vstup (138) se třetím výstupem (115) vzorkování desky obvodů (11) 2. subadresy a čtvrté výstupy (13B) výstupních dat BO 0 až BO 15 jsou spojeny s druhými vstupy (121) obvodů (12) výstupů dat, jejichž třetí vstup (124) je spojen s třetím, řídícím výstupem (63) vyslání 1. bytu obvodů (6) řízení výstupu dat.
CS127782A 1982-02-24 1982-02-24 Kontrolér pro jednotku styku s prostředím CS224802B1 (cs)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CS127782A CS224802B1 (cs) 1982-02-24 1982-02-24 Kontrolér pro jednotku styku s prostředím

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CS127782A CS224802B1 (cs) 1982-02-24 1982-02-24 Kontrolér pro jednotku styku s prostředím

Publications (1)

Publication Number Publication Date
CS224802B1 true CS224802B1 (cs) 1984-01-16

Family

ID=5346763

Family Applications (1)

Application Number Title Priority Date Filing Date
CS127782A CS224802B1 (cs) 1982-02-24 1982-02-24 Kontrolér pro jednotku styku s prostředím

Country Status (1)

Country Link
CS (1) CS224802B1 (cs)

Similar Documents

Publication Publication Date Title
EP0484047B1 (en) Method and apparatus for simultaneous output of digital audio and midi synthesised music
US4742572A (en) Optical fiber data link system
US4755934A (en) System for selecting an address in an input/output board
TW325567B (en) A memory system with multiplexed input-output port and memory mapping capability and systems and methods using the same
GB2188761A (en) Type determination in disk device selector circuits
CS224802B1 (cs) Kontrolér pro jednotku styku s prostředím
US4233500A (en) Method and apparatus for providing a digital output in response to an analog input and for providing an analog output in response to a digital input
EP0323222A2 (en) System for sending and receiving a HDLC data frame on a time-division multiplex transmission path
EP0840328A3 (en) Method and device for testing memory circuits
US4573390A (en) Play data detecting system for electronic musical instruments
US4843395A (en) Large dynamic range analog to digital converter
US5428801A (en) Data array conversion control system for controlling conversion of data arrays being transferred between two processing systems
HU182481B (en) Method and circuit arrangement for the machine execution of the commands of data processing computers
KR0147933B1 (ko) 브이씨알의 연속 녹화 시스템
KR900007065B1 (ko) 자동이득 조절장치가 부가된 타임스위치의 직접 제어방식
CA1221766A (en) Interface arrangement for a telephone system or the like
JPH0754528B2 (ja) センサ識別情報発生装置
KR900007126B1 (ko) 퍼스컴의 아트버스 아날로그 디지탈입출력처리회로
KR930007332B1 (ko) 바이폴라 램을 이용한 고속절연형 d/a 변환장치
RU1775049C (ru) Устройство дл ввода информации
JP2550659B2 (ja) データ伝送方法
KR0137087Y1 (ko) 상호 신호 변환 장치
JP2885082B2 (ja) シグナルコンディショナー
SU1487054A2 (ru) Адаптер канал-канал
JP2591060B2 (ja) データ伝送方法及び信号処理装置