CS221475B1 - Zapojení k uvolňování průchodu signálů - Google Patents
Zapojení k uvolňování průchodu signálů Download PDFInfo
- Publication number
- CS221475B1 CS221475B1 CS67082A CS67082A CS221475B1 CS 221475 B1 CS221475 B1 CS 221475B1 CS 67082 A CS67082 A CS 67082A CS 67082 A CS67082 A CS 67082A CS 221475 B1 CS221475 B1 CS 221475B1
- Authority
- CS
- Czechoslovakia
- Prior art keywords
- input
- gate
- output
- signal
- control input
- Prior art date
Links
Landscapes
- Electronic Switches (AREA)
Abstract
Zapojení k uvolňování průchodu signálů složené ze dvou hradel spojených v kaskádě za sebou, přičemž signální vstup je spojen se vstupem prvního hradla, výstup prvního hradla je spojen jednak se vstupem druhého hradla, jehož výstup je spojen s výstupem zapojení, a jednak se vstupem derivačního členu, jehož výstup je spojen s prvním vstupem paměťového členu. Řídicí vstup je spojen jednak s řídicím vstupem prvního hradla, a jednak s druhým vstupem paměťového členu, jehož výstup je spojen s řídicím vstupem druhého hradla. Zapojení podle vynálezu se uplatňuje v impulsní technice k zamezení zkreslení časového trvání prvního impulsu při uvolňování průchodu těchto impulsů ze signálního vstupu na výstup zapojení.
Description
Zapojení k uvolňování průchodu signálů složené ze dvou hradel spojených v kaskádě za sebou, přičemž signální vstup je spojen se vstupem prvního hradla, výstup prvního hradla je spojen jednak se vstupem druhého hradla, jehož výstup je spojen s výstupem zapojení, a jednak se vstupem derivačního členu, jehož výstup je spojen s prvním vstupem paměťového členu. Řídicí vstup je spojen jednak s řídicím vstupem prvního hradla, a jednak s druhým vstupem paměťového členu, jehož výstup je spojen s řídicím vstupem druhého hradla.
Zapojení podle vynálezu se uplatňuje v impulsní technice k zamezení zkreslení časového trvání prvního impulsu při uvolňování průchodu těchto impulsů ze signálního vstupu na výstup zapojení.
Vynález se týká zapojení logických obvodů k uvolňování průchodu signálů v soustavách číslicového zpracováni signálů, soustavách automatického číslicového řízení a podobně.
Jsou známa zapojení k uvolňování průchodu signálů založená na principu hradlování těchto signálů, kde signál zvolené logické úrovně přivedený na řídicí vstup uvolňuje průchod signálů přes hradlo po dobu svého časového trvání. Nevýhodou je, že při hradlování posloupnosti signálů, například signálu obdélníkového průběhu, se projevuje nepříznivý vliv nahodilosti začátku řídicího signálu, popřípadně konce řídicího signálu vzhledem k časovému průběhu jednotlivého pravoúhlého signálu. Padne-li začátek signálu doprostřed jednotlivého kladného impulsu, neprojde tento impuls celý, ale jen zbytková část. Výsledkem je, že první, popřípadě poslední impuls neprojde celý, ale projde na výstup jen jeho část.
Tyto nevýhody odstraňuje zapojení k uvolňování průchodu signálů podle vynálezu složené ze dvou hradel spojených v kaskádě za sebou, jehož podstata spočívá v tom, že signální vstup je spojen se vstupem prvního hradla, výstup prnvího hradla je spojen jednak se vstupem druhého hradla, jehož výstup je spojen s výstupem zapojení, a jednak se vstupem derivačního členu, jehož výstup je spojen s prvním vstupem paměťového členu, řídicí vstup je spojen jednak s řídicím vstupem prvního hradla, a jednak s druhým vstupem paměťového členu, jehož výstup je spojen s řídicím vstupem druhého hradla.
Předností zapojení k uvolňování průchodu signálů podle vynálezu je to, že při řízeném uvolňování posloupnosti impulsních signálů ze signálního vstupu na výstup zapojení se zamezuje zkreslení časového trvání prvního uvolněného impulsu.
Zapojení k uvolňováni průchodu signálů podle vynálezu je v příkladném provedení znázorněno na přiloženém výkresu. Na obrázku je znázorněn signální vstup S spojený se vstupm ai prvního hradla A. Výstup prvního hradla A je spojen jednak se vstupem bi druhého hradla B, jehož výstup je spojen s výstupem X zapojení, a jednak se vstupem d derivačního členu D, jehož výstup je spojen s prvním vstupem pi paměťového členu P. Řídicí vstup R je spojen jednak s řídicím vstupem a0 prvního hradla A, a jednak s druhým vstupem p2 paměťového členu P, jehož výstup je spojen s řídicím vstupem b0 druhého hradla B.
Hradlo představuje kombinační logický člen, kde signál zvolené logické úrovně na řídicím vstupu uvolňuje průchod signálu ze vstupu na výstup hradla.
Derivační člen je vybuzen zápornou hra- j nou signálu na vstupu a vytváří na výstupu krátkodobý impuls jako odezvu na tento signál na vstupu. >
Paměťový člen představuje klopný obvod, dvojkovou paměť a podobně, kde první vstup pedstavuje záznamový vstup a druhý vstup představuje mazací vstup tohoto paměťového členu.
Funkce zapojení k uvolňování průchodu signálů podle vynálezu v příkladném provedení podle obrázku je taková, že se signálem zvolené logické úrovně na řídicím vstupu R uvolňuje signál ze signálního vstupu S na výstup X zapojení. Předpokládá se, že uvolňovaný signál představuje časovou posloupnost impulsů obdélníkového tvaru, s nezávislým kmitočtem a fází. Je zřejmé, že začátek signálu na řídicím vstupu R vzhledem k signálu na signálním vstupu S je zcela nahodilý, a padne-li například doprostřed jednotlivého impulsu, bylo by časové trvání prvního uvolněného impulsu zkresleno. Tomu zabraňuje druhé hradlo B.
První, popřípadě zbytková část prvního impulsu projde přes první hradlo A, a přechází jednak na vstup bi druhého hradla B, a jednak na vstup d derivačního členu D. Záporná hrana tohoto impulsu vybudí na výstupu tohoto derivačního členu D krátkodobý impuls, tento přechází na první vstup pi paměťového členu P a již svojí přední hranou vybudí tento paměťový člen. Signál z výstupu paměťového členu P přechází na řídicí vstup b0 druhého hradla B a uvolňuje jeho průchod. Výsledkem je to, že další, a to již bezpečně celý impuls, přechází na výstup X zapojení.
Zánik signálu na řídicím vstupu R uzavírá » první hradlo A, a vymazává paměťový člen P, a tím uzavírá i druhé hradlo B.
Zapojení podle vynálezu se uplatňuje v různých oborech impulsní techniky všude tam, kde se vyžaduje přesné časové trvání uvolněných impulsů.
Claims (1)
- předmEtZapojení k uvolňování průchodu signálů složené ze dvou hradel spojených v kaskádě za sebou, vyznačené tím, že signální vstup (Sj je spojen se vstupem (ai)i prvního hradla (Aj, výstuip prvního hradla (Aj je spojen jednak se vstupem (bij, druhého hradla (B), jehož výstup je spojen s výstupem (X) zapojení, a jednak se vynalezu vstupem (d) derivačního členu (Dj, jehož výstup je spojen s prvním vstupem (pij paměťového členu (P), řídicí vstup (R) je spojen jednak s řídicím vstupem (ao j prvního hradla (Aj, a jednak s druhým vstupem (p2) paměťového členu (P), jehož výstup je spojen s řídicím vstupem (b0) druhého hradla
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| CS67082A CS221475B1 (cs) | 1982-02-01 | 1982-02-01 | Zapojení k uvolňování průchodu signálů |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| CS67082A CS221475B1 (cs) | 1982-02-01 | 1982-02-01 | Zapojení k uvolňování průchodu signálů |
Publications (1)
| Publication Number | Publication Date |
|---|---|
| CS221475B1 true CS221475B1 (cs) | 1983-04-29 |
Family
ID=5339264
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| CS67082A CS221475B1 (cs) | 1982-02-01 | 1982-02-01 | Zapojení k uvolňování průchodu signálů |
Country Status (1)
| Country | Link |
|---|---|
| CS (1) | CS221475B1 (cs) |
-
1982
- 1982-02-01 CS CS67082A patent/CS221475B1/cs unknown
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| US3667054A (en) | Pulse train decoder with pulse width rejection | |
| US3072855A (en) | Interference removal device with revertive and progressive gating means for setting desired signal pattern | |
| US3676699A (en) | Asynchronous pulse width filter | |
| NL259327A (cs) | ||
| CS221475B1 (cs) | Zapojení k uvolňování průchodu signálů | |
| CA1143479A (en) | Noise eliminator circuit | |
| US2903601A (en) | Transistor-magnetic core relay complementing flip flop | |
| GB1206663A (en) | Improvements in transfer-storage stages for shift registers and like arrangements | |
| GB1058667A (en) | Improvements in pulse radar systems | |
| US3497815A (en) | Automatic noise rejection apparatus | |
| US3145307A (en) | Logical circuits | |
| SU1086407A1 (ru) | Устройство дл допускового контрол параметров | |
| SU657604A1 (ru) | Широтно-импульсный модул тор | |
| SU875608A1 (ru) | Устройство программируемой задержки импульсов | |
| US3155962A (en) | System for representing a time interval by a coded signal | |
| US3728717A (en) | Digital to time interval converter | |
| US3300652A (en) | Logical circuits | |
| SU1672434A1 (ru) | Устройство дл ввода аналоговой информации | |
| SU1529427A1 (ru) | Устройство дл временного разделени двух импульсных сигналов | |
| SU1444955A1 (ru) | Устройство дл приема информации | |
| SU817998A1 (ru) | Селектор импульсов по длительности | |
| SU763965A1 (ru) | Буферное запоминающее устройство | |
| SU1451843A1 (ru) | Устройство дл формировани и подсчета числа импульсов в серии | |
| SU1672411A1 (ru) | Измеритель временных интервалов | |
| SU1405080A1 (ru) | Устройство дл распознавани объектов |