CS220230B1 - Zápojem obvodů pro říseoí zpracování adresoví značky - Google Patents

Zápojem obvodů pro říseoí zpracování adresoví značky Download PDF

Info

Publication number
CS220230B1
CS220230B1 CS9182A CS9182A CS220230B1 CS 220230 B1 CS220230 B1 CS 220230B1 CS 9182 A CS9182 A CS 9182A CS 9182 A CS9182 A CS 9182A CS 220230 B1 CS220230 B1 CS 220230B1
Authority
CS
Czechoslovakia
Prior art keywords
input
switch
output
pulse generator
conductor
Prior art date
Application number
CS9182A
Other languages
English (en)
Inventor
Pavel Kubin
Dusan Loutocky
Original Assignee
Pavel Kubin
Dusan Loutocky
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Pavel Kubin, Dusan Loutocky filed Critical Pavel Kubin
Priority to CS9182A priority Critical patent/CS220230B1/cs
Publication of CS220230B1 publication Critical patent/CS220230B1/cs

Links

Landscapes

  • Signal Processing For Digital Recording And Reproducing (AREA)

Abstract

Vynález se týká obvodů sestávajících z bloku vyhodnocení čtených dat, generátoru zápisové frekvence, generátoru synchronizačních pulsů, generátoru taktových pulsů, obvodu pro generaci a vyhodnocení adresové značky a přepínače, umožňujícího zpracování dvou různých typů adresových značek.

Description

Vynález se týká zapojení obvodu pro řízení zpracování adresové značky v záznamu na magnetických discích, které jsou součástí řídicích jednotek nebo integrovaných modulů magnetických diskových pamětí.
Při vytváření subsystémů magnetických diskových pamětí se často může vyskytnout požadavek, vybavit sestavu počítače diskovými pamětmi několika různých typů. Tento požadavek lze v současné době realizovat pouze tak, že do sestavy počítače jsou začleněny specializované řídicí jednotky nebo integrované moduly pro jednotlivé typy diskových pamětí. Nevýhodou tohoto- způsobu je značná nákladnost takovéhoto řešení, což zvláště u malých modelů počítačů vede ke značnému zvýšení ceny sestavy vzhledem k tomu, že je třeba použít dvou zařízení.
Jednou z funkcí odlišujících některé typy diskových pamětí je zpracování adresové značky záznamu. Při tom některé adresové značky se liší pouze umístěním chybějících hodinových pulsů, lze tedy výše uvedené nevýhody řešit vytvořením univerzálních obvodů pro zpracování adresové značky. Jedno z možných řešení je zapojení obvodů pro řízení zpracování adresové značky podle vynálezu, jehož podstata spočívá v tom, že první vstupní vodič režimu činnosti je připojen na první vstup generátoru taktových pulsů a dále druhý vstupní vodič typu diskové paměti je připojen na první vstup bloku vyhodnocení čtených dat a na první vstup přepínače a dále třetí vstupní vodič sériových čtených dat je připojen na druhý vstup bloku vyhodnocení čtených dat a dále první výstup bloku vyhodnocení čtených dat je spojen vodičem frekvence čtených dat s druhým vstupem generátoru taktových pulsů a dále první výstup generátoru zápisové frekvence je spojen vodičem první zápisové frekvence s druhým vstupem přepínače a dále druhý výstup generátoru zápisové frekvence je spojen vodičem druhé zápisové frekvence se třetím vstupem přepínače a dále první výstup generátoru synchronizačních pulsů je spojen vodičem prvního synchronizačního pulsu se čtvrtým vstupem přepínače a dále druhý výstup generátoru synchronizačních pulsů je spojen vodičem druhého synchronizačního pulsu s pátým vstupem přepínače a dále třetí výstup generátoru synchronizačních pulsů je spojen vodičem třetího synchronizačního pulsu se šestým vstupem přepínače a dále čtvrtý výstup generátoru synchronizačních pulsů je spojen vodičem čtvrtého synchronizačního pulsu se sedmým vstupem přepínače a dále první výstup přepínače je spojen vodičem zvolené zápisové frekvence se třetím vstupem generátoru taktových pulsů a dále druhý výstup přepínače je spojen vodičem počátku zvolené adresové značky s prvním vstupem obvodu generace a vyhodnocení adresové značky a dále třetí výstup přepínače je spojen vodičem konce zvolené adresové značky s druhým vstupem obvodu generace a vyhodnocení adresové značky a dále první výstup generátoru taktových pulsů je spojen vodičem taktování s prvním vstupem generátoru synchronizačních pulsů a dále výstupní vodič signálu zvolené adresové značky je připojen na první výstup obvodu generace a vyhodnocení adresové značky.
Jedno z možných zapojení obvodů pro řízení zpracování adresové značky podle vynálezu je charakterizováno tím, že přepínpč je vytvořen jako logický kombinační obvod.
Další z možných zapojení obvodů pro řízení zpracování adresové značky podle vynálezu je charakterizováno tím, že přepínač je vytvořen jako pevné propojení zvolených vstupů a výstupů.
Hlavní výhodou zapojení podle vynálezu je, že umožňuje realizovat obvody pro řízení zpracování adresové značky tak, že tyto obvody jsou použitelné i pro zpracování adresových značek několika typů, tím mohou být tyto obvody použity ,v univerzálních řídicích jednotkách nebo integrovaných modulech magnetických diskových pamětí. Podobné univerzální řídicí jednotky nebo integrované moduly umožňují nenákladně vybavit sestavy i malých modelů počítačů několika různými typy diskových pamětí tak; aby byly splněny požadavky na návaznost dat a médií využívaných těmito počítači s daty a médii využívanými počítači vyráběnými a používanými dříve.
Na připojeném výkresu je schematicky znázorněno zapojení obvodů pro řízení zpracování adresové značky.
Zapojení sestává z bloku 1 vyhodnocení čtených dat, z generátoru 2 zápisové frekvence, z generátoru 3 synchronizačních pulsů, z přepínače 4, z generátoru 5 taktových pulsů a z obvodu 6 generace a vyhodnocení adresové značky. Na tomto výkresu je znázorněno i vzájemné propojení vstupů a výstupů těchto bloků a zapojení vstupních a výstupních vodičů a to tak, že první vstupní vodič 10 režimu činnosti je připojen na první vstup generátoru 5 taktových pulsů a dále druhý vstupní vodič 11 typu diskové paměti je připojen na první vstup bloku 1 vyhodnocení čtených dat a na první vstup přepínače 4 a dále třetí vstupní vodič 12 sériových čtených dat je připojen na druhý vstup bloku 1 vyhodnocení čtených dat a dále první výstup bloku 1 vyhodnocení čtených dat je spojen vodičem 13 frekvence čtených dat s druhým vstupem generátoru 5 taktových pulsů a dále první výstup generátoru 2 zápisové frekvence je spojen vodičem 14 první zápisové frekvence s druhým vstupem přepínače 4 a dále druhý výstup generátoru 2 zápisové frekvence je spojen vodičem 15 druhé zápisové frekvence se třetím vstupem přepínače 4 a dále první výstup generátoru 3 synchronizačních pulsů je spojen vodičem 16 prvního synchronizačního pulsu se čtvrtým vstupem přepínače a dále druhý výstup generátoru 3 synchronizačního pulsu se sedmým vstupem přepíhého synchronizačního pulsu s pátým vstupem přepínače 4 a dále třetí výstup generátoru 3 synchronizačních pulsů je spojen vodičem 18 třetího synchronizačního pulsu se šestým vstupem přepínače 4 a dále čtvrtý výstup generátoru 3 synchronizačních pulsů je spojen vodičem 19 čtvrtého synchronizačního pulsu se sedným vstupem přepínače 4 a dále první výstup přepínače 4 je spojen vodičem 20 zvolené zápisové frekvence se třetím vstupem generátoru 5 taktových pulsů a dále druhý výstup přepínače 4 je spojen vodičem 21 počátku zvolené adresové značky s prvním vstupem obvodu 6 generace a vyhodnocení adresové značky a dále třetí výstup přepínače 4 je spojen vodičem 22 konce zvolené adresové značky s druhým vstupem obvodu 8 generace a vyhodnocení adresové značky a dále první výstup generátoru 3 taktových pulsů je spojen vodičem 23 taktování s prvním vstupem generátoru 3 synchronizačních pulsů a dále výstupní vodič 24 signálu zvolené adresové značky je .připojen na první výstup obvodu 6 generace a vyhodnocení adresové značky.
Obvody pro řízení zpracování adresové značky pracují takto: Sériová čtená data přivedená na vstup bloku 1 vyhodnocení čtených dat vodičem 12 sériových čtených dat jsou tímto blokem 1 vyhodnocení čtených dat. Z výstupu bloku 1 vyhodnocení ném typu diskové paměti určeném signálem přivedeným vodičem 11 typu diskové paměti na vstup tohoto bloku 1 vyhodnocení čtených dat. Z výstupu bloku 1 vyhodnoceiní čtených dat je vodičem 13 frekvence čtených dat vedena na vstup generátoru 5 taktových pulsů frekvence čtených dat odpovídající zvolenému typu diskové paměti. Na druhý vstup generátoru 5 taktových pulsů je přivedena vodičem 20 zvolené zápisové frekvence z výstupu přepínače 4 ta zápisová frekvence generovaná generátorem 2 zápisové frekvence a přivedená na vstup přepínače 4 z výstupu generátoru 2 zápisové frekvence buď vodičem 14 první zápisové frekvence, nebo vodičem 15 druhé zápisové frekvence, která odpovídá typu diskové paměti zvolené signálem přivedeným na vstup přepínače 4 vodičem 11 typu diskové paměti. Podle režimu činnosti určeného signálem přivedeným na vstup generátoru 5 taktových pulsů vodičem 10 režimu činnosti je jedna z frekvencí přivedených na vstupy tohoto generátoru 5 taktových pulsů zpracována a použita pro generaci taktováni vedeného z výstupu generátoru S taktových pulsů vodičem 23 taktování na vstup generátoru 3 synchronizačních pulsů.
Synchronizační pulsy generovanými generátorem 3 synchronizačních pulsů je určeno umístění chybějících hodinových pulsů v zpracovávané adresové značce. Při tom různé adresové značky zpracovávané obvody podle vynálezu se liší právě umístěním chybějících hodinových pulsů. Z výstupů generátoru 3 synchronizačních pulsů jsou tedy vedeny všechny synchronizační pulsy určující umístění chybějících hodinových pulsů ve všech typech zpracovávaných adresových značek. Z výstupů generátoru 3 synchronizačních pulsů je veden na vstup přepínače 4 vodičem 16 prvního synchronizačního pulsu první synchronizační puls určující první chybějící hodinový impuls adresové značky prvého typu, vodičem 17 druhého synchronizačního pulsu druhý synchronizační puls určující první chybějící hodinový impuls adresové značky druhého typu, vodičem 18 třetího synchronizačního pulsu třetí synchronizační puls určující poslední chybějící hodinový impuls adresové značky prvního typu a vodičem 19 čtvrtého synchronizačního pulsu čtvrtý synchronizační puls určující poslední chybějící hodinový impuls adresové značky druhého typu.
Podle zvoleného typu diskové paměti signálem přivedeným na vstup tohoto přepínače 4 vodičem 11 typu diskové paměti je vybrán první synchronizační puls nebo druhý synchronizační puls a veden z výstupu přepínače 4 vodičem 21 počátku zvolené adresové značky na vstup obvodu 8 generace a vyhodnocení adresové značky. Podobně je vybrán třetí synchronizační puls nebo čtvrtý synchronizační puls a veden z výstupu přepínače 4 vodičem 22 konce zvolené adresové značky na vstup obvodu 6 generace a vyhodnocení adresové značky. Z výstupu obvodu 6 generace a vyhodnocení adresové značky je potom veden vodičem 24 signálu zvolené adresové značky signál řídicí zpracování adresové značky.
Obvody pro řízení zpracování adresové značky podle vynálezu jsou použity v diskovém modulu počítače, v řídicí jednotce pro připojení diskových pamětí s výměnným svazkem s kapacitou 7,25 Mbyte k minipočítači a v řídicí jednotce pro připojení diskových pamětí s výměnným svazkem disků s kapacitou 29 Mbyte k minipočítači.

Claims (3)

1. Zapojení obvodů pro řízení zpracování adresové značky vyznačené tím, že první vstupní vodič (10) režimu činnosti je připojen na první vstup generátoru (5 ] taktových pulsů a dále druhý vstupní vodič (11) typu diskové paměti je připojen, na první vstup bloku (!) vyhodnocení čtených dat a na první vstup přepínače (4) a dále třetí vstupní vodič (12) sériových čtených dat je připojen na druhý vstup bloku (1) vyhodnocení čtených dat a dále první výstup bloku (1) vyhodnocení čtených dat je spojen vodičem (13) frekvence čtených dat s druhým vstupem generátoru (5) taktových pulsů a dále první výstup generátoru (2) zápisové frekvence je spojen vodičem (14] první zápisové frekvence s druhým vstupem přepínače (4) a dále druhý výstup generátoru (2)' zápisové frekvence je spojen vodičem (15) druhé zápisové frekvence se třetím vstupem přepínače (4) a dále první výstup generátoru (3) synchronizačních pulsů je spojen vodičem (16) prvního synchronizačního pulsu se čtvrtým vstupem přepínače (4) a dále druhý výstup generátoru (3) synchronizačních pulsů je spojen vodičem (17J druhého synchronizačního pulsu s pátým vstupem přepínače (4) a dále třetí výstup generátoru (3) synchronizačních pulsů je spojen vodičem (18) třetího synchronizačního pulVYNAíEZU su se šestým vstupem přepínače (4) a dále čtvrtý výstup generátoru (3) synchronizačních pulsů je spojen vodičem (19) čtvrtého synchronizačního pulsu se sedmým vstupem přepínače (4) a dále první výstup přepínače (4) je spojen vodičem (20) zvolené zápisové frekvence se třetím vstupem generátoru (5) taktových pulsů a dále druhý výstup přepínače (4) je spojen vodičem (21'j počátku zvolené adresové značky s prvním vstupem obvodu (6) generace a vyhodnocení adresové značky a dále třetí výstup přepínače (4) je spojen vodičem (22) konce zvolené adresové značky s druhým vstupem obvodu (6) generace a vyhodnocení adresové značky a dále první výstup generátoru (5) taktových pulsů je spojen vodičem (23) taktování s prvním vstupem generátoru (3) synchronizačních pulsů a dále výstupní vodič (24) signálu zvolené adresové značky je připojen na první výstup obvodu (6'j generace a vyhodnocení adresové značky.
2. Zapojení obvodů pro řízení zpracování adresové značky podle bodu 1, vyznačené tím, že přepínač (4) je vytvořen jako logický kombinační obvod.
3. Zapojení obvodů pro řízení zpracování adresové značky podle bodu 1 vyznačené tím, že přepínač (4) je vytvořen jako pevné propojení zvolených vstupů a výstupů.
CS9182A 1982-01-05 1982-01-05 Zápojem obvodů pro říseoí zpracování adresoví značky CS220230B1 (cs)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CS9182A CS220230B1 (cs) 1982-01-05 1982-01-05 Zápojem obvodů pro říseoí zpracování adresoví značky

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CS9182A CS220230B1 (cs) 1982-01-05 1982-01-05 Zápojem obvodů pro říseoí zpracování adresoví značky

Publications (1)

Publication Number Publication Date
CS220230B1 true CS220230B1 (cs) 1983-03-25

Family

ID=5332436

Family Applications (1)

Application Number Title Priority Date Filing Date
CS9182A CS220230B1 (cs) 1982-01-05 1982-01-05 Zápojem obvodů pro říseoí zpracování adresoví značky

Country Status (1)

Country Link
CS (1) CS220230B1 (cs)

Similar Documents

Publication Publication Date Title
JPS613400A (ja) チツプ上の高密度メモリを試験する方法と装置
US20040128422A1 (en) Storage device implementing multiple interfaces using a single ASIC
US4858038A (en) System of disk device selector circuits for disk controller
KR960008824B1 (en) Multi bit test circuit and method of semiconductor memory device
US4434474A (en) Single pin time-sharing for serially inputting and outputting data from state machine register apparatus
US6381086B1 (en) Programmable active damping for high-speed write driver
CS220230B1 (cs) Zápojem obvodů pro říseoí zpracování adresoví značky
KR100329169B1 (ko) 동기형 반도체 기억 장치
KR890004272A (ko) 테이프 더빙장치
US5809257A (en) Bus control apparatus for data transfer system
WO1994001864A1 (fr) Appareil d'enregistrement permettant le chargement de plusieurs supports d'enregistrement
KR960008323B1 (ko) 병렬 데이타 포트 선택 장치
US4553177A (en) Method and apparatus for recording data
US3434156A (en) Write verification for a recording system
US5289586A (en) Digital information transmission apparatus and method of driving information transmission bus system thereof
JPH07281838A (ja) 情報記録装置および情報記録装置の設定方法
KR0118343Y1 (ko) 메모리카드 제어장치
US3199094A (en) Plural channel recording system
US5600503A (en) Magnetic recording and reproducing apparatus having printed wiring boards connected to each other by a cable
CS217530B1 (cs) Zapojení pro současné připojení dvou různých typů magnetických diskových pamětí k jedné řídicí elektronice záznamu
CS220050B1 (cs) Zapojení adaptoru pro řízení činnosti diskových paničtí
CS230633B1 (cs) Zapojeni řidiči jednotky diskových pemSti
EP0217348A2 (en) Memory connected state detecting circuit
JP3370807B2 (ja) 情報処理装置
JP2970225B2 (ja) 入出力回路