CS217174B1 - Microcomputer interrupt control wiring - Google Patents

Microcomputer interrupt control wiring Download PDF

Info

Publication number
CS217174B1
CS217174B1 CS778180A CS778180A CS217174B1 CS 217174 B1 CS217174 B1 CS 217174B1 CS 778180 A CS778180 A CS 778180A CS 778180 A CS778180 A CS 778180A CS 217174 B1 CS217174 B1 CS 217174B1
Authority
CS
Czechoslovakia
Prior art keywords
microprocessor
interrupt
output
microcomputer
decoder
Prior art date
Application number
CS778180A
Other languages
Czech (cs)
Inventor
Ivoj Ruzicka
Original Assignee
Ivoj Ruzicka
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Ivoj Ruzicka filed Critical Ivoj Ruzicka
Priority to CS778180A priority Critical patent/CS217174B1/en
Publication of CS217174B1 publication Critical patent/CS217174B1/en

Links

Landscapes

  • Microcomputers (AREA)

Abstract

Zapojení pro řízení přerušení mikropočítače. Vynález se týká výpočetní techniky, zejména pro průmyslovou regulaci. Účelem vynálezu je přerušení činnosti mikropočítače pro zpracování nové instrukce zapojením, nevyžadujícím složitá integrovaná zapojení. Úkol byl vyřešen tím, že na výstup dekodéru vyznačující stav přerušení mikroprocesoru, na jehož přerušovací vstup je zapojen zdroj pro přerušení jeho činnosti, je zapojen nastavovací vstup adresového registru. Využití vynálezu připadá v úvahu zejména u mikropočítačů, použitých jako průmyslových regulátorů.Circuit for controlling microcomputer interrupts. The invention relates to computer technology, in particular to industrial control. The purpose of the invention is to interrupt the operation of a microcomputer for processing a new instruction by a circuit that does not require complex integrated circuits. The task was solved by connecting the setting input of the address register to the output of the decoder indicating the interrupt state of the microprocessor, to the interrupt input of which a source for interrupting its operation is connected. The use of the invention is considered particularly in microcomputers used as industrial controllers.

Description

Vynález se týká výpočetní techniky, zejména pro průmyslovou regulaci. Účelem vynálezu je přerušení činnosti mikropočítače pro zpracování nové instrukce zapojením, nevyžadujícím složitá integrovaná zapojení.The invention relates to computer technology, in particular for industrial control. The purpose of the invention is to interrupt the operation of the microcomputer to process a new instruction by wiring, not requiring complex integrated wiring.

Úkol byl vyřešen tím, že na výstup dekodéru vyznačující stav přerušení mikroprocesoru, na jehož přerušovací vstup je zapojen zdroj pro přerušení jeho činnosti, je zapojen nastavovací vstup adresového registru.The problem has been solved by providing an address register setting input to the output of the decoder indicating the microprocessor interrupt condition, to whose interrupt input the power supply for interrupting its operation is connected.

Využití vynálezu připadá v úvahu zejména u mikropočítačů, použitých jako průmyslových regulátorů.In particular, microcomputers used as industrial controllers are contemplated for use of the invention.

217,74217.74

Vynález se týká zapojení pro řízení přerušení mikropočítače opatřeného mikroprocesorem spojeným adresovým výstupem s adresovým registrem a stavovým výstupem s dekodérem stavu mikroprocesoru.The invention relates to an interrupt control circuit for a microcomputer provided with a microprocessor coupled to an address output with an address register and a status output to a microprocessor state decoder.

U některých mikropočítačů, zejména mikropočítačů pracujících jako průmyslové regulátory, je zapotřebí synchronizace jejich činnosti s reálným časem a včasné reakce na vnější podněty.Some microcomputers, especially microcomputers working as industrial controllers, need real time synchronization and timely response to external stimuli.

Těmto požadavkům lze vyhovět přerušováním činnosti mikropočítačů. Zapojení řídicí přerušení činnosti a zajišťující přechod na jiný program jsou poměrně složitá a vyžadují použití speciálních integrovaných obvodů.These requirements can be met by interrupting the operation of microcomputers. Wiring control interruptions and moving to another program are quite complex and require the use of special integrated circuits.

Účelem vynálezu je zjednodušit řídicí obvody pro přerušení činnosti mikropočítače a vyhnout se tak nutnosti použití speciálních integrovaných obvodů, které značně zvyšují ceny mikropočítačů.The purpose of the invention is to simplify the control circuitry for interrupting the operation of the microcomputer and thus avoid the need for special integrated circuits which greatly increase the cost of the microcomputer.

Uvedeného se dociluje zapojením pro řízení přerušení mikropočítače podle vynálezu, že na výstup dekodéru vyznačující stav přerušení činnosti mikroprocesoru, na jehož přerušovací vstup je zapojen zdroj pro přerušení jeho činnosti, je zapojen nastavovací vstup adresového registru.This is accomplished by the interrupt control circuit of the microcomputer according to the invention that the address register setting input is connected to the output of the decoder indicating the interruption state of the microprocessor to whose interrupt input the interrupt source is connected.

Příklad zapojení podle vynálezu je dále popsán s pomocí výkresu, na němž je blokově vyznačen mikroprocesor J., jehož adresový výstup 11 je zapojen na vstup 31 adresového registru Jí Na stavový výstup 12 mikroprocesoru J. je zapojen dekodér 2 jeho stavu. K tomuto známému uspořádání je podle vynálezu na přerušovací vstup 13 mikroprocesoru j. připojen zdroj pro přerušení jeho činnosti, jímž může být určitá napěťové úroveň. Výstup 21 dekodéru 2 vyznačující stav přerušení činnosti mikroprocesoru J, je spojen s nastavovacím vstupem 32 adresového registru J. činnost zapojení podle vynálezu je následující:An example of a circuit according to the invention is further described with the aid of a drawing in which a microprocessor J whose block output 11 is connected to the address register input J1 is blocked. The state output 12 of the microprocessor J is connected to its state decoder 2. According to the invention, a source for interrupting its operation, which may be a certain voltage level, is connected to the interrupt input 13 of the microprocessor. The output 21 of the decoder 2 indicating the interruption status of the microprocessor J is connected to the setting input 32 of the address register J. The operation of the circuit according to the invention is as follows:

Během normální souvislé činnosti mikroprocesoru J, je na jeho přerušovací vstup 13 přiveden přerušovací signál, který pro mikroprocesor J. předstsvuje žádost o přerušení činnosti. Po akceptování této žádosti je na stavovém výstupu 12 mikroprocesoru 1 kódový signál, značící přerušení činnosti mikroprocesoru 1. Tento signál je dokódovén dekodérem 2 stavu mikroprocesoru J. a přiveden na výstup 21 dekodéru 2, vyznačující stav přerušení činnosti mikroprocesoru J.·During the normal continuous operation of the microprocessor J, an interrupt signal 13 is applied to its interrupt input 13, which for the microprocessor J represents the interruption request. Upon receipt of this request, the status output 12 of the microprocessor 1 contains a code signal indicating the interruption of the microprocessor 1 operation. This signal is encoded by the microprocessor state decoder 2 and applied to the output 21 of the decoder 2 indicating the interruption status of the microprocessor J.

Nastavovacím vstupem 32 adresového registru J je z výstupu 21 dekodéru 2 nastavena nová adresa buňky v paměti například na výstupu 33. v niž je uložena speicální instrukce.The set address 32 of the address register J sets a new cell address from the output 21 of the decoder 2 in the memory, for example, at the output 33 in which the special instruction is stored.

Po jejím zpracováni mikroprocesoru 1 pokračuje v běžné adresaci.After processing of the microprocessor 1, it resumes normal addressing.

Claims (1)

PŘEDMĚT VYNÁLEZUSUBJECT OF THE INVENTION Zapojení pro řízení přerušení mikropočítače opatřeného mikroprocesorem spojeným adresovým výstupem s adresovým registrem a stavovým výstupem s dekodérem jeho stavu, vyznačené tím, že na výstup (21, dekodéru (2) pro vyznačení stavu přerušení činnosti mikroprocesoru (1), na jehož přerušovací vstup (13) je zapojen zdroj pro přerušení jeho činnosti, je zapojen nastavovací vstup (32) adresového registru (3).A circuit for controlling an interruption of a microprocessor provided with a microprocessor coupled with an address output to an address register and a state output to a state decoder thereof, characterized in that the output (21) of the decoder (2) indicates the interruption state of the microprocessor (1); ), the source for interrupting its operation is connected, the setting input (32) of the address register (3) is connected.
CS778180A 1980-11-17 1980-11-17 Microcomputer interrupt control wiring CS217174B1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CS778180A CS217174B1 (en) 1980-11-17 1980-11-17 Microcomputer interrupt control wiring

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CS778180A CS217174B1 (en) 1980-11-17 1980-11-17 Microcomputer interrupt control wiring

Publications (1)

Publication Number Publication Date
CS217174B1 true CS217174B1 (en) 1982-12-31

Family

ID=5427539

Family Applications (1)

Application Number Title Priority Date Filing Date
CS778180A CS217174B1 (en) 1980-11-17 1980-11-17 Microcomputer interrupt control wiring

Country Status (1)

Country Link
CS (1) CS217174B1 (en)

Similar Documents

Publication Publication Date Title
ES455335A1 (en) Shared direct memory access controller
KR950704730A (en) High Speed Programmable Logic Controller (PLC) (HIGH SPEED PROGRAMMABLE LOGIC CONTROLLER)
US4040035A (en) Microprocessor having index register coupled to serial-coupled address bus sections and to data bus
US4030079A (en) Processor including incrementor and program register structure
CS217174B1 (en) Microcomputer interrupt control wiring
JPS56145441A (en) Microcomputer development device
JPS54148974A (en) Operation system at reclosed time of source for nc controller
JPS57152065A (en) Programmable logic controller
JPS6432302A (en) Controller for air conditioner
JPS55103656A (en) Information processing system
JPS56111905A (en) Programmable sequence controller
JPS5752913A (en) Numerical controller
JPS5769344A (en) Controller of stored program
JPS57212517A (en) Operation status changing system of computer
JPS5636744A (en) Microcomputer unit
JPS5769309A (en) Programmable logic controller
JPS5769410A (en) Programmable logic controller
JPS57132203A (en) Sequence controller
JPS5482946A (en) Duplex system of sequence controller
KR900003206B1 (en) Read-only sequence control system
JPS57134704A (en) Programmable logical controller
JPH0272410A (en) Programmable controller
JPS56110166A (en) Memory circuit
JPS5694449A (en) Trace system in computer
JPS5483335A (en) Power source controller