CS216560B1 - Elektrický obvod pro vzorkování přijmu řízený dvěma vstupy - Google Patents
Elektrický obvod pro vzorkování přijmu řízený dvěma vstupy Download PDFInfo
- Publication number
- CS216560B1 CS216560B1 CS922080A CS922080A CS216560B1 CS 216560 B1 CS216560 B1 CS 216560B1 CS 922080 A CS922080 A CS 922080A CS 922080 A CS922080 A CS 922080A CS 216560 B1 CS216560 B1 CS 216560B1
- Authority
- CS
- Czechoslovakia
- Prior art keywords
- circuit
- input
- resistor
- reception
- sampling
- Prior art date
Links
Landscapes
- Electronic Switches (AREA)
Abstract
Vynález se týká elektrického obvodu pro vzorkování pří-jmu řízeného dvěma vatupy. Dosud známé obvody pro vzorkování příjmu mají tvořen čas vzorku a čas mezery vzhledem k jejich velkému poměru nejméně dvěma samostatnými RC konstantami. Novost vynálezu spočívá v tom, že využívá k vytvoření velmi rozdílných časů vzorku a mezery jednoho kondenzátoru, což při realizaci hybridním obvodem určuje minimální rozměry a váhu. Zavedením druhého prioritního vstupu, kterým je obvod řízen napájením vysilače, odpadá přepínač napájení vysíleč-přijímač, který se obvykle řeší mechanicky. Rozšířením vzorkovacího obvodu o zpožňovací obvod ae umožní další zvětšení doby mezery mezi jednotlivými vzorkovacími impulsy bez zpomalení a nebezpečí ztráty informace v mezeře. Zapojení obvodu je ns obr. 1. Astabilní klopný obvod, tvořený komparátorem 14 a tranzistory 6 a 7, je zastavován ve vypnutém stavu z prioritního vstupu 5 při vysílání nebo v zapnutém stavu ze vstupu 4 při příjmu. Po skončení vysílání nebo příjmu je po určitou dobu uveden do zapnutého stavu pomocí zpožáovacího obvodu 20 a tranzistoru 18. Vynález může být využit v různých přijímačích, kde se vyžaduje pohotovostní příjem s minimální spotřebou
Description
Vynález se týká elektrického obvodu pro vzorkování pří-jmu řízeného dvěma vatupy. Dosud známé obvody pro vzorkování příjmu mají tvořen čas vzorku a čas mezery vzhledem k jejich velkému poměru nejméně dvěma samostatnými RC konstantami.
Novost vynálezu spočívá v tom, že využívá k vytvoření velmi rozdílných časů vzorku a mezery jednoho kondenzátoru, což při realizaci hybridním obvodem určuje minimální rozměry a váhu. Zavedením druhého prioritního vstupu, kterým je obvod řízen napájením vysilače, odpadá přepínač napájení vysíleč-přijímač, který se obvykle řeší mechanicky. Rozšířením vzorkovacího obvodu o zpožňovací obvod ae umožní další zvětšení doby mezery mezi jednotlivými vzorkovacími impulsy bez zpomalení a nebezpečí ztráty informace v mezeře.
Zapojení obvodu je ns obr. 1.
Astabilní klopný obvod, tvořený komparátorem 14 a tranzistory 6 a 7, je zastavován ve vypnutém stavu z prioritního vstupu 5 při vysílání nebo v zapnutém stavu ze vstupu 4 při příjmu. Po skončení vysílání nebo příjmu je po určitou dobu uveden do zapnutého stavu pomocí zpožáovacího obvodu 20 a tranzistoru 18.
Vynález může být využit v různých přijímačích, kde se vyžaduje pohotovostní příjem s minimální spotřebou
Vynález se týká elektrického obvodu pro vzorkování příjmu řízeného dvěma vstupy.
Dosud známé elektrické obvody pro vzorkování příjmu mejí tvořen čas vzorku a čas mezery, vzhledem k jejich velkému poměru, nejméně dvěma samostatnými časovými RC konstantami. Toto vadí hlavně u moderních přenosných a kapesních radiostanic, u nichž se požadují minimální rozměry a váha a kde se dnes nejčastěji zhotovují elektrické obvody hybridní technikou při níž počet čipů použitýbh/kondenzátorů rozhodující mírou ovlivňuje konečný rozměr obvodu.
U dosud známých přístrojů, kde se vzorkovacího obvodu užívá je přepínání napájení přijímač-vyaílač prováděno mechanickými přepínacími tlačítkovými svazky, přepínacími relé nebo u zařízení s vyšším napájecím napětím poměrně složitými řízenými, stabilizátory napájecího napětí. Značnou nevýhodou mechanických přepínačů je jejich rozměr, bývají čaatým zdrojem poruoh a je nutná jejich občasná justáž během životnosti zařízení.
Dosud užívané zapojení ihned po skončení příjmu zprávy počínají se vzorkováním. Při radiovém provozu, kdy se střídají v zapínání obě radiostanice dochází tím ke ztrátě informace, která je vyslána v mezeře před zapínacím vzorkem přijímače. Aby nedocházelo ke ztrátě informace u adresáta z uvedeného důvodu, musí obsluha po zapnutí vysílače počkat s vysíláním zprávy nejméně o dobu danou délkou mezery mezi dvěma vzorky přijímače. Toto však vede ke značnému zpomalení provozu a zvyšuje nároky na pozornost obsluhy radiostanice. Protože čas vzorku nelze z technických důvodů zkracovat, užívají proto někteří výrobci malých poměrů délky mezery k délce vzorku a to blízký jedné.
Uvedené nedostatky odstraňuje obvod elektrický pro vzorkování příjmu řízený dvěma vstupy podle vynálezu, jehož podstatou je, že kladný pól napájecího napětí je propojen ae vstupem řízeného spínače, prvním odporem, druhým odporem, a že záporný pól napájecího napětí je propojen s pátým odporem, šestým odporem, kondenzátorem a emitorem druhého tranzistoru a že výstup řízenéhb spínače je spojen s třetím odporem a výstupem vzorkovacího napětí, a že druhý konec třetího odporu je spojen s anodou první diody, jejiž katoda je spojena 8 anodou druhé diody, sedmým odporem, kondenzátorem, kolektorem druhého tranzistoru a neinvertujícím vstupem komparátoru, přičemž vstup z přijímače je propojen na katodu druhé diody a invertující vstup zpožňovacího obvodu s že vstup z vysílače 5 je propojen na anodu třetí diody a neinvertující vstup zpožňovecího obvodu, jehož výstup je spojen s bází druhého tranzistoru a že katoda třetí diody je spojena s druhým odporem, bází prvního tranzistoru a výstupem komparátoru, jehož invertující vstup je spojen s prvním odporem, šestým odporem a čtvrtým odporem, jehož druhý konec je spojen s pátým odporem a kolektorem prvního tranzistoru, jehož emitor je spojen s řídicím vstupem řízeného spínače.
Výhody dosažené vynálezem spočívají v tom, že využívá jednoho kondenzátorů pro vytvoření potřebných velmi rozdílných časových konstant, což při realizaci hybridním obvodem a tenkovrstvou technologií určuje minimální rozměry a váhu. Dále navrhovaný teplotně i napělově kompenzovaný obvod umožňuje využívat vzorkování příjmu i zařízení pracujících a malým napájecím napětím, kde nelze použít řízeného stabilizátoru pro velký napělový úbytek i vzniklou ztrátu elektrické energie» Důležitou technickou výhodou obvodu dle vynálezu je nepatrná spotřeba elektrického proudu, a to hlavně v další době mezi vzorky příjmu, kdy jsou ostatní obvody přístroje vypnuty. Zavedením druhého prioritního vstupu k obvodu pro jeho řízení napájením vysílače odpadá ze zařízení poměrně složitý mechanický přepínací tlačítkový svazek nebo relé, které jsou často zdrojem poruch e je nutná jejich občaená justáž během životnosti. Rozšířením vzorkovacího obvodu o zpožňovací obvod se dosáhne značného zrychlení provozu při běžném střídání relací, kdy ee zabrání ztrátě informace přicházející k adresátovi v mezeře před nejbližším zapínacím vzorkem,což umožní další zvětšení doby mezery mezi jednotlivými vzorkovacími impulsy, a to vede k větší úspoře elektrické energie získané hlavně při provozech s velkým poměrem provozní doby příjmu k době vysílání. U ostatních zařízení lze uvedeným vzorkovacím obvodem řídit vhodné stálící stabilizátory napájecího napětí.
Na připojeném výkrese je schematicky znázorněno schematické zapojení obvodu realizujících vzorkovací obvod. Napájecí zdroj připojíme na kladný pól 1 napájecího napětí a záporný pól napájecího napětí, ^estliže na vstupu z přijímače £ je napětová úroveň H a na vstupu z vysílače 2 je napětová úroveň L, otevře první tranzistor 2» 8 tím i řízený spínač ,6. Tím se napájecí nspětí propojí na výstupu 2 vzorkovacího napětí. Tento stav trvá tak dlouho, až vzrůstající napětí na kondenzátoru 17 dané proudem třetího odporu 10 překlopí komparátor 14 a tím uzavře první tranzistor 2 8 řízený spínač 6. Doba vypnutí výstupního vzorkovacího napětí na výstupu 2 vzorkovacího napětí trvá do poklesu napětí na kondenzátoru 17 daného vybíjecím proudem tekoucím sedmým odporem 16 na hodnotu, kdy překlopí komparátor 14 zpět do stavu sepnutí řízeného spínače 6. Kombinací pátého odporu 12, čtvrtého odporu 11, prvního odporu 8 a šestého odporu 13 se zajištuje rychlé překlápění řízeného spínače 6. Posaný děj se cyklicky opakuje.
Jestliže na vstupu z vysílače 2 bude stále úroveň L a na vstupá z přijímače £ nastane také úroveň L, vybije se kondenzátor 17 přes druhou diodu 19 a komparátor 14 otevře řízený spínač 6. Trvá-li úroveň L na vstupu z přijímače 4 déle než je čas zpoždění čela impulzu zpož3ovacího obvodu 20, otevře zpož3ovaoí obvod 20 svým výstupem druhý tranzistor 18, který zajistí prodloužení sepnutí řízeného spínače 6 o čas zpoždění týlu impulzu zpožčovacího obvodu 20 po skončení úrovně L na vstupu z přijímáče _4·
Jestliže na vstupu z vysílače nastane úroveň H, například jeho připojením na napájecí napětí, dojde vlivem malého úbytku napětí na třetí diodě 21 k uzavření prvního tranzistoru 2 a řízeného spínače 6, a to nezávisle na úrovni vstupu z přijímače A· Trvá-li úroveň H na vstupu z vysílače 2 déle než je čas zpoždění čela impulzu zpož3ovacího obvodu 20, otevře zpož3ovací obvod svým výstupem druhý tranzistor 18, který zajistí prodloužení sepnutí řízeného spínače 6 o čas zpoždění týlu impulzu zpožňovacího obvodu 2B po skončení úrovně H na vstupu z vysílače Jj.
Vynález lze s úspěchem využít především v malých a kapesních radiostanicích, u kterých se požadují malé rozměry, nepatrná spotřeba elektrické energie a dosažení velkého poměru délky mezery ku délce vzorku. Nejvýhodnější použití bude u zařízení s malým napájecím napětím, kde nelze použit stabilizátoru napětí. Další využití je možné u zařízení, kde lze obvodem spínat řízené stabilizátory napájecích napětí, obvod lze také využít bez zpoždovacích časů například jednoduchým odpojením jednoho nebo obou vstupů zpožňovacího obvodu.
Claims (1)
- Elektrický obvod pro vzorkování příjmu řízenýi dvěma vstupy, vyznačený tím, že kladný pól (1) napájecího napětí je propojen se vstupem řízeného apínače (6), prvním odporem (8), druhým odporem (9), záporný pól (3) napájecího napětí je propojen s pátým odporem (12), šestým odporem (13), sedmým odporem (16), kondensátorem (17) a emitorem druhého tranzistoru (18), zatímco výstup řízeného spínače (6) je spojen s třetím odporem (10) a výstupem (2) vzorkovacího napětí, přičemž druhý konec třetího odporu (10) je spojen s anodou první diody (15), jejíž katoda je spojena s anodou druhé diody (19), sedmým odporem (16), kondensátorem (17), kolektorem druhého tranzistoru (18) a neinvertujícím vstupem komparátoru (14), přičemž vstup z přijímače (4) je propojen ne katodu druhé diody (19) a invertující vstup zpožďovacího obvodu (2) , vstup z vysílače (5) je propojen na anodu třetí diody (21) a neinvertující vstup zpožďovacího obvodu (2), jehož výstup je spojen s bází druhého tranzistoru (18), katoda třetí diody (21) je spojena a druhým odporem (9), bází prvního tranzistoru (7) s výstupem komparátoru (14), jehož invertující vstup je spojen s prvním odporem (8), šestým odporem (13) a čtvrtým odporem (11), jehož druhý konec je spojen s pátým odporem (12) a kolektorem prvního tranzistoru (7), jehož emitor je spojen s řídicím vstupem řízeného spínače (6).
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| CS922080A CS216560B1 (cs) | 1980-12-23 | 1980-12-23 | Elektrický obvod pro vzorkování přijmu řízený dvěma vstupy |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| CS922080A CS216560B1 (cs) | 1980-12-23 | 1980-12-23 | Elektrický obvod pro vzorkování přijmu řízený dvěma vstupy |
Publications (1)
| Publication Number | Publication Date |
|---|---|
| CS216560B1 true CS216560B1 (cs) | 1982-11-26 |
Family
ID=5443340
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| CS922080A CS216560B1 (cs) | 1980-12-23 | 1980-12-23 | Elektrický obvod pro vzorkování přijmu řízený dvěma vstupy |
Country Status (1)
| Country | Link |
|---|---|
| CS (1) | CS216560B1 (cs) |
-
1980
- 1980-12-23 CS CS922080A patent/CS216560B1/cs unknown
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| EP0245769A1 (en) | Solid-state relay | |
| TR199903217A3 (tr) | Yüksek akim kaynak güç vericisi. | |
| KR980011561A (ko) | 전자석 구동 장치 | |
| EP0288971A3 (en) | Monolithic integrated circuit device | |
| KR950001084B1 (ko) | 직접 논리 회로 | |
| EP0375979A2 (en) | BICMOS driver circuit for high density CMOS logic circuits | |
| US4683414A (en) | Battery economising circuit | |
| CS216560B1 (cs) | Elektrický obvod pro vzorkování přijmu řízený dvěma vstupy | |
| GB1425739A (en) | Circuit for switching transistors | |
| US20020118060A1 (en) | Power saving circuit for wireless pointer | |
| US3628068A (en) | Sequential timing system | |
| CN116170000A (zh) | 延时关断控制电路、电源及电子设备 | |
| CN113871252A (zh) | 一种继电器驱动电路 | |
| GB1297017A (cs) | ||
| CN109656170B (zh) | 倾斜触发驱动电路和电子产品 | |
| US3789237A (en) | Device for rapid switching of inductors | |
| CN223859125U (zh) | 一种开关控制电路 | |
| JPS57125525A (en) | Logical circuit | |
| SU945967A1 (ru) | Ячейка временной задержки импульсов | |
| US4303838A (en) | Master-slave flip-flop circuits | |
| JPS5936046Y2 (ja) | 送受信切換回路 | |
| SU868607A1 (ru) | Устройство дл фиксации продолжительности исчезновени напр жени сети | |
| SU970588A1 (ru) | Предоконечный каскад блока управлени мощным переключательным транзистором | |
| SU1471288A1 (ru) | Генератор одиночных импульсов регулируемой длительности | |
| KR100461948B1 (ko) | 공작기계의트랜지스터를이용한스위칭회로 |