CS216326B1 - Bezkontaktní polarizovaný systém - Google Patents
Bezkontaktní polarizovaný systém Download PDFInfo
- Publication number
- CS216326B1 CS216326B1 CS133580A CS133580A CS216326B1 CS 216326 B1 CS216326 B1 CS 216326B1 CS 133580 A CS133580 A CS 133580A CS 133580 A CS133580 A CS 133580A CS 216326 B1 CS216326 B1 CS 216326B1
- Authority
- CS
- Czechoslovakia
- Prior art keywords
- winding
- ferritotransistor
- output
- recording
- terminal
- Prior art date
Links
- 238000004804 winding Methods 0.000 claims description 46
- 230000007935 neutral effect Effects 0.000 claims description 23
- 230000005284 excitation Effects 0.000 claims description 3
- 229910000859 α-Fe Inorganic materials 0.000 description 7
- 230000003111 delayed effect Effects 0.000 description 3
- 238000010276 construction Methods 0.000 description 2
- 239000002699 waste material Substances 0.000 description 2
- 230000015556 catabolic process Effects 0.000 description 1
- 230000001066 destructive effect Effects 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
- 230000002401 inhibitory effect Effects 0.000 description 1
- 230000005764 inhibitory process Effects 0.000 description 1
- 238000004377 microelectronic Methods 0.000 description 1
- 230000000737 periodic effect Effects 0.000 description 1
- 238000011084 recovery Methods 0.000 description 1
- 230000011664 signaling Effects 0.000 description 1
- 230000001052 transient effect Effects 0.000 description 1
Landscapes
- Relay Circuits (AREA)
Description
Ve vynálezu se řeší náhrada polarizovaného, popřípadě kombinovaného relé bezkontaktním polarizovaným systémem.
Dosud známé polarizované nebo kombinované relé má složitý magnetický obvod. Proto je jeho konstrukce nákladná.
Shora uvedené nedostatky jsou odstraněny bezkontaktním polarizovaným systémem podle vynálezu, uspořádaným tak, že začátek prvního žáenamévéhe vinutí prvého feritotranzistoru je připojen jednak na prvý vstup systému, jednak na začátek budícího vinutí neutrálního relé, zatímco konec prvého záznamového vinutí prvého feritotranzistoru je připojen na konec prvého záznamového vinutí třetího feritotranzistoru, přičemž začátek prvéhe záznamového vinutí třetího tranzistoru je připojen jednak na druhý vstup systému, jednak na konec budícího vinutí neutrálního relé, zatímco čtodí vinutí prvého feritotranzistoru, jakož i čtecí vinuti třetího feritotranzistoru je připojeno k prvému zdroji čtecích impulsů, kdežto výetup prvéhe feritetranzistoru je připojen na konec záznamového vinutí druhého feritotranzistoru, zatímco začátek tohoto vinutí je přes sériově zařazený druhý záznamový odpor připojen k prvé svorce napájecího zdroje, avšak výstup třetího feritotranzistoru je připojen na konec záznamového vinutí řtvrtého feritotranzistoru, přičemž začátek tohoto vinutí je přes sériově zařazený čtvrtý záznamový odpor připojen k prvé svorce napájecího zdroje, kdežto čtecí vinutí druhého feritotranzistoru, jakož i čtecí vinutí čtyrtého feritotranzistoru je připojena k druhému zdroji Stecích impulsů, zatímoo výstup druhého feritotranzistoru jo v sérii a prvým klidovým kontaktem neutrálního relé připojen na konec druhého záznamového vinutí prvého feritotranzietoru, avšak začátek tohoto,vinutí prvého feritotranzistoru, avšak začátek tohoto vinutí je přešleáriově zařazený prvý záznamový odpor připojen k prvé svorce napájecího zdroje, přičemž výstup čtvrtého feritetranzietoru je v sérii s druhým klidovým kontaktem neutrálního relé připojen ne konec druhého záznamového vinutí třetího feritotranziatoru, kdžto začátek tohoto vinutí Jo připojen v sérii a třetím záznamovým odporem k prvé svorce napájecího zdroje, zatímco druhé svorka napájecího zdroje je připojena k emitorům všech čtyř feritotranziatorů, přičemž bezkonetaktní polarizovaný logický výstup prvé polarity je identický e výstupem druhého feritotranzistoru, kdežto bezkontaktní polarizovaný logický výstup druhé polarity Je identický a výstupem čtvrtého feritotranzistoru.
Pokrok dosažený vynálezem spočívá v tom, že bezkontaktní polarizovaný systém lze sestavit z hybridních ferltotranzletorevých prvků, takže konetrukce Je velice jednoduchá a levná. Navíc může systém, díky impulsní činnosti o šířce impulsu řádové jedné mikrosekundy, spolupracovat e navazující mikroelektronikou ns bázi mikroprocesorů. Není sni zanedbatelná zvýšená spolehlivost systému oproti dosud známému řešení. Pro možnost využití aystému např. při rekonstrukci automatického bloku ČSD, je obvod podle vynálezu doplněn převodníky impula-hladina, takže logické výstupy mohou být konstaktní.
Na výkresu Js znázorněno zapojení obvodu podle vynálezu.
Frvý feritotranzistor 1 je svým prvým záznamovým vinutím 11 připojen v sérii s prvým záznamovým vinutím 31 druhého feritotranzistoru 2 jednak k začátku 901 budícího vinutí neutrálního relé 2, jednak ke konoi 902 neutrálního relé 2 a ještě ke vstupním svorkám systému, tvořeným prvním vstupem 0£, a druhým vstupem 02 systému. Stéci vinutí 1? prvého fsritotrsnzisteru 1 a čtecí vinuti 33 druhého feritotranzistoru 2 jsou připojena k prvnímu zdroji JO čtecích impulsů. Druhé záznamové vinutí J2 prvého feritotranzistoru 1 je připojeno y sérii s prvým záznamovým odporem J8 k* prvé svorce 100 napájecího zdroje 1 000 a dále je toto vinutí připojeno v sérii s prvým klidovým kontaktem 91 neutrálního relé 2 na výstup 25 druhého feritetranzietoru. Obdobně jo druhé záznamové vinutí 12 třetího feritotranzistoru 2 připojeno v sérii s třetím záznamovým odporem 38 k prvé svorce 100 napájecího zdroje 1 000 a dále Je toto vinutí připojeno v sérii s druhým klidovým kontaktem 92 neutrálního relé 2 na výstup &2 čtvrtého feritotranzistoru £. Výstupní vinutí 14, 24.» 22» 12 prvého, třetího, druhého a čtvrtého feritotranzistoru 1, 2» 2, £ Jsou připojena k bázím a emitorům prvého, třetího, druhého a čtvrtého tranzistoru 12, 22» 22» 12· Druhá svorka 000 napájecího zdroje 1 000 Jo připojena k emitorům všech čtyř tranzistorů. Výstup 16 prvého· feritotranzistoru 1 je v sérii se záznamovým vinutím 21 druhého feritotranzistoru 2 a v sérií s druhým záznamovým odporem 27 připojen k prvé evoroe 100 napájecího zdroje 1 000. Obdobně výstup 22 třetího feritotranzistoru 2 jo v sérii se záznamovým vinutím £1 čtvrtého feritotranzistoru £ a v sérii se čtvrtým záznamovým odporem ££ připojen k prvé svorce 100 napájecího zároje 1 000, čtecí vinutí 22 druhého feritetranzietoru £, jakož i čtecí vinutí 42 čtvrtého feritotranzistoru £ jo připojeno ke druhému zdroji 20 čtecích impulsů.Pro převod výstupních impulsů na silový proud může být k výstupu 2? druhého feritotranzistoru 2 připojen prvý převodník 2 impuls-hladina, na jehož prvý výstup 33 a druhý výstup 34 Je připojeno první polaritní relé χ a obdobné na výstup 45 čtvrtého feritotranzistoru £ bude v tomto případě připojen druhý převodník 6 impuls-hladina, na jehož prvý výstup 63 a druhý výstup 64 je připojeno druhé polaritní relé 8. Prvá svorka 100 napájecího zdroje 1 000 je připojena navíc ještě k páté svorce 55 prvého převodníku 2 a k páté svorce 65 druhého převodníku 6. Konečně druhá svorka 000 napájecího zdroje 1 OOP jje připojena Jeětě k Šestá svorce 66 druhého převodníku 2 impuls-hladina.
Ba výkresu je uvedeno zapojení bezkontaktního polarizovaného systému, u něhož ae využívá pamělové schopnosti feritotranzistorů. Je-li například polarita napětí přivedeného na vstup systému taková, že prvý vstup 01 systému je kladnější než druhý vstup 02 systému a překročí-li úroveň tohoto napětí hodnotu adekvátní pro průtok logicky jednotkového záznamového proudu, pak bude jádro 19 prvého feritotranzistoru logieky jednotkově zmagnetováno, kdežto jádro 39 třetího feritotranzistoru 2 bude tímto proudem odsycováno, dokonce bude provedena kontrolovaná inhibice záznamu logické jedničky. Proto budou na výstupu 16 prvého feritotranzistoru 1 periodické logicky jednotkové impulsy, čímž bude i periodicky zaznamenávána logická jednička do jádra 28 druhého feritotranzistoru 2., kdežto jádro 48 čtvrtého feritotranzistoru nebude zaznamenáváno vůbec. Protože je logicky jednotkový potenciál mezi prvým vstupem 01 a druhým vstupem 02 systému, bude vybuzeno· neutrální relé 2, které svým prvým kontaktem 91 rozpojuje zpětnou vazbu z výstupu 25 druhého feritotranzistoru £ na druhé záznamové vinutí 12 prvého feritotranzistoru 1. Obdobně je přerušena druhým kontaktem 92 zpětná vazba ze čtvrtého feritotranzistoru £ na třetí feritotranzistor 2· Zanikne-li potenciál mezi prvým vstupem 01 a druhým vstupem 02 systému a nezanlkne-li napětí napájecího zdroje 1 000. pak přes zpětnou vazbu z výstupu 25 druhého feritotranzistoru 2. na druhé záznamové vinutí 12 prvého feritotranzistoru 1 bude nadále periodicky zaznamenáváno jádro 19 a na výstupu 25 budou logicky jednotkové impulsy. Zanikne-li rovněž napětí napájecího zdroje 1 OOP, bude buž v jádru 19 nebo v Jádru 28 zaznamenána logická jednička.Po obnovení napětí napájecího zdroje 1000 a při odpadlém neutrálním relé 9. dojde k opětnému klopení jader 19 a 28 prvého a druhého feritotranzistoru, takže na výstupu 25 budou opět přítomny logicky Jednotkové impulsy. Je vhodné, aby neutrální relé 2 bylo zpožděno v přítahu pro spolehlivé oživení? paměti, nezávisle na proudu protékajícím mezi prvým vstupem 01 a druhým vstupem 02 systému. Bude-li neutrální relé 9 zpožděno i na odpad, nebudou muset být zpožděny na odpad první a druhé polaritní relé X. 8. Obdobně by bylo možno vysledovat činnost druhé části obvodu při změně polarity napětí mezi prvým 01 a druhým 02 vstupem systému. V tom případě by byly přítomny impulsy na výstupu 46 čtvrtého feritotranzistoru, kdežto na výstupu 25 druhého feritotranzistoru impulsy přítomny nebudou. Bude-li zajištěná alespoň minimální úroveň vstupního napětí mezi vstupy '01, 02 v době, kdy má toto napětí být logicky jednotkové, pak ani odpad kotvy neutrálního relé 2 vlivem poruchy nebo destrukční průraz ekvivalentího bezkontaktního spínacího prvku - tranzistoru - nebude nebezpečný. To proto, že lze potom obvod technicky dimezovat tak, že Inhibiční magnetomotorická síla v regulérně neklopeném jádru 19, resp. 39 bude větší, než zpětnovazební magnetomotorická síla přivedená z výstupu. 25, resp. 45 přes takto uzavřenou zpětnou vazbu na
I jádře 19, resp. 39. Tak lze zabránit falešné činnosti těch feritotranzistorů, které ani u
'.
původního bezporuchového zařízení nemají pracovat v klopném režimu. Je.zřejmé, že obvod podle vynálezu Je funkce schopný, bude-li mezi čtecími impulsy prvého zdroje čtecích impulsů 10 a druhého zdroje čtecích impulsů 20 nenulový fázový úhel. Ideální úhel mezi impulsy prvého zdroje a druhého zdroje čtecích impulsů je 180°. Má-li bezkontaktní obvod podle vynálezu spolupracovat s kontaktním zařízením, lze výstupní impulsy převést na silový proud prostřednictvím typových převodníků 2* £· Výatupy převodníků potom budí příslušná polaritní relé 7, 8 Kombinované relé lze v tomto případě realizovat tak, že neutrální kotva má ekvivalent v neutrálním relé 9 podle vynálezu, kdežto polarizovaná kotva v opačné poloze je nahražena druhým polaritním relé 8 podle vynálezu.
Bezkontaktní polarizovaný systém lze především využít v obvodech železničního zabezpečovacího zařízení a metra. Tímto obvodem lze nahradit obecně všechna polarizovaná a kombinovaná relé. Například lze velice vhodně vynález uplatnit při náhradě traťového relé automatického bloku. Dále lze vynález využít při inovacích souhlasových obvodů, obvodů směrových relé a podobně.
Claims (2)
1. Bezkontaktní polarizovaný systém, vyznačený tlm, že začátek prvého záznamového vinutí (11) prvého feritotranzistoru (1) je připojen jednak na prvý vstup (01) systému·, jednak na začátek (901) budícího vinutí neutrálního relé (9), zatímco konec prvého záznamového vinutí (11) prvého feritotranzistoru (1) je připojen na koneo prvého záznamového vinutí (31) třetího feritotranzistoru (3), přičemž začátek prvého záznamového vinutý (31) třetího feritotranzistoru (3) je připojen jednak na druhý vstup (02) systému, jednak na konec (902) budicího vinutí neutrálního relé (9), zatímco čtecí vinutí (13) prvého feritotranzistoru (1) , jakož i čtecí vinuti (33) třetího feritotranzistoru (3) Je připojeno k prvému zdroji (10) čtecích impulsů, kdežto výstup (16) prvého feritotranzistoru (1) je připojeni na konett záznamového vinutí (21) druhého· feritotranzistoru (2), zatímco začátek tohoto vinutí je přes sériově zařazený druhý záznamový odpor (27) připojen k prvé svorce (100) napájecího zdroje (1000), avšak výstup (36) třetího feritotranzistoru (3) je připojen na konec záznamového vinutí (41) čtvrtého feritotranzistoru (4), přičemž začátek tohoto vinutí je přes sériově zařazený čtvrtý záznamový odpor (47) připojen k prvé svorce (100) napájecího zdroje (1000), jakož i čtecí vinutí (42) čtvrtého feritotranzistoru (4) je připojena k druhému zdroji (20) čtecích impulsů, zatímco výstupy (25) druhého feritotranzistoru (2) je v sérii s prvým klidovým kontaktem (91) neutrálního relé (9) připojen na konec druhého záznamového vinutí (12) prvého feritotranzistoru (1), avšak začátek tohoto vinutí je přes sériově zařazený prvý záznamový odpor (18) připojen k prvé svorce (100) napájecího zdroje (1000), přičemž výstup (45) čtvrtého feritotranzistoru (4) je v sérii s druhým klidovým kontaktem (92) neutrálního relé (9) připojen na konec druhého záznamového vinutí (32)třetíhe feritotranzistoru (3), kdežto začátek tohoto vinutí je připojen v sérii s třetí» záznamovým odporem (38) k prvé svorce (100) napájecího zdroje (1000), zatímco druhá svorka (000) napájecího zdroje (1000) je připojena k emltorům všech čtyř feritotranzi3torů (1, 2, 3, 4), přičemž bezkontaktní polarizovaný logický výstup prvé polarity je identický s výstupem (25) druhého feritotranzistorm (2), kdežto bezkontaktní polarizovaný logický výstup druhé polarity je identický s výstupem (46) čtvrtého feritotranzistoru (4).
2. Bezkontaktní polarizovaný systém podle bodu 1, vyznačený tím, že prvý převodník (5) impuls •^hladina, je svým vstupem připojen k výstupu (25) druhého feritotranzistoru (2), zatímco jeho prvý výstup (53) a druhý výstup (54) je připojen k budícímu vinutí prvého polaritního relé (7), druhý převodník (6) impuls-hladina, je svým vstupem (61) připojen k výstupu (45) čtvrtého feritotranzistoru (4), kdežto jeho prvý výstup (63) a aruhý výstup (64) je připojen k budícímu vinutí druhého polaritníhb relé (8), přičemž prvá svorka (100) napájecího zdroje (1000) je připojena jednak k páté svorce (55) prvého převodníku (5), jednak k páté svorce (65) druhého převodníku (6), avšak druhá svorka (000) napájecího zdrojie (1000) je jednak připojena k šesté svorce (56) prvého převodníku (5), jednak k šesté svorce (66) druhého*přeovdníku (6).
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| CS133580A CS216326B1 (cs) | 1980-02-27 | 1980-02-27 | Bezkontaktní polarizovaný systém |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| CS133580A CS216326B1 (cs) | 1980-02-27 | 1980-02-27 | Bezkontaktní polarizovaný systém |
Publications (1)
| Publication Number | Publication Date |
|---|---|
| CS216326B1 true CS216326B1 (cs) | 1982-10-29 |
Family
ID=5347468
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| CS133580A CS216326B1 (cs) | 1980-02-27 | 1980-02-27 | Bezkontaktní polarizovaný systém |
Country Status (1)
| Country | Link |
|---|---|
| CS (1) | CS216326B1 (cs) |
-
1980
- 1980-02-27 CS CS133580A patent/CS216326B1/cs unknown
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| US4866587A (en) | Electronic ringing signal generator | |
| US6031708A (en) | Inductive charge control device | |
| EP0197658A2 (en) | Mosfet AC switch | |
| KR900015423A (ko) | 스위치 모드 전환회로 | |
| KR970031341A (ko) | 클록신호에 의하여 제어되는 레벨변환회로(level conversion circuit controlled by colck signal) | |
| KR940004923A (ko) | 모터 및 유도성 부하를 위한 제어시스템 | |
| US6583629B1 (en) | Magnetic digital signal coupler monitor | |
| CS216326B1 (cs) | Bezkontaktní polarizovaný systém | |
| US2963591A (en) | Magnetic control circuits | |
| KR880013205A (ko) | 회로 차단기 | |
| US2903601A (en) | Transistor-magnetic core relay complementing flip flop | |
| US5016134A (en) | Driver circuit for single coil magnetic latching relay | |
| KR860006818A (ko) | Ac전원 스위칭용 전자릴레이를 갖춘 혼성 릴레이 회로 | |
| US4151586A (en) | Method and apparatus for shutting down an inverter | |
| RU2104604C1 (ru) | Устройство защиты многопутного участка электрифицированной железной дороги | |
| JPH04292827A (ja) | リレー駆動回路 | |
| JPS5917915B2 (ja) | 信号絶縁回路 | |
| US3448294A (en) | Multiphase power switching circuit | |
| US3480851A (en) | Solid state vibrator | |
| RU2081772C1 (ru) | Рельсовая цепь | |
| JPS6231322A (ja) | 電源遮断装置 | |
| JPS5816076Y2 (ja) | パルスシンゴウヘンカンソウチ | |
| JP3305752B2 (ja) | 伝送モデム装置 | |
| SU1280651A1 (ru) | Импульсное реле | |
| JP2677918B2 (ja) | パルス出力回路 |