CS214108B1 - Zařízení pro nastavování sekvenčních obvodů logických systémů - Google Patents
Zařízení pro nastavování sekvenčních obvodů logických systémů Download PDFInfo
- Publication number
- CS214108B1 CS214108B1 CS315180A CS315180A CS214108B1 CS 214108 B1 CS214108 B1 CS 214108B1 CS 315180 A CS315180 A CS 315180A CS 315180 A CS315180 A CS 315180A CS 214108 B1 CS214108 B1 CS 214108B1
- Authority
- CS
- Czechoslovakia
- Prior art keywords
- block
- input
- output
- logic
- setting
- Prior art date
Links
Landscapes
- Logic Circuits (AREA)
Abstract
Vynález se týká zařízení pro nastavování sekvenčních obvodů logických systémů, zejména u válcovacích tratí a upráverenských linek. Vynález řeší nastavování a nulování sekvenčních obvodů z více než dvou míst, a to buá prostřednictvím kontaktních spínačů, nebo libovolným bezkontaktním signálem. To se děje tak, že na výstupu logického součinového’ bloku vznikne trvalý napěiový skok, který vybudí časový blok, na jehož výstupu vznikne krátký časový impuls, používaný pro nastavování a nulování těchto sekvenčních obvodů. Tento impuls je ještě pro případné napájení dalších obvodů logických systémů, vyžadujících impuls opačné polarity, invertován.
Description
Vynález se týká zařízení pro nastavování sekvenčních obvodů logických systémů, zejména určeného pro generování časových impulsů pro nastavování a nulování těchto sekvenčních obvodů logických systémů a automatizačních zařízení válcovacích tratí a úpravárenských linek.
Až dosud se nastaVování a nulování sekvenčních obvodů, například čítačů, registrů a různých typů pamětí, provédí pomocí ndlovacíhó tlačítka, které je připojeno na vstup převodníku signálu, jehož výstup dává přímo nulovací signál pro příslušné obvody logického systému. Dále je žrtámo řešení, kde se nastavování a nulování provádí pomocí časového členu, který při připojení logického systému na napájecí· napětí, na které je připojen i samotný časový člen, vydává časový impuls pro nulování nebo nastavování sekvenčních obvodů.
Nevýhodou prvého řešení je to, že při použití nulovacího tlačítka s převodníkem signálu není definována délka časového impulsu a ani tvar signálu. To je dáno tím, že vysílání nulovacího signálu je závislé na manuální obsluze ovládacího elementu. Nevýhodou druhého řešení je to, že časový impuls je vyslán pouze v počátku činnosti zařízení, t.j. při připojení systému na sil, což není při řízení technologických procesů dostatečné. Nevýhodou obou řešení je pak to, že při přechodu z ručního řízení technologického procesu na automatický provoz, který je ve válcovacích procesech častý, musí obsluha před zařazením automatizačního zařízení do činnosti manuálně nastavit nebo vynulovat sekvenční obvody logického systému, Přitom v době mezi vynulováním systému a jeho přepnutím do automatického režimu může dojít ke změně stavů jednotlivých sekvenčních obvodů v závislosti na změně vstupních signálů systémů. Není ani vyloučeno opomenutí obsluhy nulovací signál vůbec Vyslat.
Uvedené nevýhody odstraňuje zařízení pro nastavování sekvenčních obvodů logických systémů, podle vynélezu sestávající ze dvou spínacích bloků, ovládacího bloku, napájecího bloku, dvou integračních bloků, logického součinového bloku, časového bloku, invertoru a bloku logického systému.
Podstatou zařízení nodle vynálezu je to, že výstup prvního spínacího bloku je spojen s řídícím vstupem napájecího bloku, jehož výstup je paralelně připojen na napájecí vstup bloku logického součinu a na napájecí vétup prvního integračního bloku. Výstup prvního integračního bloku je zapojen ns první ovládací vstup logiokého součinového bloku, s jehož druhým ovládacím vstupem je spojen výstup druhého integračního bloku, na jehož řídící vstup je připojen výstup druhého spínacího bloku. Výstup ovládacího bloku je pak zapojen na první zadávací vstup logického součinového bloku, jehož výstup je spojen se spouštěcím vstupem časového bloku, jehož výstup je připojen jednak na první nastavovací vstup bloku logického systému a jednak na impulsní .vstup invertoru, jehož výstup je spojen s druhým nastavovacím vstupem bloku logického systému.
Výhodou zařízení podle vynálezu je to, že vyjma odstranění uvedených nevýhod stávajících zařízení, umožňuje generovat nulovací signál z více než dvou míst, t.j. působením nulovacího tlačítka nebo připojením napájecího napětí. Umožňuje též na základě splnění logických podmínek nastavení vlastního systému a zejména pak umožňuje generovat nulovací signál při zařazení automatizačního logického systému do automatického provozu. Tím se sníží počet operací, které obsluha provádí.
Zařízení pro nastavování sekvenčních obvodů logických systémů podle vynálezu je pří214108 kladně schematicky znázorněno blokovým schématem na připojeném výkresu.
Jak patrno z blokového schématu sestává zařízení podle vynálezu ze dvou spínacích bloků , 1, 2, což jsou například kontaktní spínače běžného ovládačového typu uspořádané v ovládacím pultu, ovládacího bloku což je například též kontaktní spínač bez aretace, uspořádaný v bloku 10 logického systému, napájecího bloku 4, což je v daném případě stabilizovaný zdroj síťového napětí a dvou integračních bloků 2> §.> realizovaných integračními články RC, reagujícími na skokové vstupní napětí odezvou o exponenciálním průběhu napětí na výstupu. Dále pak zařízení podle vynálezu sestává z logického součinového bloku 7, vytvářejícím na svém výstupu funkci AND zě čtyř vstupních proměnných na jeho vstupech, časového bloku 8, re-, alizovaného integrovaným obvodem a RC členy, který reaguje na změnu vstupního napětí z logické úrovně L na úroveň H tak, že na jeho výstupu vznikne časově omezený impuls o logické úrovni H, sloužící pro nastavení sekvenčních obvodů bloku 10 logického systému.
Další součástí zařízení podle vynálezu je invertor j), realizovaný integrovaným obvodem a blok 10 logického systému, sestavený z bezkontaktní logiky. Jednotlivé bloky 1 až 10 jsou pak zapojeny tak, že výstup prvního spínacího bloku 1 je spojen s řídícím vstupem a napájecího bloku 4, jehož výstup je paralelně připojen na napájecí vstup JL bloku 10 logického systému a na napájecí vstup c prvního integračního bloku 2- Výstup prvního integračního bloku 2 je zapojen na první ovládací vstup d logického součinového bloku 7 s jehož druhým ovládacím vstupem e je spojen výstup druhého integračního bloku 6, na jehož řídící vstup b je připojen výstup druhého spínacího bloku 2. Výstup ovládacího bloku 2 Óe zapojen na první zadávací vstup f logického součinového bloku 7, jehož druhý zadávací vstup JL je připojen k nezakreslenému třetímu ovládacímu místu, například k výstupu bloku 10 logického systému. Výstup logického součinového bloku 7 je spojen se spouštěcím vstupem £ časového bloku 8, jehož výstup je připojen jednak na první nastavovací vstup bloku 10 logického systému a jednak na impulsní vstup h invertoru 9, jehož výstup je spojen s druhým nastavovacím vstupem k bloku 10 logického systému.
Funkce zařízení modle vynálezu je následující: Nastavení obvodů bloku 10 logického systému z prvního místa se nrovádí připojením napájecího bloku 4 na síťové napětí pomocí prvního spínacího bloku 1. Tím se objeví napájecí napětí na výstupu napájecího bloku 4 a tedy i na naoájecím vstupu Jl bloku 10 logického systému. Toto napájecí napětí se přivádí současně ha napájecí vstun £ prvního integračního bloku 2t na jehož výstupu narůstá napětí exponenciálně od nuly do logické úrovně H a za určitý čas, ve kterém je již napájecí napětí na všech) obvodech bloku 10 logického systému ustáleno, dosáhne napětí na prvním ovládacím vstupu d logického součinQvého bloku 7 hodnoty, potřebné k jeho překlopení. Na druhém ovládacím v stuhu £ a obou zadávacích vstunech £, _i logického součinového bloku 7 musí být logická úroveň *'H. Tím na výstupu logického součinového bloku 7 vznikne trvalý napěťový skok z logické úrovně L do H, který Vybudí časový blok 8, na jehož výstupu se objeví časový impuls konstantní délky o logické úrovni H. Tento impuls se oak vede jednak na první nastavovací Vstup bloku 10 logického systému a slouží pro nulování nebo nastavení jeho sekvenčních obvodů a jednak na impulsní vstup h invertoru jehož výstupní časový impuls, přiváděný na druhý nastavovací vstup k bloku 10 logického systému, slouží pro nulování a nastavení obvodů
214.108 bloku 10 logického systému, které vyžadují Impuls opačné polarity. Tímto způsobem se po zapnutí sítového napětí samočinně nastaví sekvenční obvody bloku 10 logického systému. Nastavení obvodů 10 logického systému z druhého místa se provádí prostřednictvím druhého spínacího bloku 2, jehož výzanemje ten, že se blok 10 logického systému přepíná z ručního do autotoatického provozu, kdy je zejména nutné, aby se sekvenční obvody dostaly do výchozího stavu. Druhým spínacím blokem £ se připojí řídící vstup b druhého integračního bloku 6 na logickou úroveň L, čímž se napětí na jeho výstupu skokově změní z logické úrovně H na L a začne se exponenciálně zvyšovat opět na úroveň Η. V okamžiku, kdy dosáhne toto napětí úrovně překlápěného logického součinového bloku 7, vyšle tento signál o logické úrovni H na časový blok 8 a další činnost je stejná jako v případě nastavení z prvního místa. Tímto je zaručené, že při přechodu z ručního do automatického provozu bude blok 10 logického systému Vždy samočinně uveden do výchozího stavu. Nastavení z třetího místa se provádí ovládacím blokem 3, čímž se připojí první zadávací vstup f logického součinového bloku £ na logickou úroveň L a tím i Jeho výstup se dostane do úrovně L. Vypnutím ovládacího bloku 3 se vrátí první zadávací vstup f logického součinového bloku 7 na úroveň H, čímž na jeho výstupu vznikne trvalý skok z úravně L do H, kterým se vybudí časový blok 8 a další činnost je stejná jako u obou předešlých případů. Ovládací blok 2 se používá zejména při oživování a uvádění do provozu bloku 10 logického systému, apod. Nastavení z dalšího místa se provádí libovolným bezkontaktním signálem o logické úrovni L příslušného napětí, který se přivádí na druhý zadávací vstup .i logického součinového bloku 7. Po skončení tohoto impulsu o úrovni L se vybudí přes logický součinový blok £ časový blok 8 a další činnost je stejná jako v předešlých případech.
Předmět vynálezu lze s výhodou využít pro nastavování a nulování sekvenčních obvodů logických systémů a automatizačních zařízení na různých typech válcovacích tratí a technologických linkách pro další úpravu válcovaného materiálu, apod., aniž by se podstata vynálezu měnila.
Claims (1)
- Zařízení pro nastavování sekvenčních obvodů logických systémů, sestávající ze dvou spínacích bloků, ovládacího bloku, napájecího bloku, dvou integračních bloků, logického součinového bloku, časového bloku, invertoru a bloku logického systému, vyznačující se tím, že výstup prvního spínacího bloku (l), je spojen s řídícím vstupem (a) napájecího bloku (4), jehož výstup je paralelně připojen na napájecí vstup (1) bloku (10) logického systému a na nabájecí vstup (c) prvního integračního bloku (5), jehož výstup je zapojen na první ovládací vstup (d) logického součinového bloku (7), s jehož druhým ovládacím stupem (e) je spojen výptup druhého integračního bloku (6)', na jehož řídící vstup (b) je připojen výstup druhého ppínacího bloku (2), přičemž výstup ovládacího bloku (3) je zapojen na první zadávací vstup (f) logického součinového bloku (7), jehož výstup je spojen se spouštěcím vstupem (g) časového bloku (8), jehož výstup je připojen jednak na první nastavovací vatup (j) bloku (10) (Logického systému a jednak na impulsní vstup (h) invertoru (9), jehož výstup je spojen s dru214108 hým nastavovacím vstuoem (k) bloku (10) logického systému
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| CS315180A CS214108B1 (cs) | 1980-05-06 | 1980-05-06 | Zařízení pro nastavování sekvenčních obvodů logických systémů |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| CS315180A CS214108B1 (cs) | 1980-05-06 | 1980-05-06 | Zařízení pro nastavování sekvenčních obvodů logických systémů |
Publications (1)
| Publication Number | Publication Date |
|---|---|
| CS214108B1 true CS214108B1 (cs) | 1982-04-09 |
Family
ID=5370759
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| CS315180A CS214108B1 (cs) | 1980-05-06 | 1980-05-06 | Zařízení pro nastavování sekvenčních obvodů logických systémů |
Country Status (1)
| Country | Link |
|---|---|
| CS (1) | CS214108B1 (cs) |
-
1980
- 1980-05-06 CS CS315180A patent/CS214108B1/cs unknown
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| US4038562A (en) | Ladder static logic control system and method of making | |
| CS214108B1 (cs) | Zařízení pro nastavování sekvenčních obvodů logických systémů | |
| US4172280A (en) | Digital output control circuit | |
| GB1298505A (en) | Improvements in programmable sequential control means | |
| ATE379838T1 (de) | Schnittstellenmodul für eine gesteuerte komponente | |
| JPS55123257A (en) | Time-division multiple remote controller | |
| EP0237680A2 (en) | Event distribution and combination system | |
| JPS5784211A (en) | Control level changeable type control circuit for car level control unit | |
| SU1661727A1 (ru) | Устройство дл дозировани реагентов флотации | |
| SU936216A1 (ru) | Устройство дл отключени генераторов электростанции на заданную суммарную мощность | |
| SU1173460A1 (ru) | Реле времени | |
| JPS57150001A (en) | Car controller | |
| SU1682077A1 (ru) | Способ многодуговой точечной сварки и устройство дл его осуществлени | |
| SU1755311A1 (ru) | Устройство дл опроса объектов контрол | |
| SU1105864A1 (ru) | Устройство дл автоматического управлени подачей изделий загрузочным и транспортным механизмами | |
| SU1381425A1 (ru) | Многоканальное устройство дл программного управлени | |
| SU1337785A1 (ru) | Двухпороговое устройство дл контрол напр жени | |
| JP2604548Y2 (ja) | 給電重畳伝送路の衝突防止回路 | |
| SU657439A1 (ru) | Устройство дл контрол стрелочных переводов с локомотива | |
| SU1091306A2 (ru) | Устройство задержки сигналов | |
| SU1348272A1 (ru) | Устройство автоматического адресовани на конвейере | |
| SU449162A1 (ru) | Устройство дл автоматического управлени турбиной | |
| SU963053A1 (ru) | Устройство дл приема сигналов | |
| SU1499462A2 (ru) | Двухканальный компаратор | |
| US3879642A (en) | Memorizer for counting system |