CS211830B1 - Zapojení zdroje hodinových impulsů - Google Patents
Zapojení zdroje hodinových impulsů Download PDFInfo
- Publication number
- CS211830B1 CS211830B1 CS193780A CS193780A CS211830B1 CS 211830 B1 CS211830 B1 CS 211830B1 CS 193780 A CS193780 A CS 193780A CS 193780 A CS193780 A CS 193780A CS 211830 B1 CS211830 B1 CS 211830B1
- Authority
- CS
- Czechoslovakia
- Prior art keywords
- output
- input
- gate
- nand
- nand type
- Prior art date
Links
- 239000013078 crystal Substances 0.000 claims description 9
- 210000001744 T-lymphocyte Anatomy 0.000 claims description 6
- 238000010586 diagram Methods 0.000 claims description 4
- 239000003990 capacitor Substances 0.000 claims description 3
- 230000006978 adaptation Effects 0.000 claims 2
- 235000013580 sausages Nutrition 0.000 claims 1
- 238000006243 chemical reaction Methods 0.000 description 1
- 238000007493 shaping process Methods 0.000 description 1
- 230000006641 stabilisation Effects 0.000 description 1
- 238000011105 stabilization Methods 0.000 description 1
Landscapes
- Oscillators With Electromechanical Resonators (AREA)
Description
V systémech is btpoláirními mikroprocesorovými elementy jsou kladeny značné požadavky na zdroj hodinových Impulsů, protože při dokonalém využití rychlosti prvků musí být zaručena jak stabilita kmitočtu hodinových impulsů, tak i jejich šířka. Jinak nelze zajistit spolehlivou činnost mikroprocesorových elementů v blízkosti jejich mezního kmitočtu. Zdroje hodinových impulsů musí být tedy řízeny krystalovým oscilátorem, který bývá obvykle řešen s diskrétními součástkami a tranzistory s následujícími tvarovacími obvody, které zajišťují převod signálu ze základního oscilátoru na úroveň TTL. Dále musí následovat obvody pro stabilizaci šířky výstupních impulsů a výstupní člen zdroje hodinových impulsů. Celé zapojení je dosti složité, s řadou diskrétních součástí a nastavovacích prvků, které zanášejí do zařízení značnou nespolehlivost a musí být používány pro realizaci velmi rychlé obvody.
Uvedené nevýhody odstraňuje zapojení zdroje hodinových impulsů podle vynálezu, vyznačené tím, že piezoelektrický krystal je spojen jedním vývodem jednak se vstupem prvního invertoru, jednak s prvním llnearizačním odporem, který je druhým koncem připojen na výstup prvního invertoru, propojený přes druhý linearizační odpor na vstup druhého invertoru, jehož výstup je spojen jednak s dfuhým vývodem piezoelektrického krystalu, jednak s jedním vstupem prvního dradla typu NAND a s jedním vstupem druhého hradla typu NAND, jehož druhý vstup je spojen s výstupem třetího hradla typu NAND. Jeho první vstup je spojen s výstupem druhého hradla, na který je současně připojen druhý vstup prvního hradla typu NAND. Výstup prvního hradla NAND je spojen s jedním vstupem čtvrtého hradla typu NAND, jehož výstup je spojen jednak s jedním vstupem pátého hradla typu NAND, jednak se vstupem třetího invertoru. Na jeho výstup je připojená první indukčnost článku T, spojená jednak s kondenzátorem, který je druhým pólem uzemněn, jednak s druhou vzájemně vázanou indukčností, jež je připojena jak ke čtvrtému přizpůsobovacímu odporu, který je druhým vývodem uzemněn, ' tak k třetímu přizpůsobovacímu odporu, připojenému na napájecí zdroj, tak i k druhému vstupu pátého hradla typu NAND. Jeho výstup, tvořící výstup celého obvodu, je spojen jednak s druhým vstupem třetího hradla typu NAND, jednak s druhým vstupem čtvrtého hradla typu NAND.
Výhodou popisovaného obvodu je jednoduchost, snadná realizovatelnost a velmi dohra stabilita parametrů hodinových Impulsů při změnác.h pracovních podmínek. Zapojení je realizovatelné běžnými rychlými obvody TTL řady S a šířka hodinových Impulsů je určena pouze parametry prvků článku T.
Základní zapojení zdroje hodinových impulsů a funkční časový diagram jsou uvedeny na těchto obrázcích:
— obr. 1 — Zapojení zdroje hodinových
Impulsů — obr. 2 — Funkční.časový diagram
Piezoelektrický krystal Q je spojen jedním vývodem se vstupem 1 prvního invertoru II, mezi jehož výstup 2 a vstup 1 je zapojen první linearlzační odpor Rl. Mezi výstup 2 prvního invertoru II a vstup 3 druhého invertoru 12 je zapojen druhý Ilnearízační odpor R2. Výstup’ 4 druhého invertoru 12 je spojen jednak s druhým vývodem piezoelektrického krystalu Q, jednak s prvním vstupem 5 prvního hradla H1 typu NAND a prvním vstupem 8 druhého hradla H2 typu NAND. Výstup 10 druhého hradla H2 typu NAND je spojen s druhým vstupem 6 prvního hradla H1 typu NAND, jednak s prvním vstupem 11 třetího hradla H3 typu NAND, jehož výstup 13 je spojen s druhým vstupem 9 druhého hradla H2 typu NAND. Výstup 7 prvního hradla H1 typu NAND je spojen s prvním vstupem 14 čtvrtého hradla H4 typu NAND, jehož výstup 16 je spojen jednak s prvním vstupem 19 pátého hradla HS typu NAND, jednak se vstupem 17 třetího invertoru 13. Výstup 18 třetího invertoru 13 je spojen se vstupem T-článku, tvořeného první II a druhou L2 vzájemně vázanou indukčností a prvním kondenzátorem Cl. Výstup T-článku je slpojeii jednak s třetím p-řizip-ůlsobovacím odporem R3, připojeným na k-lad-
Claims (1)
- PŘEDMÉT1. Zapojení izidroje hodinových imipulsů, vyznačené tím, že piezoelektrický ikrytstal (Q) je spojen jeldním vývodem jednak se vstupem (1) prvního linvertoru i(Il), jednak s prvním linearízačním odporem (Rl), který je druhým koncem připojen na výstup- t(2) prvního Invertoru (II), propojený přeis druhý llinearteaňní odpor (R2) na Vstup '(3) druhého invertoru :(I2), jehož výstup ί(·4) je spojen jednak Is Idirulhým vývodem piezoelektrického krystalu >(Q), -jednak s jedním vstupem (5) prvního hradla i(Hl) typu NAND a s jedním vstupem i(8) druhého 'hradla (H2) typu NAND, jehož druhý vstup .(9) je Spojen s výstupem i(tl3) třetího hradla ;('Η·3) týpu NAND, jehož první vstup (li) je ispojen s výstuipem (10) druhého hradla i[H2), na který ije isoučasně připojen druhý Vstup (6) prvního hradla (Hl) typu NAND, přičemž výstup (7) prvního hradla (Hl) .typu NAND je Bpojen S jedním Vstupem (14) ný pól napájecího zdroje .-)- UB a čtvrtým uzemněným ' přizpůsobovacím Odporem R4, jednak s druhým vstupem 20 pátého hradla HS typu NAND, jehož výstup 21 je Ijédnak výstupem O zdroje hodinových impulsů, jednak je spojen s druhým Vstupem 12 třetího hradla H3 typu NAND a s druhým vstupem 15 čtvrtého hradla H4 typu NAND. Funkce -obvodu je znázorněna Ďasovým diagramem na obr. 2 a je násled-ovná:.První II a druhý 12 i-nvertor tvoří s prvním Rl a druhým R2 lineaiřtoaěním odporem a s piezoelektrickým krystalem Q izáklajdní stabilní oscilátor iz-droje hodinových impulsů. První Rl a druhý R2 lineariiz-ační odpor nastavuje pracovní charalkteriistiiku prvního II a druhého 12 Investoru do lineární pracovní oblasti, kmitočet oiscilátoru je určen piezoelektrickým krystalem Q. Vzhledem k rozptylu Součástí -oscilátoru není j-ednoiznačně -definována Střída Impulsů na výstuíp-u 4 druhého invertoru 12. Klopný obvod R-S, tvořený druhým H2 a třetím H3 hradlem typu NAND, je nastavován z výstupu základního oscilátoru a je nulován z výstupu zdroje hodinových impulsů. V-e spojení s prvním hradlem Hl umožňuje tento klopný obvod 'R-S generovat -na výstupu 7 prvního hradla Hl puls pro výstupní oionoetabilní obvod, přičemž šířka tohoto Impulsu j-e automaticky dána zpožděním obvodů tak, aby iby-lo zaručeno bezpečné ispoustěmí výstupního moin-otetabllního obvodu. Výstupní mooolstabilmí obvod je tvořen čtvrtým H4 -a pátým HS hradlem typu NAND a třetím taven torem 13.. Doba kyivu výstupního monoistahilního obvodu je určena zpožděním tz na T-článku, který je Impedančně přizpůsoben přizpůsobovacími odpory R3 a R-4. Změny střídy výstupního -signálu základního oscilátoru nemají vliv na šířku -výstupního impuls-u tz, j-aik ije znázorněno na čiásovém diagramu na -obr. 2, který -Uvádí -napěťové průběhy v důležitých ualecih zapojení.VYNÁLEZU čtvrtého hradla (H4) typu NAND, jehož výstup (16) je spojen -jednak s jedním vstupem (-19) pátého br-adlia -(H5) typ-u -NAND, jednak se vstupem ,(17) třetího- Invertoru (13J, na -jehož výstup (1>8) je připojena pirlvní indUkčnost -(Dl) článku T, spojená jednak -s kondenzátorem (Cl), který je druhým pólem uzemněn, jednak s druhou vzájemně vázanou intíukčn-oistí (L2), jež je připojena jak (ke čtvrtému přizpůsobovacímu odporu i(R4), který ije druhým vývodem -uzenině n, .tak k třetímu přizpůsobovacímu odporu (R-3), připojenému . ina napájecí izidiroj (+U-B), tak li k druhému (vstupu (20) pátého hradla (H5) typu NAND, přičemž jeho výstup (21), tvořící výstup (O) celého obvodu,, je spojen jednak -s druhým vstupem-(12) třetího hradla (H3) ty-pu NAND, jednak s druhým vstupem (15) čtvrtého . hradla -(H-4) typu NAND.
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| CS193780A CS211830B1 (cs) | 1980-03-20 | 1980-03-20 | Zapojení zdroje hodinových impulsů |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| CS193780A CS211830B1 (cs) | 1980-03-20 | 1980-03-20 | Zapojení zdroje hodinových impulsů |
Publications (1)
| Publication Number | Publication Date |
|---|---|
| CS211830B1 true CS211830B1 (cs) | 1982-02-26 |
Family
ID=5355004
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| CS193780A CS211830B1 (cs) | 1980-03-20 | 1980-03-20 | Zapojení zdroje hodinových impulsů |
Country Status (1)
| Country | Link |
|---|---|
| CS (1) | CS211830B1 (cs) |
-
1980
- 1980-03-20 CS CS193780A patent/CS211830B1/cs unknown
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| KR920005326B1 (ko) | 마이크로컴퓨터 및 그 시스템과 클럭펄스 주파수 발생기 | |
| JP2000188528A (ja) | パルス発生器 | |
| US4011516A (en) | Frequency correction arrangement | |
| CS211830B1 (cs) | Zapojení zdroje hodinových impulsů | |
| KR890005233B1 (ko) | 위상 변경 회로 | |
| US4641109A (en) | CMOS crystal controlled oscillator | |
| JPH0585082B2 (cs) | ||
| US6633203B1 (en) | Method and apparatus for a gated oscillator in digital circuits | |
| KR940000224B1 (ko) | 안정된 파워 온 리세트 회로 | |
| SU999148A1 (ru) | Формирователь одиночных импульсов | |
| CN221177533U (zh) | 一种全桥驱动电路死区时间调整电路 | |
| JP2690113B2 (ja) | 周波数てい倍回路 | |
| KR890004648B1 (ko) | 전압제어 발진기 | |
| KR930006135Y1 (ko) | 펄스 발생회로 | |
| EP0128068A1 (en) | Charge balance voltage-to-frequency converter utilizing CMOS circuitry | |
| SU615588A1 (ru) | Устройство дл ступенчатого регулировани мощности инвертора | |
| KR940002111B1 (ko) | 선택 기능을 갖는 클럭 다 분주 회로 | |
| SU1192119A1 (ru) | Одновибратор | |
| KR900006543Y1 (ko) | 전압 조절 발진회로 | |
| SU758496A1 (ru) | Формирователь импульсов | |
| JPH0441634Y2 (cs) | ||
| SU516180A1 (ru) | Самовозбуждающийс мультивибратор | |
| SU660210A1 (ru) | Синхронный д-триггер | |
| KR930007138Y1 (ko) | 수직싸이즈 수평페이즈 자동조절회로 | |
| SU930692A1 (ru) | Счетчик импульсов |