CS211566B1 - Connecting an asynchronous counter with parallel information writing - Google Patents
Connecting an asynchronous counter with parallel information writing Download PDFInfo
- Publication number
- CS211566B1 CS211566B1 CS675079A CS675079A CS211566B1 CS 211566 B1 CS211566 B1 CS 211566B1 CS 675079 A CS675079 A CS 675079A CS 675079 A CS675079 A CS 675079A CS 211566 B1 CS211566 B1 CS 211566B1
- Authority
- CS
- Czechoslovakia
- Prior art keywords
- inputs
- shaping circuit
- counter
- reader
- pulse
- Prior art date
Links
Landscapes
- Pulse Circuits (AREA)
Abstract
Vynález sa týká odborov zaoberajúcich sa aeraním, automatizáciou a výpočtovou technikou. Rieši sa nim problém vyhodnocovania počtu impulzov. Asynchronny čítač je svojimi nulovacími vstupmi připojený k výstupu prvého tvarovacieho obvodu, ku ktorému sú připojené cez hradla nastavenia předvolby, druhý tvarovací obvod a oneskorovací obvod tiež jeho' nastavovacie vstupy. Od paralelné zapísanej informácie do čitača. impulzov sa odpočitavajú, připadne pripočítavajú ímpul-. zy privádzané z raeríacieho zariadenia s impulzným výstupným signálom. V čítači sa vy- . hodnocuje počet přivedených impulzov vzhladom k vopred nastavenému údajů.The invention relates to the fields of control, automation and computing. It solves the problem of evaluating the number of pulses. The asynchronous counter is connected with its reset inputs to the output of the first shaping circuit, to which the second shaping circuit and the delay circuit are connected via the preset setting gates, as well as its setting inputs. From the information written in parallel to the pulse counter, the pulses supplied from the measuring device with a pulse output signal are subtracted or added. In the counter, the number of supplied pulses is evaluated in relation to the preset data.
Description
Vynález sa týká odborov zaoberajúcich sa aeraním, automatizáciou a výpočtovou technikou. Rieši sa nim problém vyhodnocovania počtu impulzov. Asynchrónny čítač je svojimi nulovacími vstupmi připojený k výstupu prvého tvarovacieho obvodu, ku kterému sú připojené cez hradla nastavenia předvolby, druhý tvarovací obvod a oneskorovací obvod tiež jeho; nastavovacie vstupy. Od paralelné zapísanej informácie do čitača. impulzov sa odpočitavajú, připadne pripočítavajú impul-. zy privádzané z raeríacieho zariadenia s impulzným výstupným signálom. V čítači sa vy- . hodnocuje počet přivedených impulzov vzhladom k vopred nastavenému údajů. ř c JO 43 Λ
Tíl 211566 1 21 1566
Vynález sa týká zapojenia asynchronneho čitača s paralelným zápisom informácie, s paralelnými vstupmi čitača zapojenými na výstupy hradiel nastavenia předvolby, ktorých nastavovacie vstupy sú spojené s výstupmi zdroja binárne.j informácie. U doterajších zapojení asynchronnych čítačov, ktoré majú hodinové vstupy klopných obvodov připojené na výstupy predchádzajúcich klopných obvodov, dochádza pri zápise informácie do.niektorého klopného obvodu prostredníctvom jeho nastavovacieho vstupu k súčasnému preklopeniu všetkých naslědovných klopných obvodov. Nastavenie asynchronneho čítaca prostredníctvom sériového vstupu kladie vysoké nároky na riadiaci obvod čitača a je časovo náročné.
Tieto nedostatky odstraňuje zapojenie .asynchronneho čitača s paralelným zápisom informácie pódia vynálezu, ktorého podstata spočívá v tom, Že nulovacie vstupy čitača sú spojené s výs"tupom prvého tvarovacieho obvodu, na ktorý sú cez oneskorovací obvod a druhý tvarovací obvod připojené aj blokovacie vstupy hradiel* Příklad zapojenia podlá vynálezu je znázorněný na prilozenom výkrese, kde'je nakreslená schéma zapojenia asynchronneho Čitača.
Na vstup d1 prvého .tvarovacieho obvodu D sa privádza riadiaci impulz z neznázorneného ovládacieho obvodu. Prvá vetva z výstupu d2 prvého tvarovacieho obvodu I) vedie paralelné k jednotlivým nulovacím vstupom b 1, b2 ... bfa čitača £. Druhá vetva z výstupu d 2 prvého tvarovacieho obvodu D vedie na vstup e 1 oneskorovacieho obvodu £, z ktorého výstupu e2 vedie <íalej na vstup f 1 druhého tvarovacieho obvody £. Výstup f2 druhého tvarovacieho obvodu £ je spojený s blokovacími vstupmi' 12, 22, ... n2 jednotlivých hradiel £, £, ... N nastavenia předvolby, ktorých výstupy 1 3, .23, ... n3, sú přivedené na paralelné vstupy a 1 , a2 ... an čitača C. Hradlá 1, 2, ... N nastavenia předvolby sú svojimi nastavovacími vstupmi 1 1, 21 , ... n1 spojené s výstupmi g 1 , g2, ... gn zdroja G binárnej informácie. Sériový vstup .c 1 čítaca £ je připojený na neznázornené meracié zariadenie s impulzným výstupom. Činnost asynchronneho čitača zapojeného podlá vynálezu je nasledovná: Na nastavovacie vstupy 11, 21, ·... n1 hradiel _1.» Λ» ··· H nastavenia předvolby sa privádza binárna informácia zo zdroja G binárnej informácie, například výstupu z počítača, ktorú je potřebné do čítača £ zapíáaů. Na vstup 21 prvého tvarovacieho obvodu £ je přivedený riadiaci impul2, ktorý po přechode prvým tvarovacím obvodom D je z jeho výstupu d2 privádzaný na nulovacie vstupy b 1, b 2, ... bn čitača £ ako nulovací impulz, a· po přechode oneskorovacíra obvodom £ a druhým tvarovacím obvodom £ ná blokovacie vstupy 1 2, 22, ... n2 hradiel £, £, ... N nastavenia předvolby ako zapisovací impulz. Zapisovací impulz na blokovacích vstupoch 1 2, 22, ... n2 hradiel n2 hradiel 1, 2, ... N nastavenia předvolby je vočí nulovaciemu impulzu na nulovacích vstupoch £1 , b 2, ... bn čitača £ oneskorený tak, že dochádza k ich časovému prekrývaniu, pričom nábežná hrana zapisovacieho impulzu nastáva počas trvania nulovacíeho impulzu a dobeh’ová hrana zapisovacieho impulzu nastala po skončení nulovacíeho impulzu. Nulovací impulz na, nulovacích vstupoch b 1, £2, ... bn čitača £ zabezpečuje vynulovanie jeho obsahu. Zapisovací impulz po přivedení na blokovacie vstupy 1 2, 22, ... n£ hradiel £, £, ... N nastavenia předvolby umožní zápis binárnej informácie z nastavovacích vstupov 11, 21 , ... n 1 hradiel £, £, ... N nastavenia předvolby do čitača £ prostredníctvom jeho paralelných vstupov a 1, a£, ... an.
Na sériový vstup c 1 , č i t.a č a £ sú privádzané impulzy z meracieho zariadenia, napr. prietokomeru, počítadla, a pod., ktorých p.očet sa v čítači £ vyhodnocuje. z
Zapojenie podlá vynálezu je možné s výhodou použit v riadiacich obvodoch zaríadení s diskrétnym vstupným signálora, ktorý je privádzaný na sériový vstup asynchronneho čitača.
The invention relates to the fields of aeration, automation and computing. They solve the problem of pulse counting. The asynchronous counter is connected by its reset inputs to the output of the first shaping circuit to which it is connected through the presetting gates, the second shaping circuit and the delay circuit thereof also; setting inputs. From parallel written information to the reader. impulses are counted down, eventually added impulse. from the pumping device with the pulse output signal. The counter reads. evaluates the number of pulses applied to the preset data. c 43 Λ
Body 211566 1 21 1566
BACKGROUND OF THE INVENTION The present invention relates to the connection of an asynchronous reader with parallel write information, with parallel reader inputs connected to the gate outputs of a preset whose whose input inputs are connected to the outputs of the binary source information. In prior art circuitry of asynchronous counters having clockwise flip-flop inputs connected to the outputs of previous flip-flops, all of the flip flops are flipped through the flip-flop via its input input. Setting the asynchronous reader through serial input places high demands on the reader control circuit and is time consuming.
These drawbacks are eliminated by the connection of a parallel synchronous reader of the present invention, wherein the zeroing inputs of the reader are coupled to the output of the first shaping circuit, to which gate locking inputs are connected via a delay circuit and a second shaping circuit. An example of a connection according to the invention is shown in the attached drawing, where the circuit diagram of the asynchronous counter is shown.
A control pulse from a control circuit (not shown) is applied to the input d1 of the first shaping circuit D. The first branch of the outlet d2 of the first shaping circuit I) runs parallel to the individual zeroing inputs b1, b2 ... bfa of the counter. The second branch from the outlet d 2 of the first shaping circuit D leads to the input e 1 of the delay circuit 8, from which the output e2 leads to the input f1 of the second shaping circuit 6. The output f2 of the second shaping circuit 8 is coupled to the interlocking inputs 12, 22, ... n2 of the individual gateways 8, ..., N of the presetting whose outputs 1, 3, 23, ... n3 are brought to parallel inputs a 1, a2 ... an reader C. Gates 1, 2, ... N preference settings are their setting inputs 1 1, 21, ... n1 associated with outputs g 1, g2, ... gn of source G binary information. The counter reader 1 is connected to a measuring device (not shown) with a pulse output. The operation of the asynchronous reader connected according to the invention is as follows: On the setting inputs 11, 21, ... n1 of the gates _1. »Λ» ··· H the preset setting is supplied by binary information from the G binary source, e.g. needed to reader £. A control pulse is applied to the input 21 of the first shaping circuit 8, which, after passing through the first shaping circuit D, is fed from its output d2 to the reset inputs b1, b2, ...b, the reader 6 as a reset pulse, and And the second shaping circuit blocking inputs 12, 22, ... n2 of the gateway 8, ... N are set as a write pulse. The write pulse on the lock inputs 1, 2, 22, ... n2 of the gates 1, 2, ... N of the preset setting is incorporated into the reset pulse on the reset inputs £ 1, b 2, ... b by the reader 6 so that there is a time overlap between them, with the leading edge of the write pulse occurring during the reset pulse, and the run-up edge of the write pulse occurs after the zero pulse has ended. The reset pulse at the reset inputs b1, 2, ..., n, b, n, b, n, b, n, < tb > The write pulse, after inputting the presetting latches 1, 2, 2, ... n, N, allows the write of binary information from the setting inputs 11, 21, ... n 1 of the gate £, £,. .. N presetting to reader £ through its parallel inputs a 1, and £, ... an.
Pulses from the measuring device, eg flowmeter, counters, etc., are supplied to the serial input c 1, number and £, the count of which is counted in the counter £. from
The connection according to the invention can advantageously be used in the control circuits of the discrete input signal device which is fed to the serial input of the asynchronous reader.
Claims (1)
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| CS675079A CS211566B1 (en) | 1979-10-04 | 1979-10-04 | Connecting an asynchronous counter with parallel information writing |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| CS675079A CS211566B1 (en) | 1979-10-04 | 1979-10-04 | Connecting an asynchronous counter with parallel information writing |
Publications (1)
| Publication Number | Publication Date |
|---|---|
| CS211566B1 true CS211566B1 (en) | 1982-02-26 |
Family
ID=5415227
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| CS675079A CS211566B1 (en) | 1979-10-04 | 1979-10-04 | Connecting an asynchronous counter with parallel information writing |
Country Status (1)
| Country | Link |
|---|---|
| CS (1) | CS211566B1 (en) |
-
1979
- 1979-10-04 CS CS675079A patent/CS211566B1/en unknown
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| KR930020856A (en) | Data matching detection circuit | |
| CS211566B1 (en) | Connecting an asynchronous counter with parallel information writing | |
| US3601591A (en) | Digital differential analyzer employing counters controled by logic levels | |
| GB1501279A (en) | N scale counter | |
| US3430206A (en) | Control systems for constant proportion mixtures | |
| US3644718A (en) | Pulse-counting arrangements | |
| GB1159578A (en) | Error Detection | |
| SU379057A1 (en) | DEVICE FOR THE FORMATION OF CONTROL DISCHARGE COUNTER | |
| SU1509957A1 (en) | Device for selecting indicators of object images | |
| KR940008738B1 (en) | Up/down counter | |
| SU416711A1 (en) | DEVICE FOR DIVIDING VOLTAGES IN NUMBER-PULSE FORM | |
| SU983580A1 (en) | Digital ohm-meter | |
| SU767753A1 (en) | Number comparator | |
| JPH0753312Y2 (en) | Pulse counting device | |
| SU371690A1 (en) | ||
| SU693372A1 (en) | Divider | |
| SU437226A1 (en) | Pulse counter | |
| SU395989A1 (en) | Accumulating Binary Meter | |
| KR100223906B1 (en) | Pulse width detection circuit | |
| SU410560A1 (en) | ||
| SU1661715A1 (en) | Recirculating pulse duration meter | |
| SU746606A1 (en) | Information registering device | |
| JPH045957B2 (en) | ||
| SU526930A1 (en) | Angular displacement transducer to code | |
| SU750480A1 (en) | Device for comparing numbers with tolerances |