CS210780B1 - Monostable flip-flop circuit with resistance to interference from feeding - Google Patents

Monostable flip-flop circuit with resistance to interference from feeding Download PDF

Info

Publication number
CS210780B1
CS210780B1 CS60778A CS60778A CS210780B1 CS 210780 B1 CS210780 B1 CS 210780B1 CS 60778 A CS60778 A CS 60778A CS 60778 A CS60778 A CS 60778A CS 210780 B1 CS210780 B1 CS 210780B1
Authority
CS
Czechoslovakia
Prior art keywords
resistor
terminal
diode
base
transistor
Prior art date
Application number
CS60778A
Other languages
English (en)
Slovak (sk)
Inventor
Stanislav Sliepka
Original Assignee
Stanislav Sliepka
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Stanislav Sliepka filed Critical Stanislav Sliepka
Priority to CS60778A priority Critical patent/CS210780B1/cs
Publication of CS210780B1 publication Critical patent/CS210780B1/cs

Links

Landscapes

  • Logic Circuits (AREA)

Description

ČESKOSLOVENSKÁSOCIALISTICKÁREPUBLIKA( 19)
POPIS VYNÁLEZU 210780
K AUTORSKÉMU OSVEDČENIU (22) Přihlášené 30 01 78(21) (PV 607-78) (51) Int. Cl.3H 03 K 3/284’ (40) Zverejnené 30 06 81
ÚŘAD PRO VYNÁLEZY (45) Vydané 15 08 83
A OBJEVY (75)
Autor vynálezu
SLIEPKA STANISLAV ing., TRENČÍN (54) Monostabilný klopný obvod s odolnosfou voči rušeniu z napájanie 1 .
Vynález sa týká zapojenia monostabilného klopného obvodu s odolnostou voči rušeniu z na-pájania, u ktorého prvý tranzistor je kolektorom připojený do uzlového bodu vytvořeného prvýmvývodom kolektorového odporníka a prvým vývodom časovacieho kondenzátóra, bázou do uzlovéhobodu vytvořeného prvým vývodom vstupného odporníka a prvým vývodom spátnovázbového odporníka,pričom kolektor druhého tranzistora je připojený do uzlového bodu vytvořeného prvým vývodomzatažovacieho odporníka a druhým vývodom spátnovázbového odporníka, bázou k prvému vývodubázového odporníka, pričom emitor prvého tranzistora.je spojený s emitorom druhého tranzisto-ra a druhý vývod kolektorového odporníka je spojený s druhým vývodom bázového odporníka a súčasne s druhým vývodom zaůažovacieho odporníka, u ktorého sa rieší zvýšenie imunity voči rušeniuz napájania pomocou dvojice antiparalelne zapojených diod s predpátím, resp, pomocou Zenerovejdiody.
Doteraz známe zapojenia monostabilných klopných obvodov s tranzistormi sú málo odolnévoči rušeniu z napájania. Změny napájacieho nap&tia na druhých vývodoch bázového a zatažova-cieho odporníka sice nesposobuju chybnú činnost monostabilného klopného obvodu, avšak už ajmalé změny napájacieho napátia přenesené cez časovači kondenzátor na bázu druhého tranzistoraspósobujú jeho preklápanie, čo sa v případe zapojenia monostabilného klopného obvodu, Či už so·spatnou vazbou alebo i bez nej, prejaví ako nežiaducí impulz.
Tento nedostatok je odstraněný zapojením monostabilného klopného obvodu s ódolnostouvoči rušeniu z napájania podlá vynálezu, ktorého podstatou je, ze do uzlového bodu vytvoře-ného bázou druhého tranzistora a prvým vývodom bázového odporníka je připojená alebo katodo-dou priama dioda a anodou spatná dioda v antiparalelnom zapojení alebo katodou Zenerova dioda,pričom druhý vývod časovacieho kondenzátora a prvý vývod pomocného odporníka sú připojené alebok anóde priamej diody a katodě spátnej diody alebo anodě Zenerovej diody a druhý vývod pomoc-210780

Claims (1)

  1. 210 780 2 ného odporníka je zapojený do uzlového bodu vytvořeného druhými vývodmi zatažovacieho odpor- nika, bázového odporníka a kolektorového odporníka. Použitím zapojenia podlá vynálezu je možné jednoduchou, nenáročnou úpravou s použitímminimálneho poctu elektronických súčiastok rozŠírit použitelnosti jedného zo základných typovlogických obvodov do podmienok, kde použitie doposial známého zapojenia tohto obvodu bolo ťi-skantné, alebo vobec nie možné. Na přiložených výkresoch sú znázorněné dva příklady zapojenia monostabilného.klopnéhoobvodu podlá vynálezu. Obr. 1 znázorňuje zapojenie s dvojicou antiparalelne zapojených diod.Prvý tranzistor je kolektorom připojený do uzlového bodu vytvořeného prvým vývodom kolekto-rového odporníka _3 a prvým vývodom časovacieho kondenzátora 2» bázou do uzlového bodu vytvoře-ného prvým vývodom vstupného odporníka J_a prvým vývodom spátnovázbového odporníka 11, pričom kolektor druhého tranzistora 9_ je připojený do uzlového bodu vytvořeného prvým vývodom zatažovacíeho odporníka 10 a druhým vývodom spátnovázbového odporníka 11, bázou do spoločného bodutvořeného prvým vývodom bázového odporníka 2> katodou priamej diody 2 a anodou spatnej diody7_f pričom druhý vývod Časovacieho kondenzátora 2» anoda priamej diody 2» katoda spátnej diody2 a prvý vývod pomocného odporníka 2 tvoria spoločný bod a emitor prvého tranzistora 2. jepřipojený k emitoru druhého tranzistora pričom druhé vývody kolektorového odporníka 2»pomocného odporníka 2» bázového odporníka 2 a zatažovacieho odporníka 10 tvoria spoločnýbod. Obr. 2 znázorňuje obdobu zapojenia obvodu z obr. 1, kde je dvojica antiparalelne zapo-jených diod 2 a Z nahradená Zenerovou diodou 12 tak, že katoda Zenerovej diody 12 tvoří spo-ločný bod s prvým vývodom bázového odpo,rníka 8 a bázou druhého tranzistora 2 a anoda Zene-rovej diody 12 je připojená k prvému vývodu pomocného odporníka 2 a súčasne k druhému vývodučasovacieho kondenzátora 4. Prúd prechádzajúci pomocným odporníkom 2 udržuje priarau diodu 2 vo vodivom stave. Prícho-dom odpadnej hrany rušivého impulzu z napájania cez časovači kondenzátor 2 sa priaraa diodauzatvára. Ak velkost rušivého napatia nepresiahne hodnotu súčtu prahových napátí priamejdiody 2 a spatnej diody rušivý impulz sa nedostane na bázu druhého tranzistora 2 a nevplý-va na normálnu činnost monostabilného klopného obvodu. Ak by bóla amplitúda rušenia váčšiaako súčet prahových napatí priamej diody 2 a spatnej diody 7, je potřebné obvod zapojit podláobr. 2. Sumová imunita v tomto případe je daná súčtom prahového a Zenerovho napátia Zenerovejdiody 12. Využitie monostabilného klopného obvodu s odolnostou vóči rušeniu z napájania je výhodnévo všetkých prípadoch, kde sa v napájaní vyskytuje nějaké rušenie, napr.: odpínanie indukčnos-tí, synchrónna činnost logických obvodov atcf. Nahrádza jednoduchým sposobom drahé a príestoro-vo náročné filtrovanie napájacieho napátie zvlášú pri každom nonostabilnom klopnom obvode.Preto sa uplatní obzvlášt v zapojeniach zložitejších synchrónnych logických celkov a v obvo-doch využ ivajúcich indukčnú zatáž, napr. relé. PREDMET VYNÁLEZU Monostabilný klopný obvod s odolnostou vóči rušeniu z napájania, u ktorého prvý tran-zistor je kolektorom připojený do uzlového bodu vytvořeného prvým vývodom kolektorovéhoodporníka a prvým vývodom časovacieho kondenzátora, bázou do uzlového bodu vytvořeného prvýmvývodom vstupného odporníka a prvým vývodom spátnovazbového odporníka, pričom kolektordruhého tranzistora je připojený do uzlového bodu vytvořeného prvým vývodom zatažovaciehoodporníka a druhým vývodom spátnovázbového odporníka, bázou k prvému vývodu bázového odporní-ka, pričom emitor prvého tranzistora je spojený s emitorom druhého tranzistora a druhý vývodkolektorového odporníka je spojený s druhým vývodom bázového odporníka a súčasne s druhým 3 210780 vývodora zaťažovacieho odporníka vyznačený tým, že do uzlového bodu vytvořeného bázou druhéhotranzistora /9/ a prvým vývodom bázového odporníka /8/ je připojená alebo katodou priamadioda /6/ a Shodou spatná dioda /7/ v antiparalelnom zapojení alebo katodou Zenerova dioda/12/, pričom druhý vývod časovacieho kondenzátora /4/ a prvý výdod pomocného odporníka /5/sú připojené alebo k anodě priamej diody /6/ a katodě spatnej diody /7/ alebo anodě Žene*·rovej diody /12/ a druhý vývod pomocného odporníka /5/ je zapojený do uzlového bodu vytvořeného druhými vývodmi zaéažovacieho odporníka /10/, bázového odporníka /8/ a kolektorovéhoodporníka /3/. 1 list výkresov Severograíia, n. p.. závod 7, Most
CS60778A 1978-01-30 1978-01-30 Monostable flip-flop circuit with resistance to interference from feeding CS210780B1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CS60778A CS210780B1 (en) 1978-01-30 1978-01-30 Monostable flip-flop circuit with resistance to interference from feeding

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CS60778A CS210780B1 (en) 1978-01-30 1978-01-30 Monostable flip-flop circuit with resistance to interference from feeding

Publications (1)

Publication Number Publication Date
CS210780B1 true CS210780B1 (en) 1982-01-29

Family

ID=5338468

Family Applications (1)

Application Number Title Priority Date Filing Date
CS60778A CS210780B1 (en) 1978-01-30 1978-01-30 Monostable flip-flop circuit with resistance to interference from feeding

Country Status (1)

Country Link
CS (1) CS210780B1 (cs)

Similar Documents

Publication Publication Date Title
US2787712A (en) Transistor multivibrator circuits
US5140179A (en) Master-slave type flip-flop circuit
DE2330233B2 (de) Elektronisches, vorzugsweise berührungslos arbeitendes Schaltgerät
JPH0370478A (ja) 切換ブリッジ回路
EP0335460B1 (en) An improved circuit arrangement for detecting cross-over by an alternating voltage of a fixed reference voltage level
KR900017294A (ko) 집적 회로의 클록 전극용 제어회로
KR930007074A (ko) 전자파 방출을 감소시키는 직적회로
CS210780B1 (en) Monostable flip-flop circuit with resistance to interference from feeding
JPH0136290B2 (cs)
US4831507A (en) Frequency controlled preload
JPH01130616A (ja) シュミットトリガ回路
US3175100A (en) Transistorized high-speed reversing double-pole-double-throw switching circuit
KR870003622A (ko) 스위치드 캐패시터회로
US4897566A (en) Bipolar transistor logic circuit
JP2685251B2 (ja) 集積論理回路
US4847514A (en) Light-actuated superconducting integrated circuit device
KR890013879A (ko) 차단 주파수보다 낮은 주파수에서 너치 필터(notch filter)의 감쇠(Attenuation)보상회로
SU429551A1 (ru) Устройство для формирования двоичных сигналов постоянного тока
JPS5818355Y2 (ja) 抵抗値切替回路
JPS58108963A (ja) 電力半導体スイツチング素子のトリガ回路
SU1410235A1 (ru) Устройство коммутации переменного тока
KR930006692Y1 (ko) 쇼트키 다이오드를 이용한 스위칭 시간 단축회로
SU1347170A1 (ru) Устройство формировани импульсов
GB890842A (en) Improvements in or relating to bistable electrical circuits
SU1157627A1 (ru) Стабилизирующий преобразователь посто нного напр жени