CS210075B1 - Zapojení pro vícefázové řízení šířky pulsů zejména měničů a vícefázových motorů - Google Patents

Zapojení pro vícefázové řízení šířky pulsů zejména měničů a vícefázových motorů Download PDF

Info

Publication number
CS210075B1
CS210075B1 CS504879A CS504879A CS210075B1 CS 210075 B1 CS210075 B1 CS 210075B1 CS 504879 A CS504879 A CS 504879A CS 504879 A CS504879 A CS 504879A CS 210075 B1 CS210075 B1 CS 210075B1
Authority
CS
Czechoslovakia
Prior art keywords
nth
input
product gate
circuit
multiphase
Prior art date
Application number
CS504879A
Other languages
English (en)
Inventor
Stanislav Tkadlec
Original Assignee
Stanislav Tkadlec
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Stanislav Tkadlec filed Critical Stanislav Tkadlec
Priority to CS504879A priority Critical patent/CS210075B1/cs
Publication of CS210075B1 publication Critical patent/CS210075B1/cs

Links

Landscapes

  • Control Of Stepping Motors (AREA)

Abstract

Zapojení pro vícefázové řízení šířky pulsů zejména měničů a vícefázových motorů, vyznačené tím, že první vstup (AI) je spojen s prvním logickým součinovým hradlem (El) jednak přímo a jecnak přes první oddělovací obvod (Bl) v sérii s řízeným monostabilním klopným obvodem (D), první logické součinové hradlo (El) je spojeno s prvním výstupem (VI), dále tím, že druhý vstup (A2) je spojen s druhým logickým součinovým hradlem (E2) jednak přímo a jednak přes druhy oddělovací obvod (B2) v sérii s řízeným monostabilním klopným obvodem (D), druhé logické součinové hradlo <E2) je spojeno s druhým výstupem (V2/ přičemž n-tý vstup (An) je spojen s n- -tým logickým součinovým hradlem (En) jednak přímo a jednak přes n-tý oddělovací obvod (Bn) v sérii s řízeným monostabilním klopným obvodem D, kde n-té logické součinové hradlo (Bn) je spojeno s n-tým výstupem (Vn). ’

Description

Vynález se týká zapojení pro vícefázové řízení šířky pulsů zejména měničů a vícefézových motorů, vhodný pro regulaci výstupního napětí měničů a výkonu vícefózových a krokových motorů.
Dosud poměrně běžné zapojeni elektronické regulace malých tři a vícefázových motorků krokových motorků využívá k regulaci momentu změnu napájecího stejnosměrného napětí. Tato regulace je sice účinná, ale i ztrátové a to i v případě použití spínaného zdroje, navíc i za cenu poměrně značných prostorových požadavků, např. velikost tlumivky, chlazeni výkonových tranzistorů. Další možností prakticky bezeztrétové regulace je nespojitá j
regulace změnou kmitočtu opakovačích řídících pulsů případně změnou střídy, což opět souvisí ze změnou střídy, což opět souvisí ze změnou kmitočtu a v některých aplikacích může být tato skutečnost nežádoucí.
Současné řízení šířky opakovačích pulsů bez vlivu na kmitočet opakovačích pulsů lze realizovat spřaženými monostabilními klopnými obvody, což je poměrně složité a nákladné.
Uvedené nedostatky odstraňuje zapojení pro vícefázové řízení šířky pulsů zejména měničů a vícefázových motorů, jehož podstata spočívá v tom, že první vstup je spojen s prvním logickým součinovým hradlem jednak přímo a jednak přes první oddělovací obvod a řízený monostabilní klopný obvod, první logické součinové hradlo je spojeno s prvním výstupem, dále žím, že druhý vstup je spojen s druhým logickým součinovým hradlem jednak přímo a jednak přes druhý oddělovací obvod a řízený monostabilní klopný obvod, druhé logické součinové hradlo je spojeno s druhým výstupem, podobně až n-tý vstup je spojen s n-tým logickým součinovým hradlem jednak přímo a jednak n-tý oddělovací obvod a řízený monostabilní klopný obvod, n-té logické součinové hradlo je spojeno s n-tým výstupem.
Výhodu popisovaného zapojení je skutečnost, že umožňuje vícefázové řízení šířky následných pulsů i pulsů s přesahem za minimálního použití aktivních i pasivních součástek.
U pulsů s přesahem je třeba volit řízenou šířku pulsů t menšií než polovina šířky vstupních pulsů (t T/2). Zapojeni může pracovat s pulsy log 1 a po úpravě (obr. 2) log O
Na připojených výkresech jsou znázorněny:obr. 1 blokové schéma zapojení podle vynálezu, na obr. 2 blokové schéma zapojení podle vynálezu s použitím inversních pulsů log 0, na obr. 3 příklad podrobného zapojení dle vynálezu.
První vstup AI na obr. 1 je spojen s prvním logickým součinovým hradlem El jednak přímo a jednak přes první oddělovací obvod Bl a řízený monostabilní klopný obvod D.
První logické součinové hradlo El je spojeno s prvním výstupem VI. Obdobně druhý vstup A2 je spojen s logickým součinovým hradlem E2 jednak přímo a jednak přes druhý oddělovací obvod B2 a řízený monostabilní klopný obvod D. Druhé logické součinové hradlo E2 je spoje no s druhým výstupem V2. Obdobně až n-tý vstup An je spojen s n-tým logickým součinovým hradlem En jednak přímo a jednak pres n-tý oddělovací obvod Bn a řízený monostabilní klopný obvod D. N-té logické součinové hradlo En je spojeno s n-tým výstupem Vn.
Příchodem pulsu na první vstup Al je spuštěn přes první oddělovací obvod Bl řízený monostabilní klopný obvod E, na jehož výstupu se objeví log ”1 po dobu kyvu t=EC, po kterou se log 1 objeví na vstupech prvního logického součinového hradla El, čímž dojde k jeho překlopení. Na prvním výstupu VI se objetí puls log 0 po dobu kyvu t=P.C řízeného monostabílního klopného obvodu E. Podobně náběžnou hranou pulsů na druhém vstupu Ag dojde přes druhý oddělovací obvod B2 k opětovnému spuštění řízeného monostabílního klopného obvodu E, překlopení druhého logického součinového hradla E2. Na druhém výstupu V 2 se objeví puls log 0 po dobu kyvu t=EC. Obdobně příchodem pulsu až na n-tý vstup se cyklus opakuje. V případě řízení šířky pulsů s přesahem je nutné volit dobu kyvu t řízeného monostabílního klopného obvodu E t T/2, případně t T/3, kde T je šířka vstupního pulsu, podle hloubky přesahu. Na obr. 2 je zapojeni, které pracuje s pulsem log 0. První invertor Kl, druhý invertor 112 až n-tý invertor Hn slouží k převedeni pulsů log 0 na puls log 1, který je veden k jednotlivým součinovým hradlům. Na obr. 3 je po<. robné schéma zapojení podle vynálezu v němž jednotlivé odučlova'cí obvody jsou tvořeny kondenzátory. První oddělovací obvod Bl je tvořen prvním kondenzátorem Cl, druhý oddělovací obvod B2 kondenzátorem C2, n-tý oddělovací obvod 3n kondenzátorem Cn.
Foiisované zapojení je vhodné jako součást řídících jednotek dvoj a vícečinných měničů, krokových motorků, vícefázových motorků. Dále je použitelný v ostatních obvodech číslicové techniky (televizní technika, elektronické obvody elektrofonických varhan apodobně).

Claims (3)

  1. PÍEEMĚT VYNÁLEZU
    1. Zapojení pro vícefázové řízení šířky pulsů zejména měničů a vícefázových motorů, vyznačené tím, že první vstup (Al) je spojen s prvním logickým součinovým hradlem (El) jednak přímo a jednak pres první oddělovací obvod (Bl) v sérii s řízeným monostabilním klopným obvodem (D), první logické součinové hradlo (El) je spojeno s prvním výstupem (VI), dále tím, že druhý vstup (A2) je spojen s druhým logickým součinovým hradlem (E2) jednak přímo a jednak přes druhý oddělovací obvod (B2) v sérii s řízeným monostabilním klopným obvodem (E), druhé logické součinové hradlo (E2) je spojeno s druhým výstupem (V2), přičemž n-tý vstup (An) je spojen s n-tým logickým součinovým hradlem (En) jednak přímo a jednak přes n-tý oddělovací obvod (Bn) v sérii s řízeným monostabilním klopným obvodem
    D, kde n-té logické součinové hradlo (En) je spojeno s n-tým výstupem (Vn).
  2. 2. Zapojení podle bodu. 1, vyznačené tím, že mezi první vstup (Al) a první logické souči3 nové hradlo (El) je zapojen první invertor (Hl), mezi druhý vstup (A2) a druhé logické součinové hradlo (E2) je zapojen druhý invertor (H2), přičemž mezi n-tý vstup (An) a n-té logické součinové hradlo (En) je zapojen n-tý invertor (Hn).
  3. 3. Zapojení podle bodu 1, vyzanteno tím, že první oddělovací člen (Bl) je tvořen kondenzátorem (Cl), druhý oddělovací člen (B2) je tvořen kondenzátorem (C2), n-tý oddčlova cí člen (Bn) je tvořen kondenzátorem (Cn).
CS504879A 1979-07-23 1979-07-23 Zapojení pro vícefázové řízení šířky pulsů zejména měničů a vícefázových motorů CS210075B1 (cs)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CS504879A CS210075B1 (cs) 1979-07-23 1979-07-23 Zapojení pro vícefázové řízení šířky pulsů zejména měničů a vícefázových motorů

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CS504879A CS210075B1 (cs) 1979-07-23 1979-07-23 Zapojení pro vícefázové řízení šířky pulsů zejména měničů a vícefázových motorů

Publications (1)

Publication Number Publication Date
CS210075B1 true CS210075B1 (cs) 1982-01-29

Family

ID=5394583

Family Applications (1)

Application Number Title Priority Date Filing Date
CS504879A CS210075B1 (cs) 1979-07-23 1979-07-23 Zapojení pro vícefázové řízení šířky pulsů zejména měničů a vícefázových motorů

Country Status (1)

Country Link
CS (1) CS210075B1 (cs)

Similar Documents

Publication Publication Date Title
KR930003556A (ko) 점진적 턴-온 특성의 cmos 구동기
US4601007A (en) Full adder
JPS62220026A (ja) 出力バツフア回路
KR920007138A (ko) 프로세스 모니터 회로 및 그 방법
US4496857A (en) High speed low power MOS buffer circuit for converting TTL logic signal levels to MOS logic signal levels
DE3486246T2 (de) Getaktete logische CMOS-Schaltung ohne zeitlichen Konflikt.
CN102484434B (zh) 死时间产生电路和电机控制设备
US5596296A (en) Clock driver circuit
CS210075B1 (cs) Zapojení pro vícefázové řízení šířky pulsů zejména měničů a vícefázových motorů
KR100263785B1 (ko) 상보형 금속 산화막 반도체 회로
JPS6169215A (ja) プログラマブル・ロジツク・アレイ
JP2549229B2 (ja) デイジタルクロツク信号波形整形回路
GB1087486A (en) Bistable device
US4447741A (en) Base drive circuit for power transistors
US4259595A (en) Clocking system for MOS transistor logic circuit
WO2023284395A1 (zh) 电压转换电路与存储器
SU1487176A1 (ru) Управляемый формирователь импульсов
US6377096B1 (en) Static to dynamic logic interface circuit
KR100255657B1 (ko) 저전력 고전압 인버터
SU799109A1 (ru) Мультивибратор
JPH0531964B2 (cs)
SU921052A1 (ru) Триггер на КМОП транзисторах
JPH04307809A (ja) Rsフリップフロップ
JPH0431630Y2 (cs)
SU1129739A1 (ru) Преобразователь уровней напр жени на дополн ющих МДП-транзисторах