CS209051B1 - Connection of two-way amplifiers of digital signals - Google Patents

Connection of two-way amplifiers of digital signals Download PDF

Info

Publication number
CS209051B1
CS209051B1 CS224780A CS224780A CS209051B1 CS 209051 B1 CS209051 B1 CS 209051B1 CS 224780 A CS224780 A CS 224780A CS 224780 A CS224780 A CS 224780A CS 209051 B1 CS209051 B1 CS 209051B1
Authority
CS
Czechoslovakia
Prior art keywords
bus
input
output
state
logical circuit
Prior art date
Application number
CS224780A
Other languages
Czech (cs)
Inventor
Jaromir Luska
Jiri Vlcek
Original Assignee
Jaromir Luska
Jiri Vlcek
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Jaromir Luska, Jiri Vlcek filed Critical Jaromir Luska
Priority to CS224780A priority Critical patent/CS209051B1/en
Publication of CS209051B1 publication Critical patent/CS209051B1/en

Links

Landscapes

  • Amplifiers (AREA)

Description

(54) Zapojení obousměrných zesilovačů digitálních signálů C(54) Connection of bidirectional digital signal amplifiers C

Vynález se týká zapojení obousměrných zesilovačů — opakovačů — digitálních signálů, které přebírají digitální signály z jedné části sběrnice a opět je po zesílení a vytvarování vyšlou do druhé části sběrnice.The invention relates to the connection of bidirectional amplifiers - repeaters - of digital signals which receive digital signals from one part of the bus and, once amplified and shaped, send them to the other part of the bus.

Jsou známa zapojení obousměrných zesilovačů digitálních signálů, která jsou založena na použití speciálních, k tomu účelu zvlášť vyvinutých, integrovaných obvodů s vyrovnávacími paměťmi. Nevýhodou těchto zapojení je, že potřebují pro svou správnou činnost řídící signály pro přepis informace ze sběrnice a pro její opětné vyslání do sběrnice.Connections of bidirectional digital signal amplifiers are known which are based on the use of special buffered integrated circuits specially designed for this purpose. The disadvantage of these circuits is that they need control signals for their correct operation to transcribe information from the bus and to send it back to the bus.

Účelem vynálezu je odstranění nevýhod dosud známých zapojení. Podstatu vynálezu je to, že každý vodič sběrnice je na svých koncích pnpojen přes impedanční dělič na zdroj napětí. Do každého směru vodiče sběrnice jsou zapojeny výstupy invertorů. Vstup prvního invertoru je připojen na výstup druhého logického obvodu NOR a vstup druhého invertoru je připojen na výstup prvního logického obvodu NOR. Vždy jeden ze vstupů logických obvodů NOR je spojen s vodičem sběrnice z příslušného směru. Druhý vstup prvního logického obvodu NOR je připojen na výstup druhého logického obvodu NOR. Druhý vstup druhého logického obvodu NOR je připojen na výstup prvního logického obvodu NOR. Zapojení podle vynálezu nevyžaduje pomocné signály pro přepínaní směrů zesilování, takže signál jdoucí po příslušném vodiči sběrnice je bezprostředně předáván po zesílení a vytvarování automaticky dále do odpovídající části vodiče sběrnice. Zapojení se dá realizovat pomocí běžných ob\»odů.The purpose of the invention is to overcome the disadvantages of the prior art connections. The essence of the invention is that each bus conductor is connected at its ends via an impedance divider to a voltage source. The inverter outputs are connected to each bus conductor direction. The first inverter input is connected to the output of the second NOR logic circuit and the second inverter input is connected to the output of the first NOR logic circuit. Each of the inputs of the NOR logic circuits is connected to the bus conductor from the corresponding direction. The second input of the first NOR logic circuit is connected to the output of the second NOR logic circuit. The second input of the second NOR logic circuit is connected to the output of the first NOR logic circuit. The wiring according to the invention does not require auxiliary signals for switching the amplification directions, so that the signal running on the respective bus conductor is immediately passed to the corresponding part of the bus conductor after amplification and shaping. The connection can be realized by means of common »» s.

Příklad zapojení podle vynálezu je popsán pomocí výkresu, kde je zakreslen jeden vodič v sběrnice. Je impedančně přizpůsoben zakončujícími odporovými děliči Z a napájen ze zdroje napětí Ub. Na vodič v sběrnice jsou připojeny dva vysílače VI, V2 digitálních signálů a dva přijímače Pí, P2 digitálních signálů. Obousměrný zesilovač je složen ze dvou invertorů II, 12, dvou logických obvodů NOR Nl, N2 a dvou zpožďovacích obvodů TI, T2. Počet přijímačů signálů je omezen zakončujícími impedančními děliči, výkonem invertorů a výkonem vysílačů. Počet vysílačů signálů není omezen vlastnostmi uvedeného zapojení.An example of a wiring according to the invention is described by means of a drawing where one conductor in the bus is plotted. It is impedance matched by terminating resistive dividers Z and supplied from voltage source Ub. Two digital signal transmitters V1, V2 and two digital signal receivers P1, P2 are connected to the bus conductor. The bidirectional amplifier consists of two inverters II, 12, two logic circuits NOR N1, N2 and two delay circuits T1, T2. The number of signal receivers is limited by terminating impedance dividers, inverter power, and transmitter power. The number of signal transmitters is not limited by the characteristics of said wiring.

Vodič sběrnice se může nacházet ve dvou různých napěťových úrovních označovaných H a L. Úroveň H je na vodiči sběrnice tehdy, jestliže všechny vysílače připojené na tento vodič sběrnice jsou pasivní, a je dána zakončujícími impedančními děliči. Úroveň L je na vodiči sběrnice tehdy, je-li aspoň jeden z vysílačů v aktivním stavu.The bus conductor can be at two different voltage levels, designated H and L. The H level is on the bus conductor if all the transmitters connected to this bus conductor are passive and are given by terminating impedance dividers. Level L is on the bus conductor when at least one of the transmitters is active.

Obousměrný zesilovač musí zesílit signály předávané do sběrnice vysílačem VI a převést je do přijímače P2. Přitom nesmí ovlivnit průchod signálu z vysílače VI do přijímače Pl. Současně musí obousměrný zesilovač zesílit signály předávané do sběrnice vysílačem V2 a převést je do přijímače Pl. Přitom nesmí ovlivnit průchod signálu z vysílače V2 do přijímače P2. Správná činnost je zajištěna i v případě, že oba vysílače jsou zároveň v aktivním stavu.The bidirectional amplifier must amplify the signals transmitted to the bus by transmitter VI and transmit them to receiver P2. In doing so, it must not affect the passage of the signal from the transmitter VI to the receiver P1. At the same time, the bidirectional amplifier must amplify the signals transmitted to the bus by the transmitter V2 and transmit them to the receiver P1. In doing so, it must not affect the passage of the signal from the transmitter V2 to the receiver P2. Correct operation is ensured even if both transmitters are active at the same time.

Předpokládejme, že vodič v sběrnice je ve stavu H, tedy oba vysílače VI, V2 jsou pasivní. To znamená, že výstupy obou invertorů II, 12 jsou ve stavu H a výstupy logických obvodů NOR NI, N2 jsou ve stavu L, neboť na svých vstupech mají rozdílné stavy. Vyšle-li první vysílač VI do vodiče v sběrnice stav L, změní se nejprve výstup prvního obvodu NOR NI na stav H, neboť na svých vstupech má obvod NI souhlasný stav L. Stav H na výstupu prvního logického obvodu NOR NI se přenese na vstup druhého invertoru 12, takže jeho výstup, který je připojen na vodič v sběrnice, se uvede do stavu L. Druhý logický obvod NOR N2 bude mít na svém výstupu stav L, protože jedenSuppose that the conductor in the bus is in the H state, that is, both transmitters V1, V2 are passive. This means that the outputs of both inverters II, 12 are in the state H and the outputs of the logic circuits NOR N1, N2 are in the state L because they have different states on their inputs. If the first transmitter VI sends a state L to the bus wire, the output of the first NOR NI circuit first changes to state H, since its N inputs have a common state L. State H at the output of the first logical NOR NI is transferred to the input of the second inverter 12, so that its output, which is connected to the bus in the bus, is set to state L. The second logic circuit NOR N2 will have state L at its output, since one

Claims (2)

PŘEDMĚTSUBJECT 1. Zapojení obousměrných zesilovačů digitálních signálů, přenášených po sběrnicích, na které jsou připojeny vysílače a přijímače digitálních » signálů, vyznačené tím, že každý vodič (VI, V2) sběrnice je na svých koncích připojen přes impedanční dělič (Zl, Z2) na svorku (Ubls Ub2) zdroje napětí, přičemž do každého směru vodiče (v) sběrnice jsou zapojeny výstupy invertorů (II, 12), kde vstup prvního invertoru (II) je připojen na výstup druhého logického obvodu NOR (N2) a vstup druhého invertoru (12) je připojen na výstup prvního logického obvodu NOR (NI), zatímco první vstupy logických obvodů NOR (NI, N2) jsou spojeny s vodičem (VI, V2), sběrnice jeho vstup je ve stavu L a druhý vstup ve stavu H. Znamená to, že druhý invertor 12 bude mít na svém vstupu stav L, takže jeho výstup by měl být ye stavu Η. K tomu však nedojde, protože první vysílač VI drží na vodiči v sběrnice, na který je zapojen výstup druhého invertoru 12, stav L, který se přenáší. Obdobně by se přenesl stav L z druhého vysílače V2 do prvního přijímače Pl. Zpožďovací obvody TI, T2 mají časovou konstantu, která překlene časové zpoždění vznikající při průchodu signálu přes invertory II, 12. Tím se odstraní nežádoucí přechodové stavy při přechodu signálu ze stavu L do stavu H a naopak. Zpožďovací obvody TI, T2 se mohou realizovat např. RC obvody.1. Connection of bidirectional digital signal boosters to which digital transmitters and receivers are connected, characterized in that each bus conductor (V1, V2) is connected at its ends via an impedance divider (Zl, Z2) to a terminal (Ub ls Ub 2 ) of the power supply, in each direction of the bus conductor (v) the inverter outputs (II, 12) are connected, where the input of the first inverter (II) is connected to the output of the second logical circuit NOR (N2) and input of the second inverter (12) is connected to the output of the first NOR logic circuit (N1), while the first inputs of the NOR logic circuit (N1, N2) are connected to the conductor (VI, V2), its bus input is in L state and the second input in state H. This means that the second inverter 12 will have a state L at its input, so its output should be ye state Η. This does not occur, however, because the first transmitter VI holds the state L to be transmitted on the bus in which the output of the second inverter 12 is connected. Similarly, the state L would be transmitted from the second transmitter V2 to the first receiver P1. The delay circuits T1, T2 have a time constant that bridges the time delay occurring when the signal passes through the inverters II, 12. This eliminates the undesired transient states when the signal is transferred from the state L to the state H and vice versa. The delay circuits T1, T2 can be realized for example RC circuits. Zapojení obousměrných zesilovačů digitálních signálů se dá použít všude tam, kde se uplatňuje sběmicové uspořádání a kde je třeba převádět signály ze sběrnice do místně oddělených jiných částí stejného nebo jiného zařízení. Další možnost použití je tam, kde je třeba zregenerovat signály sběrnice z důvodu velkého zatížení sběmicových vodičů v rozsáhlejších zařízeních.Connection of bidirectional digital signal amplifiers can be used wherever a bus arrangement is applied and where it is necessary to convert signals from the bus to locally separated other parts of the same or another device. Another application is where bus signals need to be regenerated due to heavy load on the bus wires in larger installations. VYNÁLEZU z příslušného směru, přičemž druhý vstup prvního logického obvodu NOR (NI) je připojen na výstup .druhého logického obvodu NOR (N2) a druhý vstup druhého logického obvodu NOR (N2) je připojen · na výstup prvního logickéhQ obvodu NOR (NI).OF THE INVENTION, wherein the second input of the first logical circuit NOR (N1) is connected to the output of the second logical circuit NOR (N2) and the second input of the second logical circuit NOR (N2) is connected to the output of the first logical circuit NOR (N1). 2. Zapojení obousměrných zesilovačů digitálních signálů podle bodu 1., vyznačené tím, že mezi druhý vstup prvního logického obvodu NOR (NI) a výstup druhého logického obvodu NOR (N2) je zapojen první zpožďovací člen (TI) a mezi druhý vstup druhého logického obvodu NOR (N2) a výstup prvního logického obvodu NOR (NI) je zapojen druhý zpožďovací člen (T2).2. Connection of bidirectional digital amplifiers according to claim 1, characterized in that a first delay element (T1) is connected between the second input of the first logical circuit NOR (N1) and the output of the second logical circuit NOR (N2) and between the second input of the second logical circuit. NOR (N2) and the output of the first logic circuit NOR (N1) is connected to the second delay element (T2).
CS224780A 1980-03-31 1980-03-31 Connection of two-way amplifiers of digital signals CS209051B1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CS224780A CS209051B1 (en) 1980-03-31 1980-03-31 Connection of two-way amplifiers of digital signals

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CS224780A CS209051B1 (en) 1980-03-31 1980-03-31 Connection of two-way amplifiers of digital signals

Publications (1)

Publication Number Publication Date
CS209051B1 true CS209051B1 (en) 1981-10-30

Family

ID=5359033

Family Applications (1)

Application Number Title Priority Date Filing Date
CS224780A CS209051B1 (en) 1980-03-31 1980-03-31 Connection of two-way amplifiers of digital signals

Country Status (1)

Country Link
CS (1) CS209051B1 (en)

Similar Documents

Publication Publication Date Title
US3769525A (en) Bi-directional amplifying bus-switch
US5666354A (en) CMOS bi-directional differential link
SE9501059L (en) Device for monitoring two-wire bus conductor
US3843834A (en) Bidirectional line driver-receiver circuit
US3980898A (en) Sense amplifier with tri-state bus line capabilities
KR970008150A (en) Circuit devices for transmitting audio signals
US4330756A (en) Audio-frequency amplifying device
US4785267A (en) Radio frequency combiner
CS209051B1 (en) Connection of two-way amplifiers of digital signals
US3673326A (en) Communication system
US3604950A (en) Switching circuit
US4031477A (en) System for transferring four commands over a single conductor utilizing dual threshold logic gates
GB1247770A (en) Field effect transistor logic circuits
JP2020184740A (en) Driver device
JPH0775346B2 (en) Data bus system
JP3107727B2 (en) Multi-value bus circuit
WO1981002079A1 (en) High resolution fast diode clamped comparator
US2873389A (en) Logic circuit
US3479617A (en) Hybrid circuit arrangement
US3660774A (en) Single stage differential amplifier
GB1225464A (en)
US3072744A (en) Pulse transmission system
JPS6322095B2 (en)
US3482112A (en) Coincidence gate circuit with low-ohmic load
JPH02305145A (en) Current loop transmission system