CS209051B1 - Zapojení obousměrných zesilovačů digitálních signálů - Google Patents
Zapojení obousměrných zesilovačů digitálních signálů Download PDFInfo
- Publication number
- CS209051B1 CS209051B1 CS224780A CS224780A CS209051B1 CS 209051 B1 CS209051 B1 CS 209051B1 CS 224780 A CS224780 A CS 224780A CS 224780 A CS224780 A CS 224780A CS 209051 B1 CS209051 B1 CS 209051B1
- Authority
- CS
- Czechoslovakia
- Prior art keywords
- bus
- input
- output
- state
- logical circuit
- Prior art date
Links
Landscapes
- Amplifiers (AREA)
Description
(54) Zapojení obousměrných zesilovačů digitálních signálů C
Vynález se týká zapojení obousměrných zesilovačů — opakovačů — digitálních signálů, které přebírají digitální signály z jedné části sběrnice a opět je po zesílení a vytvarování vyšlou do druhé části sběrnice.
Jsou známa zapojení obousměrných zesilovačů digitálních signálů, která jsou založena na použití speciálních, k tomu účelu zvlášť vyvinutých, integrovaných obvodů s vyrovnávacími paměťmi. Nevýhodou těchto zapojení je, že potřebují pro svou správnou činnost řídící signály pro přepis informace ze sběrnice a pro její opětné vyslání do sběrnice.
Účelem vynálezu je odstranění nevýhod dosud známých zapojení. Podstatu vynálezu je to, že každý vodič sběrnice je na svých koncích pnpojen přes impedanční dělič na zdroj napětí. Do každého směru vodiče sběrnice jsou zapojeny výstupy invertorů. Vstup prvního invertoru je připojen na výstup druhého logického obvodu NOR a vstup druhého invertoru je připojen na výstup prvního logického obvodu NOR. Vždy jeden ze vstupů logických obvodů NOR je spojen s vodičem sběrnice z příslušného směru. Druhý vstup prvního logického obvodu NOR je připojen na výstup druhého logického obvodu NOR. Druhý vstup druhého logického obvodu NOR je připojen na výstup prvního logického obvodu NOR. Zapojení podle vynálezu nevyžaduje pomocné signály pro přepínaní směrů zesilování, takže signál jdoucí po příslušném vodiči sběrnice je bezprostředně předáván po zesílení a vytvarování automaticky dále do odpovídající části vodiče sběrnice. Zapojení se dá realizovat pomocí běžných ob\»odů.
Příklad zapojení podle vynálezu je popsán pomocí výkresu, kde je zakreslen jeden vodič v sběrnice. Je impedančně přizpůsoben zakončujícími odporovými děliči Z a napájen ze zdroje napětí Ub. Na vodič v sběrnice jsou připojeny dva vysílače VI, V2 digitálních signálů a dva přijímače Pí, P2 digitálních signálů. Obousměrný zesilovač je složen ze dvou invertorů II, 12, dvou logických obvodů NOR Nl, N2 a dvou zpožďovacích obvodů TI, T2. Počet přijímačů signálů je omezen zakončujícími impedančními děliči, výkonem invertorů a výkonem vysílačů. Počet vysílačů signálů není omezen vlastnostmi uvedeného zapojení.
Vodič sběrnice se může nacházet ve dvou různých napěťových úrovních označovaných H a L. Úroveň H je na vodiči sběrnice tehdy, jestliže všechny vysílače připojené na tento vodič sběrnice jsou pasivní, a je dána zakončujícími impedančními děliči. Úroveň L je na vodiči sběrnice tehdy, je-li aspoň jeden z vysílačů v aktivním stavu.
Obousměrný zesilovač musí zesílit signály předávané do sběrnice vysílačem VI a převést je do přijímače P2. Přitom nesmí ovlivnit průchod signálu z vysílače VI do přijímače Pl. Současně musí obousměrný zesilovač zesílit signály předávané do sběrnice vysílačem V2 a převést je do přijímače Pl. Přitom nesmí ovlivnit průchod signálu z vysílače V2 do přijímače P2. Správná činnost je zajištěna i v případě, že oba vysílače jsou zároveň v aktivním stavu.
Předpokládejme, že vodič v sběrnice je ve stavu H, tedy oba vysílače VI, V2 jsou pasivní. To znamená, že výstupy obou invertorů II, 12 jsou ve stavu H a výstupy logických obvodů NOR NI, N2 jsou ve stavu L, neboť na svých vstupech mají rozdílné stavy. Vyšle-li první vysílač VI do vodiče v sběrnice stav L, změní se nejprve výstup prvního obvodu NOR NI na stav H, neboť na svých vstupech má obvod NI souhlasný stav L. Stav H na výstupu prvního logického obvodu NOR NI se přenese na vstup druhého invertoru 12, takže jeho výstup, který je připojen na vodič v sběrnice, se uvede do stavu L. Druhý logický obvod NOR N2 bude mít na svém výstupu stav L, protože jeden
Claims (2)
- PŘEDMĚT1. Zapojení obousměrných zesilovačů digitálních signálů, přenášených po sběrnicích, na které jsou připojeny vysílače a přijímače digitálních » signálů, vyznačené tím, že každý vodič (VI, V2) sběrnice je na svých koncích připojen přes impedanční dělič (Zl, Z2) na svorku (Ubls Ub2) zdroje napětí, přičemž do každého směru vodiče (v) sběrnice jsou zapojeny výstupy invertorů (II, 12), kde vstup prvního invertoru (II) je připojen na výstup druhého logického obvodu NOR (N2) a vstup druhého invertoru (12) je připojen na výstup prvního logického obvodu NOR (NI), zatímco první vstupy logických obvodů NOR (NI, N2) jsou spojeny s vodičem (VI, V2), sběrnice jeho vstup je ve stavu L a druhý vstup ve stavu H. Znamená to, že druhý invertor 12 bude mít na svém vstupu stav L, takže jeho výstup by měl být ye stavu Η. K tomu však nedojde, protože první vysílač VI drží na vodiči v sběrnice, na který je zapojen výstup druhého invertoru 12, stav L, který se přenáší. Obdobně by se přenesl stav L z druhého vysílače V2 do prvního přijímače Pl. Zpožďovací obvody TI, T2 mají časovou konstantu, která překlene časové zpoždění vznikající při průchodu signálu přes invertory II, 12. Tím se odstraní nežádoucí přechodové stavy při přechodu signálu ze stavu L do stavu H a naopak. Zpožďovací obvody TI, T2 se mohou realizovat např. RC obvody.Zapojení obousměrných zesilovačů digitálních signálů se dá použít všude tam, kde se uplatňuje sběmicové uspořádání a kde je třeba převádět signály ze sběrnice do místně oddělených jiných částí stejného nebo jiného zařízení. Další možnost použití je tam, kde je třeba zregenerovat signály sběrnice z důvodu velkého zatížení sběmicových vodičů v rozsáhlejších zařízeních.VYNÁLEZU z příslušného směru, přičemž druhý vstup prvního logického obvodu NOR (NI) je připojen na výstup .druhého logického obvodu NOR (N2) a druhý vstup druhého logického obvodu NOR (N2) je připojen · na výstup prvního logickéhQ obvodu NOR (NI).
- 2. Zapojení obousměrných zesilovačů digitálních signálů podle bodu 1., vyznačené tím, že mezi druhý vstup prvního logického obvodu NOR (NI) a výstup druhého logického obvodu NOR (N2) je zapojen první zpožďovací člen (TI) a mezi druhý vstup druhého logického obvodu NOR (N2) a výstup prvního logického obvodu NOR (NI) je zapojen druhý zpožďovací člen (T2).
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| CS224780A CS209051B1 (cs) | 1980-03-31 | 1980-03-31 | Zapojení obousměrných zesilovačů digitálních signálů |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| CS224780A CS209051B1 (cs) | 1980-03-31 | 1980-03-31 | Zapojení obousměrných zesilovačů digitálních signálů |
Publications (1)
| Publication Number | Publication Date |
|---|---|
| CS209051B1 true CS209051B1 (cs) | 1981-10-30 |
Family
ID=5359033
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| CS224780A CS209051B1 (cs) | 1980-03-31 | 1980-03-31 | Zapojení obousměrných zesilovačů digitálních signálů |
Country Status (1)
| Country | Link |
|---|---|
| CS (1) | CS209051B1 (cs) |
-
1980
- 1980-03-31 CS CS224780A patent/CS209051B1/cs unknown
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| US3769525A (en) | Bi-directional amplifying bus-switch | |
| US5666354A (en) | CMOS bi-directional differential link | |
| SE9501059L (sv) | Anordning för övervakning av tvåtrådiga bussledaree | |
| US3843834A (en) | Bidirectional line driver-receiver circuit | |
| US3980898A (en) | Sense amplifier with tri-state bus line capabilities | |
| KR970008150A (ko) | 오디오 신호 송신을 위한 회로 장치 | |
| US4330756A (en) | Audio-frequency amplifying device | |
| US4785267A (en) | Radio frequency combiner | |
| CS209051B1 (cs) | Zapojení obousměrných zesilovačů digitálních signálů | |
| US3673326A (en) | Communication system | |
| US3604950A (en) | Switching circuit | |
| US4031477A (en) | System for transferring four commands over a single conductor utilizing dual threshold logic gates | |
| GB1247770A (en) | Field effect transistor logic circuits | |
| JP2020184740A (ja) | ドライバ装置 | |
| JPH0775346B2 (ja) | データバスシステム | |
| JP3107727B2 (ja) | 多値バス回路 | |
| WO1981002079A1 (en) | High resolution fast diode clamped comparator | |
| US2873389A (en) | Logic circuit | |
| US3479617A (en) | Hybrid circuit arrangement | |
| US3660774A (en) | Single stage differential amplifier | |
| GB1225464A (cs) | ||
| US3072744A (en) | Pulse transmission system | |
| JPS6322095B2 (cs) | ||
| US3482112A (en) | Coincidence gate circuit with low-ohmic load | |
| JPH02305145A (ja) | カレントループ伝送システム |